Electrónica Digital - Capitulo 7
Electrónica Digital - Capitulo 7
Electrónica Digital - Capitulo 7
Capítulo 7 – Parte 1
1 K0 Q0 1 K1 Q1 1 K2 Q2
CLK
t
Q0
0 1 0 1 0 1 0 1 0
t
Q1 0 1 1 0 0 1 1 0 0
t
Q2 0 1 1 1 1 0 0 0 0
t
5.13.2 Conteo FLIP – FLOP
FLANCO DE SUBIDA
de Frecuencia Q2 Q1 Q0 Dec
0 0 0 0
1 1 1 7
CLK
t 1 1 0 6
1 0 1 5
SE RECICLA
Q0 0 1 0 1 0 1 0 1 0
t 1 0 0 4
0 1 1 3
Q1 0 1 1 0 0 1 1 0 0
0 1 0 2
t
0 0 1 1
Q2 0 1 1 1 1 0 0 0 0 0 0 0 0
t
5.13.1 División Frecuencia
1 J Q
CLK
SEÑAL DE RELOJ
1 K Q
CLK
t
T
Q0
t
2T
5.13.1 División Frecuencia
1 J0 Q0 1 J1 Q1 1 J2 Q2
1 K0 Q0 1 K1 Q1 1 K2 Q2
CLK
t
T
Q0
t
2T
Q1
t
4T
Q2
t
8T
Estados Contador Asíncrono
7.2 Número MOD<2N
1 J0 Q0 1 J1 Q1 1 J2 Q2
1 K0 Q0 1 K1 Q1 1 K2 Q2
1 J0 Q0 1 J1 Q1 1 J2 Q2
1 K0 Q0 1 K1 Q1 1 K2 Q2
Ejemplo MOD 6
Q2 Q1 Q0
1 1 0
Q2
Q1 NAND
Q0 NOT
Ejemplo MOD 6
1 J0 Q0 1 J1 Q1 1 J2 Q2
1 K0 Q0 1 K1 Q1 1 K2 Q2
Q2
Q1 NAND
Reset
Q0 NOT
Ejemplo MOD 6
Ejercicio Clase. MOD 10