Electrónica Digital - Capitulo 7

Descargar como pdf o txt
Descargar como pdf o txt
Está en la página 1de 21

Electrónica Digital

Capítulo 7 – Parte 1

Ciro Mauricio Larco Barros


Carrera de Electricidad e Ingeniería Eléctrica
Facultad de Ingeniería
Universidad de Cuenca
Contadores y Registros

• Comprender la operación y las características de los


contadores síncronos y asíncronos.
• Construir contadores con números MOD menores de 2N.
• Construir contadores tanto ascendentes como
descendentes.
• Diseñar contadores síncronos de secuencia arbitraria.
• Comparar las principales diferencias entre los contadores
de anillo y Johnson.
7.1 Introducción

• En este capítulo veremos cómo pueden combinarse los


FFs y las compuertas lógicas para producir diferentes
tipos de contadores y registros.
• En la primera parte cubriremos los principios de la
operación de los contadores, los diversos arreglos de
circuitos de contadores y los contadores de CI
representativos.
• En la sigueinteparte se mostrarán varios tipos de
registros de CI, contadores de registro, de
desplazamiento y el diagnóstico de fallas.
7.2 Contadores Asíncronos o de
Rizo
• Ya los vimos en el Capítulo 5
• Están compuestos por Flip – Flops
• Se aplica la señal de Reloj al primer Flip –Flop
• Nos sirven para Conteo y División de Frecuencia
• Pueden ser ascendentes o Descendentes
5.13.2 Conteo de Frecuencia
1 J0 Q0 1 J1 Q1 1 J2 Q2

CLK CLK CLK


SEÑAL DE RELOJ

1 K0 Q0 1 K1 Q1 1 K2 Q2

CLK
t

Q0
0 1 0 1 0 1 0 1 0
t

Q1 0 1 1 0 0 1 1 0 0
t

Q2 0 1 1 1 1 0 0 0 0
t
5.13.2 Conteo FLIP – FLOP
FLANCO DE SUBIDA
de Frecuencia Q2 Q1 Q0 Dec
0 0 0 0
1 1 1 7
CLK
t 1 1 0 6
1 0 1 5

SE RECICLA
Q0 0 1 0 1 0 1 0 1 0
t 1 0 0 4
0 1 1 3
Q1 0 1 1 0 0 1 1 0 0
0 1 0 2
t
0 0 1 1
Q2 0 1 1 1 1 0 0 0 0 0 0 0 0
t
5.13.1 División Frecuencia

1 J Q

CLK
SEÑAL DE RELOJ

1 K Q

CLK
t
T

Q0
t
2T
5.13.1 División Frecuencia
1 J0 Q0 1 J1 Q1 1 J2 Q2

CLK CLK CLK


SEÑAL DE RELOJ

1 K0 Q0 1 K1 Q1 1 K2 Q2

CLK
t
T
Q0
t
2T

Q1
t
4T

Q2
t
8T
Estados Contador Asíncrono
7.2 Número MOD<2N

• Si utilizamos 5 Flip-Flops, dividiría para 32, y la


frecuencia de salida del divisor sería de 1.875 Hz.
• Si utilizamos 6 Flip-Flops, dividiríamos para 64, es
cercano 0.9375 Hz, pero no exacto.
7.2 Número MOD<2N

1 J0 Q0 1 J1 Q1 1 J2 Q2

CLK CLK CLK


SEÑAL DE RELOJ

1 K0 Q0 1 K1 Q1 1 K2 Q2

• Y si se utilizan las entradas asíncronas, pudiésemos


solucionar el problema y tener contadores modulares.
• Idea de solución. Deberá generarse un Reset cuando
lleguemos al número no deseado.
Ejemplo MOD 6

• Problema. Deseamos tener un contador que cuente


entre 0 y 5, de forma constante.
Solución:
Partimos de un contador que genere un conteo superior al
número máximo deseado, en este caso un contador Mod 8.
(Cuenta entre 0-7).

1 J0 Q0 1 J1 Q1 1 J2 Q2

CLK CLK CLK


SEÑAL DE RELOJ

1 K0 Q0 1 K1 Q1 1 K2 Q2
Ejemplo MOD 6

Segundo paso será eliminar el número no deseado.

Q2 Q1 Q0
1 1 0

Q2
Q1 NAND

Q0 NOT
Ejemplo MOD 6

1 J0 Q0 1 J1 Q1 1 J2 Q2

CLK CLK CLK


SEÑAL DE RELOJ

1 K0 Q0 1 K1 Q1 1 K2 Q2

Q2
Q1 NAND
Reset
Q0 NOT
Ejemplo MOD 6
Ejercicio Clase. MOD 10

• Ejercicio Estudiantes. Deseamos tener un contador


que cuente entre 0 y 9, de forma constante.
Solución:
Partimos de un contador que genere un conteo superior al
número máximo deseado, en este caso un contador Mod 16.
(Cuenta entre 0-15).
Resolución MOD 10
Tarea. MOD 60

• Tarea Estudiantes. Deseamos tener un contador


que cuente entre 0 y 59, de forma constante.
• Sugerencia. Construir un contador Modulo 10 y un
contador modulo 6, y luego unirlos entre sí.
Tarea. MOD 60
Problemas de los contadores
Asíncronos
Capítulo 7.
Fin de la Sesión 1.
¿Preguntas?

También podría gustarte