Informe 1 Final

Descargar como docx, pdf o txt
Descargar como docx, pdf o txt
Está en la página 1de 39

UNIVERSIDAD CATÓLICA DE SANTA MARÍA

Facultad de Ciencias e Ingenierías Físicas y Formales

ESCUELA PROFESIONAL DE INGENIERIA MECÁNICA, MECANICA-


ELECTRICA Y MECATRÓNICA

PRÁCTICAS DE CIRCUITOS DIGITALES


INFORME: “PARÁMETROS DE LAS PUERTAS LÓGICAS”

DOCENTE: ING. SERGIO, MESTAS RAMOS

ALUMNO:
 GUERRA PACHECO, GEORGE

GRUPO: “02”
Arequipa, 15 de julio del 2020
I. OBJETIVOS
 Analizar las características electrónicas de las compuertas lógicas TTL y CMOS
 Verificar la tabla de verdad de las funciones lógicas NOT y AND – OR – NAND – NOR –
de dos variables de entrada y verificar el funcionamiento de las puertas lógicas TTL que
implementan estas funciones.
 Adquirir destreza en el montaje de aplicaciones con puertas lógicas.

II. MARCO TEÓRICO


FAMILIA TTL (LÓGICA DE TRANSISTOR - TRANSISTOR)
Esta fue la primera familia de éxito comercial, se utilizó entre 1965 y 1985. Los circuitos
TTL utilizan transistores bipolares y algunas resistencias de polarización. La tensión
nominal de alimentación de los circuitos TTL son 5 V DC. o Niveles Lógicos TTL. En el
estudio de los circuitos lógicos, existen cuatro especificaciones lógicas diferentes: VIL,
VIH, VOL y VOH. - En los circuitos TTL, VIL es la tensión de entrada válida para el rango
0 a 0.8 V que representa un nivel lógico 0 (BAJO). El rango de tensión VIH representa
las tensiones válidas de un 1 lógico entre 2 y 5 V. El rango de valores 0.8 a 2 V
determina un funcionamiento no predecible, por lo tanto, estos valores no son
permitidos. El rango de tensiones de salida VOL, VOH se muestra en la figura 1.

PUERTAS LÓGICAS DE LA FAMILIA TTL

La función lógica de un inversor o de cualquier tipo de puerta es siempre la misma,


independientemente del tipo de tecnología de circuitos que se utilice. La Figura 2
muestra un circuito TTL estándar para un inversor.
En esta figura, Q1 es el transistor de acoplamiento de entrada y D1 es el diodo de
fijación del nivel de entrada. El transistor Q2 es el divisor de fase y la combinación de
Q3 y Q4 forma el circuito de salida, a menudo denominado disposición tótem-pole.
Cuando la entrada es un nivel ALTO, la unión base-emisor de Q1 se polariza en inversa,
y la unión base-colector se polariza en directa. Esta condición permite que la corriente
atraviese R1 y la unión base-colector de Q1, llevando a Q2 a la saturación. Como
resultado, Q2 excita a Q3, y su tensión de colector, que es la de salida, es próxima al
potencial de tierra. Por tanto, se obtiene una salida a nivel BAJO para una entrada a
nivel ALTO. También, en este mismo instante, el colector de Q2 está a un nivel de
tensión suficientemente bajo como para mantener bloqueado a Q4.
Cuando la entrada está a nivel BAJO, la unión base-emisor de Q1 se polariza en directa
y la unión base-colector se polariza en inversa, por lo que se genera una corriente a
través de R1 y de la unión base-emisor de Q1. Un nivel BAJO proporciona un camino a
tierra para la corriente. En la base de Q2 no hay corriente, por lo que no conduce. El
colector de Q2 está a nivel ALTO, lo que pone en conducción a Q4. El transistor Q4
saturado proporciona un camino de baja resistencia desde VCC hasta la salida; por
tanto, un nivel BAJO en la entrada da lugar a un nivel ALTO en la salida. También, en
este mismo instante, el emisor de Q2 está a potencial de tierra, manteniendo
bloqueado a Q3.
CONFIGURACIONES DE SALIDA EN LAS COMPUERTAS TTL
 Las compuertas TTL tienes tres tipos de configuraciones de salida:
 Salida de Colector Abierto.
 Salida de Poste Totémico.
 Salida de Tres Estados.

NIVELES DE VOLTAJE Y MARGEN DE RUIDO

Se denomina ruido a "cualquier perturbación involuntaria que puede originar un


cambio no deseado en la salida del circuito." El ruido puede generarse externamente
por la presencia de escobillas en motores o interruptores, por acoplo por conexiones o
líneas de tensión cercanas o por picos de la corriente de alimentación. Los circuitos
lógicos deben tener cierta inmunidad al ruido la cual es definida como "la capacidad
para tolerar fluctuaciones en la tensión no deseadas en sus entradas sin que cambie el
estado de salida".

Fig.3 Niveles de Voltaje

III. INFORME PREVIO:


 Analizar y señalar las características eléctricas y electrónicas de los diferentes
integrados y puertas lógicas solicitados tanto de las entradas como de las salidas.
1. TTL 74LS00 4 Compuertas NAND de 2 Entradas
Condiciones de operación recomendadas
Símbolo Parámetro Mín. Nom Max Unidades
Vcc Voltaje de alimentación 4.75 5 5.25 V
VIH Voltaje de entrada en Nivel Alto 2     V
VIL Voltaje de entrada en Nivel Bajo     0.8 V
IOH Corriente de salida en Nivel Alto     -0.4 mA
IOL Corriente de salida en Nivel Bajo     8 mA
TA Temperatura de func. del aire libre 0   70 ºC
Características eléctricas
Símbolo Parámetro Condiciones Mín. Tipo Máx. Unidades
(Nota 2)
VI Voltaje de la abrazadera VCC = Min, II =- 18 mA -1,5 V
de entrada
VOH Voltaje de salida de Nivel VCC = Min, IOH = Max, 2.7 3.4 V
ALTO VIL = Máx.
VOL Voltaje de salida de nivel VCC = Min, IOL = Max, 0.35 0.5
BAJO VIH = Min V
IOL = 4 mA, VCC = Min 0.25 0.4
II Corriente de entrada: VCC = Máx, VI = 7V 0.1 mA
Voltaje de entrada máximo
IIH Corriente de entrada de VCC = Máx, VI = 2,7 V 20 µA
alto nivel
IIL Corriente de entrada de VCC = Máx, VI = 0,4 V -0,36 mA
bajo nivel
IOS Corriente de salida de VCC = Máx (Nota 3) -20 -100 mA
cortocircuito
ICCH Corriente de suministro VCC = Máx 0.8 1.6 mA
con salidas Altas
ICCL Corriente de suministro VCC = Máx. 2.4 4.4 mA
con salidas Bajas
Nota 2: Todos los tipos se encuentran en VCC = 5V, TA = 25 ºC.

RL = 2kΩ
Símbolo Parámetro CL = 15 ρF CL = 50 pF Unidades
Min máximo Min máximo
t PLH Tiempo de retardo de propagación 3 10 4 15 ns
Salida de nivel BAJO a ALTO
tPHL Tiempo de retardo de propagación 3 10 4 15 ns
Salida de nivel alto a bajo
Este circuito integrado funciona con un voltaje nominal de 5v conectado ala patilla 14 y
patilla 7 a tierra.

2. CMOS 74HC00 4 Compuertas NAND de 2 Entradas


Condiciones de operación recomendadas

Símbolo Parámetro Mín. Max Unidades


Vcc Voltaje de alimentación 2 6 V
VIN, VOUT Voltaje de entrada o salida de CC 0 VCC V

TA Rango de temperatura de -40 +85 ºC


funcionamiento

Este circuito integrado funciona con un voltaje máx. de 6v conectado ala patilla 14 y patilla
7 a tierra.

3. TTL 7402/74LS02 Puerta NOR cuádruple de 2 entradas


Condiciones de operación recomendadas
Símbolo Parámetro Mín. Nom Max Unidades
Vcc Voltaje de alimentación 4.75 5 5.25 V
VIH Voltaje de entrada en Nivel Alto 2     V
VIL Voltaje de entrada en Nivel Bajo     0.8 V
IOH Corriente de salida en Nivel Alto     -0.4 mA
IOL Corriente de salida en Nivel Bajo     8 mA
TA Temperatura de func. del aire libre 0   70 ºC
Características eléctricas

Símbolo Parámetro Condiciones Mín. Tipo Máx. Unidades


(Nota 2)
VI Voltaje de la abrazadera VCC = Min, II =- 12 mA -1,5 V
de entrada
VOH Voltaje de salida de Nivel VCC = Min, IOH = Max, 2.7 3.4 V
ALTO VIL = Máx.
VOL Voltaje de salida de nivel VCC = Min, IOL = Max, VIH 0.35 0.5
BAJO = Máx. V
II Corriente de entrada: VCC = Máx, VI = 5.5V 1 mA
Voltaje de entrada máximo
IIH Corriente de entrada de VCC = Máx, VI = 2,4 V 40 µA
alto nivel
IIL Corriente de entrada de VCC = Máx, VI = 0,4 V -1.6 mA
bajo nivel
IOS Corriente de salida de VCC = Máx -18 -55 mA
cortocircuito
ICCH Corriente de suministro VCC = Máx 4 8 mA
con salidas Altas
ICCL Corriente de suministro VCC = Máx. 12 22 mA
con salidas Bajas
Características de cambio

RL = 400Ω
Símbolo Parámetro CL = 15 ρF CL = 15 pF Unidades
Min máximo Min máximo
t PLH Tiempo de retardo de propagación 22 nS
Salida de nivel BAJO a ALTO
tPHL Tiempo de retardo de propagación 15 nS
Salida de nivel alto a bajo

Este circuito integrado funciona con un voltaje máx. de 5v conectado ala patilla 14 y patilla
7 a tierra.

4. TTL 7404 inversor hexagonal


Condiciones de operación recomendadas
Símbolo Parámetro Mín. Nom Max Unidades
Vcc Voltaje de alimentación 4.75 5 5.25 V
VIH Voltaje de entrada en Nivel Alto 2     V
VIL Voltaje de entrada en Nivel Bajo     0.8 V
IOH Corriente de salida en Nivel Alto     -0.4 mA
IOL Corriente de salida en Nivel Bajo     8 mA
TA Temperatura de func. del aire libre 0   70 ºC
Características eléctricas

Símbolo Parámetro Condiciones Mín. Tipo Máx. Unidades


(Nota 2)
VI Voltaje de la abrazadera VCC = Min, II =- 12 mA -1,5 V
de entrada
VOH Voltaje de salida de Nivel VCC = Min, IOH = Max, 2.7 3.4 V
ALTO VIL = Máx.
VOL Voltaje de salida de nivel VCC = Min, IOL = Max, VIH 0.2 0.4
BAJO = Máx. V
II Corriente de entrada: VCC = Máx, VI = 5.5V 1 mA
Voltaje de entrada máximo
IIH Corriente de entrada de VCC = Máx, VI = 2,4 V 40 µA
alto nivel
IIL Corriente de entrada de VCC = Máx, VI = 0,4 V -1.6 mA
bajo nivel
IOS Corriente de salida de VCC = Máx -18 -55 mA
cortocircuito
ICCH Corriente de suministro VCC = Máx 4 8 mA
con salidas Altas
ICCL Corriente de suministro VCC = Máx. 12 22 mA
con salidas Bajas

Características de cambio
RL = 400Ω
Símbolo Parámetro CL = 15 ρF CL = 15 pF Unidades
Min máximo Min máximo
t PLH Tiempo de retardo de propagación 22 nS
Salida de nivel BAJO a ALTO
tPHL Tiempo de retardo de propagación 15 nS
Salida de nivel alto a bajo

Este circuito integrado funciona con un voltaje máx. de 5v conectado ala patilla 14 y patilla
7 a tierra.

5. TLL 74H04 inversor hexagonal


Condiciones de operación recomendadas

Símbolo Parámetro Mín. Max Unidades


Vcc Voltaje de alimentación 2 6 V
VIN, VOUT Voltaje de entrada o salida de CC 0 VCC V
TA Rango de temperatura de -40 +85 ºC
funcionamiento

Este circuito integrado funciona con un voltaje nominal de 6v conectado ala patilla 14 y
patilla 7 a tierra.

6. TLL 74H08 Cuádruple de 2 entradas y puerta


Condiciones de operación recomendadas
Símbolo Parámetro Mín. Max Unidades
Vcc Voltaje de alimentación 2 6 V
VIN, VOUT Voltaje de entrada o salida de CC 0 VCC V
TA Rango de temperatura de -40 +85 ºC
funcionamiento

Este circuito integrado funciona con un voltaje nominal de 6v conectado ala patilla 14 y
patilla 7 a tierra.

7. CMOS 74C08 Cuádruple de 2 entradas y puerta


Condiciones de operación recomendadas
Símbolo Parámetro Mín. Max Unidades
Vcc Voltaje de alimentación 3 15 V
Vcc máx. Voltaje máximo 16  V
Alta inmunidad al ruido   0.45 Vcc
DP Producto retardo - potencia   500 mW
Talm Rango de temperatura de -65  150 ºC
almacenamiento
Top Rango de Temperatura de -40 85 ºC
Operación
Este circuito integrado funciona con un voltaje máx. de 15v conectado ala patilla 14 y patilla
7 a tierra.

8. TTL 74LS32 4 Compuertas OR de 2 entradas


Condiciones de operación recomendadas
Símbolo Parámetro Mín. Nom Max Unidades
Vcc Voltaje de alimentación 4.75 5 5.25 V
VIH Voltaje de entrada en Nivel Alto 2     V
VIL Voltaje de entrada en Nivel Bajo     0.8 V
IOH Corriente de salida en Nivel Alto     -0.4 mA
IOL Corriente de salida en Nivel Bajo     8 mA
TA Temperatura de func. del aire libre 0   70 ºC
Características eléctricas
Símbolo Parámetro Condiciones Mín. Tipo Máx. Unidades
(Nota 2)
VI Voltaje de la abrazadera VCC = Min, II =- 18 mA -1,5 V
de entrada
VOH Voltaje de salida de Nivel VCC = Min, IOH = Max, 2.7 3.4 V
ALTO VIL = Máx.
VOL Voltaje de salida de nivel VCC = Min, IOL = Max, 0.35 0.5
BAJO VIH = Min V
IOL = 4 mA, VCC = Min 0.25 0.4
II Corriente de entrada: VCC = Máx, VI = 7V 0.1 mA
Voltaje de entrada máximo
IIH Corriente de entrada de VCC = Máx, VI = 2,7 V 20 µA
alto nivel
IIL Corriente de entrada de VCC = Máx, VI = 0,4 V -0,36 mA
bajo nivel
IOS Corriente de salida de VCC = Máx (Nota 3) -20 -100 mA
cortocircuito
ICCH Corriente de suministro VCC = Máx 3.1 6.2 mA
con salidas Altas
ICCL Corriente de suministro VCC = Máx. 4.9 9.8 mA
con salidas Bajas
Nota 2: Todos los tipos se encuentran en VCC = 5V, TA = 25 ºC.

RL = 2kΩ
Símbolo Parámetro CL = 15 ρF CL = 50 pF Unidades
Min máximo Min máximo
t PLH Tiempo de retardo de propagación 3 11 4 15 ns
Salida de nivel BAJO a ALTO
tPHL Tiempo de retardo de propagación 3 11 4 15 ns
Salida de nivel alto a bajo
Este circuito integrado funciona con un voltaje nominal de 5v conectado ala patilla 14 y
patilla 7 a tierra.
9. TTL 74LS14 Inversor Hexagonal Schmitt Trigger
Condiciones de operación recomendadas
Símbolo Parámetro Mín. Nom Max Unidades
Vcc Voltaje de alimentación 4.75 5 5.25 V
VIH Voltaje de entrada en Nivel Alto 1.4 1.6  1.9  V
VIL Voltaje de entrada en Nivel Bajo  0.5  0.8 1 V
IOH Corriente de salida en Nivel Alto  0.4  0.8 mA
IOL Corriente de salida en Nivel Bajo     8 mA
TA Temperatura de func. del aire libre 0   70 ºC
Características eléctricas
Símbolo Parámetro Condiciones Mín. Tipo Máx. Unidades
(Nota 2)
VI Voltaje de la abrazadera VCC = Min, II =- 18 mA -1,5 V
de entrada
VOH Voltaje de salida de Nivel VCC = Min, IOH = Max, 2.7 3.4 V
ALTO VIL = Máx.
VOL Voltaje de salida de nivel VCC = Min, IOL = Max, 0.35 0.5
BAJO VIH = Min V
IOL = 4 mA, VCC = Min 0.25 0.4
II Corriente de entrada: VCC = Máx, VI = 7V mA
Voltaje de entrada máximo
IIH Corriente de entrada de VCC = Máx, VI = 2,7 V 20 µA
alto nivel
IIL Corriente de entrada de VCC = Máx, VI = 0,4 V -0,4 mA
bajo nivel
IOS Corriente de salida de VCC = Máx (Nota 3) -20 -100 mA
cortocircuito
ICCH Corriente de suministro VCC = Máx 8.6 16 mA
con salidas Altas
ICCL Corriente de suministro VCC = Máx. 12 21 mA
con salidas Bajas
Nota 2: Todos los tipos se encuentran en VCC = 5V, TA = 25 ºC.

RL = 2kΩ
Símbolo Parámetro CL = 15 ρF CL = 50 pF Unidades
Min máximo Min máximo
t PLH Tiempo de retardo de propagación 5 22 8 25 ns
Salida de nivel BAJO a ALTO
tPHL Tiempo de retardo de propagación 5 22 10 33 ns
Salida de nivel alto a bajo
Este circuito integrado funciona con un voltaje nominal de 5v conectado ala patilla 14 y
patilla 7 a tierra.
10. CMOS CD4069 Circuitos Inversores
Este circuito integrado funciona con un voltaje máxima de 15v conectado ala patilla 14 y
patilla 7 a tierra.

11. CMOS CD 4001/4011 - 4 Compuertas NOR de 2 entradas


Este circuito integrado funciona con un voltaje máxima de 15v conectado ala patilla 14 y
patilla 7 a tierra.

12. CMOS CD 40106 Inversor Hexagonal Schmitt Trigger


Este circuito integrado funciona con un voltaje máxima de 15v conectado ala patilla 14 y
patilla 7 a tierra.

 Obtener del datasheet la distribución de patillas de cada integrado.


A. TTL 74LS00

B. TTL 74C00

C. TTL 7402
D. TTL 74LS02

E. TTL 7404

F. TTL 74HC04
G. TTL 74HC08

H. TTL 74C08

I. TTL 74LS32
J. TTL 74LS14

K. CMOS CD 4069

L. CMOS CD 4001/4011
M. CMOS CD 40106

 Señalar y explicar los diferentes tipos de compuertas que se usan para las funciones
lógicas básicas y sus principales aplicaciones.

1. YES BUFFER
La compuerta BUFFER es la más básica de todas, simplemente toma el valor que se
le entrega y lo deja pasar tal cual.

2. NOT

La compuerta NOT es un tanto parecida al buffer salvo por que invierte el valor que
se le entrega. También tiene la utilidad de ajustar niveles, pero tomando en cuenta
que invierte la señal.

APLICACIÓN DEL INVERSOR: Complemento a 1 que se utiliza en el Complemento a 2


donde primero se invierte y luego se le agrega un 1. Todo esto para representar
números negativos en binario.
3. AND
La compuerta AND hace la función de multiplicación lógica. Es decir, toma los
valores que le aplicamos a sus entradas y los multiplica.

APLICACIÓN DE LA PUERTA AND:


 Se utilizan como “HABILITADOR” si se desea hacer pasar solo un tramo de 1
segundo, cuando por la entrada “ENABLE” de la puerta le dé un 1.

 Se utiliza en los Sistemas de Alarma, esta se activa cuando a la salida hay un 1,


conmutador encendido (1) y desabrochado (1)
4. OR
La compuerta OR realiza la función de suma lógica.

APLICACIÓN DE LA PUERTA OR:


 Se en Sistemas Anti-intrusión donde bastaría que un sensor detecte “1” para
que se active la alarma.

5. NAND
La compuerta NAND también hace la función de multiplicación, pero entrega el
valor negado.
APLICACIÓN DE LA PUERTA NAND:
 Detección del nivel en un depósito, donde el led enciende cuando esta
polarizado y su ánodo le llega un voltaje positivo y al cátodo voltaje negativo
(0), necesitando para esto que las dos entradas de los sensores estén en (1)

6. NOR
Basta que haiga un (1) para que la salida sea (0), solamente la salida es (1) cuando
las dos salidas son (0)

APLICACIÓN DE LA PUERTA NOR:


 Detección de lo sensores del tren de aterrizaje
 Explicar las diferencias tipos de familias TTL: LS, F, H, L, C

1. TTL Schottky de baja potencia, serie 74LS (LS-TTL)


La serie 74LS es una versión de menor velocidad y potencia que la serie 74S. Utiliza el transistor
Schottky-clamped, pero con valores de resistencia más grandes que la serie 74S. Estos valores de
resistencia mayores reducen el requerimiento de energía del circuito, pero a expensas de un
incremento en los tiempos de conmutación. Por lo general, una compuerta NAND en la serie
74LS tendrá un retraso de propagación promedio de 9.5 ns y una disipación de potencia
promedio de 2 mW.
2. 74F: TTL rápida
Esta serie utiliza una nueva técnica de fabricación de circuitos integrados para reducir las
capacitancias entre dispositivos y por ende se logra reducir los tiempos de propagación. Una
compuerta NAND ordinaria tiene un tiempo de propagación promedio de 3 ns y un consumo de
energía de 6 mW. Los CIs en esta serie están designados con la letra F en su número de pieza.
Por ejemplo, el 74F04 es un chip inversor hexadecimal.

3. 74H: Alta velocidad


En la compuerta TTL de alta velocidad, se reducen los valores de los resistores para acortar el
retardo de propagación, pero aumenta la disipación de potencia.

4. 74L: Baja Potencia


En la compuerta TTL de baja potencia, los valores de los resistores son más altos que en la
compuerta estándar, a fin de reducir la disipación de potencia, pero el retardo de propagación
es mayor.
 Hacer lo anterior para la tecnología CMOS

1. Series 4000/14000
La serie CMOS más antigua es la serie 4000, introducida por primera vez por RCA, y
su equivalente funcional, la serie 14000 de Motorola. Los dispositivos en las series
4000/14000 tienen una disipación de potencia muy baja y pueden operar sobre un
amplio intervalo de voltajes de alimentación de energía (de 3 a 15 V). Son muy lentos
si se les compara con dispositivos TTL y las demás series CMOS, y tienen capacidades
de corriente de salida muy bajas. No son compatibles en las terminales ni
compatibles eléctricamente con las series TTL. Los dispositivos de las series
4000/14000 raras veces se utilizan en los nuevos diseños, excepto cuando hay un CI
de propósito especial disponible, que no se encuentre disponible en otras series.

2. 74HC/HCT (CMOS de alta velocidad)


La serie 74HC tiene un incremento de 10 veces la velocidad de conmutación, en
comparación con la de los dispositivos 74LS, y una capacidad de corriente de salida
mucho mayor que los primeros CIs de la serie 7400 CMOS. Los CIs 74HC/HCT son
compatibles en terminales y equivalentes funcionales de los CIs TTL con el mismo
número de dispositivo. Los dispositivos 74HCT son compatibles eléctricamente con
TTL, pero los dispositivos 74HC no. Por ejemplo, esto significa que un chip INVERSOR
hexadecimal 74HCT04 puede sustituir un chip 74LS04, y viceversa. También significa
que un CI 74HCT puede conectarse directamente a cualquier CI TTL.

3. 74AC/ACT (CMOS avanzado)


A esta serie se le conoce por lo común como ACL, por lógica CMOS avanzada. La serie
es equivalente funcional de las diversas series TTL, pero no es compatible en
terminales con TTL ya que las posiciones de las terminales en los chips 74AC o 74ACT
se eligieron de manera que se mejorara la inmunidad al ruido, por lo que las entradas
de los dispositivos son menos sensibles a los cambios de señal que ocurren en las
terminales de otros CIs. Los dispositivos 74AC no son compatibles eléctricamente con
TTL; los dispositivos 74ACT pueden conectarse directamente a los dispositivos TTL.
ACL ofrece ciertas ventajas sobre la serie HC en cuanto a inmunidad al ruido, tiempos
de propagación y velocidad máxima del reloj.
La numeración de los dispositivos para esta serie difiere un poco de la
correspondiente para las series TTL, 74C y 74HC/HCT, ya que utiliza un número de
dispositivo de cinco dígitos, el cual comienza con los dígitos 11. Los siguientes
ejemplos ilustran esto:

Sistemas Digitales 10 ed. Ronald J. Tocci


74HCT y 74ACT están diseñadas para ser compatibles eléctricamente con TTL, por
lo que deben poder aceptar los mismos niveles de voltaje de entrada que TTL.

IV. MATERIALES Y EQUIPOS


 Fuentes de Alimentación.
 Osciloscopio.
 Multímetro.
 Protoboard, cables de conexión.
 01 potenciómetros de 50Kohm
 08 Leds
 04 Resistencias de 1K.
 04 Resistencias de 330.
 02 Resistencias de 10k.
 02 Dip switch de 4 posiciones.
 CI. TTL: 74LS00, 74C00, 7402, 74LS02, 7404, 74H04, 74H08, 74C08, 74LS32, 74LS14.
 CI CMOS: 4069, 4001,4011,40106,

V. PROCEDIMIENTO
Preparando el circuito integrado
1. Para cada una de las actividades propuestas, verifique que el circuito este correctamente
alimentado.
2. Con un multímetro mide el voltaje en las patillas correspondientes.
3. En el caso del integrado que se muestra a continuación Vcc (patilla 14) y GND (patilla 7).
Medición de Umbral de Voltaje de Entrada
4. Implementar los circuitos de la figura 1 y siga los pasos indicados:
5. Conecte el multímetro en función voltímetro a la entrada como a la salida de la puerta
lógica.
Simulación en Proteus 7404N

Simulación en Proteus 7407N


Simulación en Proteus 74LS04N

Simulación en Proteus 7400N

6. Subir la tensión en la entrada desde 0V, y cuando cambie de estado, anotar en la casilla
(¿VIHmin o VILmax?).
7. Ahora bajar la entrada desde 5V, cuando cambie de valor, anotar en la casilla (¿VIHmin o
VILmax?).
8. Busque estos valores en el Datasheet del C.I. en el manual o en Internet, y complete la
tabla.

Circuito Integrado 7404N


Valores Medido Teórico
VILmax 0.8755 0.8
VIHmin 2.56034 2
VOLmax 0 -
VOHmin 4.48675 -

Circuito Integrado 7407N


Valores Medido Teórico
VILmax 1.03935 0.8
VIHmin 2.51146 2
VOLmax 0 -
VOHmin 0 -

Circuito Integrado 74LS04N


Valores Medido Teórico
VILmax 1.01539 0.8
VIHmin 2.53631 2
VOLmax 0 -
VOHmin 4.13226 -

Circuito Integrado 7400N


Valores Medido Teórico
VILmax 1.1879 0.8
VIHmin 2.56034 2
VOLmax 0 -
VOHmin 4.48675 -

9. Repita los diferentes circuitos de la figura 1 y anote en tablas distintas.

Medición de IIL, IIH, VOH, VOL, IOH y IOL.


10. Arme el circuito la figura 2.

11. Conecte un circuito de una o dos entradas y mantenga el punto [C] en la parte superior y

mida y anote en una tabla los valores respectivos.

12. Cambie el punto [C] a la parte inferior y mida y anote en una tabla los valores respectivos.

Figura2

13. Repita los pasos anteriores para otro circuito integrado


Simulación en Proteus CI-7400N

Circuito Integrado 7400N


Valores Medido
IIL -0.37 mA
IIH 0.37 mA
VOH 4.98 V
VOL 0.08 V
IOH 0.5 mA
IOL -16.4 mA

Simulación en Proteus CI-7404N


Circuito Integrado 7404N
Valores Medido
IIL -0.37 mA
IIH 0.37 mA
VOH 4.98 V
VOL 0.08 V
IOH 0.5 mA
IOL -16.4 Ma
Simulación en Proteus CI-74LS04N

Circuito Integrado 74LS04N


Valores Medido
IIL -0.42 mA
IIH 0.15 mA
VOH 4.95 V
VOL 0.16 V
IOH 0.5 mA
IOL -16.2 mA

Tiempo de Propagación.
14. Armar el siguiente circuito:
Simulación en Proteus 6 Inversores 7404
Medición de tiempos de propagación

15. Comparar con el osciloscopio las dos señales y calcular el tiempo de propagación, buscar
en el Datasheet ese valor anotar en la tabla para cada compuerta utilizada:

Circuito Integrado 7404N


Valores Medido Teórico
Tp 200ns 22ns

16. Repita los pasos anteriores para el siguiente circuito.

Simulación en Proteus 4 CI 7402


Circuito Integrado 7402N
Valores Medido Teórico
Tp 150ns 22ns

VI. CUESTIONARIO FINAL:


1. Fundamentar como se forman los materiales para compuertas lógicas TTL y CMOS
TTL
Todas las series TTL están disponibles en SSI y en formas más complejas como
componentes MSI y LSI. Las diferencias entre las series TTL no radican en la lógica
digital que ejecutan, sino en la construcción interna de la compuerta NAND básica. De
cualquier modo, las compuertas TTL de todas las series disponibles pueden tener tres
tipos de configuración de salida:
1. Salida de colector abierto
2. Salida en tótem pole
3. Salida de tres estados
Consideraremos estos tres tipos de salidas al describir el circuito de la compuerta TTL
básica:
Compuerta TTL colector abierto
CMOS
El circuito básico es el inversor, que consiste en un transistor de canal p y un transistor
de canal n, como se aprecia en la figura 10-22a). La terminal de fuente del dispositivo
de canal p está en VDD, y la terminal de fuente del dispositivo de canal n está en tierra.
El valor de VDD podría ser cualquiera entre 3 y 18 V. Los dos niveles de voltaje son 0 V
para el nivel bajo y VDD para el nivel alto (por lo regular 5 V).
Para entender el funcionamiento del inversor, es preciso repasar el comportamiento
del transistor MOS, que se explicó en la sección anterior:
1. El MOS de canal n conduce cuando su voltaje de compuerta a fuente es
positivo.
2. El MOS de canal p conduce cuando su voltaje de compuerta a fuente es
negativo.
3. Ambos tipos se apagan si el voltaje de compuerta a fuente es cero.

Composición de un CMOS

4. ¿Por qué no coinciden los valores medidos y el datasheet?


 Básicamente porque la detección de un 1 o un 0 lógico a través de la luz de un
LED se ve perjudicada por la percepción del ojo humano (error sistemático de
observación) al momento de llegar a la zona indeterminada dónde se presenta
o un pequeño aumento de intensidad de LED una disminución de la
luminosidad al variar el potenciómetro el cual necesita de movimientos muy
precisos.
 Por último, que el voltímetro usado no es una resistencia idealmente infinita
por lo tanto no es 100% preciso y “disminuye” la resistencia del sistema.

5. ¿Cuáles son las características que determinan la máxima condición de operación,


máxima velocidad y menor consumo de una familia de compuertas de CI?
Las características que determinan son:
 Retardo de propagación (propagation delay): velocidad.
 Power dissipation: consumo.
 Carga y fan out: capacidad de conectar varias entradas a la misma salida,
determina condiciones de operación.
 Frecuencia máxima de reloj (MHz): determina condiciones de operación.

6. En cada punto de cada circuito del informe inicial dibujar la gráfica de la señal
Indicar las magnitudes y frecuencias medidas y no simuladas.

7407N

7404N

7400N

74HC08
74LS32

74LS02

7. Indicar en que aplicaciones prácticas en donde se usan las compuertas TTL y CMOS

Aplicaciones TTL
 Microprocesadores, como el 8X300, de Signetics, la familia 2900 de AMD y otros.
 Memorias RAM
 Memorias PROM
 PAL, Programmable Array Logic, consistente en una PROM que interconecta las
entradas y cierto número de puertas lógicas.

Aplicaciones CMOS

De la misma manera que podemos elaborar funciones lógicas básicas utilizando


transistores bipolares comunes, también podemos hacer lo mismo basándonos en los
transistores de efecto de campo MOS. La tecnología CMOS (Complementary MOS)
permite que los dispositivos tengan excelentes características para aplicaciones
digitales.

CMOS significa que en cada función tenemos ajustes en los que los transistores de
canal N y el canal P se utilizan al mismo tiempo, es decir, usamos pares
complementarios como se muestra en el diagrama del inversor lógico mostrado en la
figura 88. (El C de complementar significa el uso de los dos tipos de transistores)

Inversor CMOS
VII. CONCLUSIONES

 Respecto al análisis de las características se determinó que si no se manda una señal a


una de las entradas (entrada flotante), no podemos asegurar que sea un ‘0’ lógico.
“Una entrada TTL flotante actúa justo igual que un 1 lógico.”
 Se reconoció y verifico las tablas de verdad de las funciones lógicas AND, OR, NAND y
NOR.
 Se desarrolló habilidades de montaje de los CI TTL, reconociendo las entradas, salidas,
y puertos de alimentación y tierra.
 Nuestra zona indeterminada de los circuitos 1 y 2 fueron de menor tamaño debido a
los errores de medición, obteniendo para cada circuito una gráfica como esta:
VIII. OBSERVACIONES:
 El poder detectar que la señal lógica entre a zona indeterminada con el cambio de
luminosidad del diodo LED se vio limitada al ambiente del laboratorio que tenía
bastante luz.
 Para asegurar un ‘0’ lógico tuvimos que conectar a tierra en el circuito (3, 4, 5 y 6).
 El TTL 7407N con la función lógica YES no funciono con la alimentación de 5V y no
permitió realizar la experiencia.
 El poder controlar el potenciómetro se ve limitado por la fuerza del movimiento
aplicado debido a su sensibilidad.
 Se reconoció que hay ciertas diferencias en los TTL debido a los códigos que
 presentan como LS, HS, S, entre otros.

XI. BIBLIOGRAFÍA
 Tocci Ronald: “SISTEMAS DIGITALES PRINCIPIOS Y APLICACIONES”. Prentice Hall 2002
México, pág. 158.
 Diseño Digital, M. Morris 3 Ed. Prentice Hall 2003

También podría gustarte