Informe 1 Final
Informe 1 Final
Informe 1 Final
ALUMNO:
GUERRA PACHECO, GEORGE
GRUPO: “02”
Arequipa, 15 de julio del 2020
I. OBJETIVOS
Analizar las características electrónicas de las compuertas lógicas TTL y CMOS
Verificar la tabla de verdad de las funciones lógicas NOT y AND – OR – NAND – NOR –
de dos variables de entrada y verificar el funcionamiento de las puertas lógicas TTL que
implementan estas funciones.
Adquirir destreza en el montaje de aplicaciones con puertas lógicas.
RL = 2kΩ
Símbolo Parámetro CL = 15 ρF CL = 50 pF Unidades
Min máximo Min máximo
t PLH Tiempo de retardo de propagación 3 10 4 15 ns
Salida de nivel BAJO a ALTO
tPHL Tiempo de retardo de propagación 3 10 4 15 ns
Salida de nivel alto a bajo
Este circuito integrado funciona con un voltaje nominal de 5v conectado ala patilla 14 y
patilla 7 a tierra.
Este circuito integrado funciona con un voltaje máx. de 6v conectado ala patilla 14 y patilla
7 a tierra.
RL = 400Ω
Símbolo Parámetro CL = 15 ρF CL = 15 pF Unidades
Min máximo Min máximo
t PLH Tiempo de retardo de propagación 22 nS
Salida de nivel BAJO a ALTO
tPHL Tiempo de retardo de propagación 15 nS
Salida de nivel alto a bajo
Este circuito integrado funciona con un voltaje máx. de 5v conectado ala patilla 14 y patilla
7 a tierra.
Características de cambio
RL = 400Ω
Símbolo Parámetro CL = 15 ρF CL = 15 pF Unidades
Min máximo Min máximo
t PLH Tiempo de retardo de propagación 22 nS
Salida de nivel BAJO a ALTO
tPHL Tiempo de retardo de propagación 15 nS
Salida de nivel alto a bajo
Este circuito integrado funciona con un voltaje máx. de 5v conectado ala patilla 14 y patilla
7 a tierra.
Este circuito integrado funciona con un voltaje nominal de 6v conectado ala patilla 14 y
patilla 7 a tierra.
Este circuito integrado funciona con un voltaje nominal de 6v conectado ala patilla 14 y
patilla 7 a tierra.
RL = 2kΩ
Símbolo Parámetro CL = 15 ρF CL = 50 pF Unidades
Min máximo Min máximo
t PLH Tiempo de retardo de propagación 3 11 4 15 ns
Salida de nivel BAJO a ALTO
tPHL Tiempo de retardo de propagación 3 11 4 15 ns
Salida de nivel alto a bajo
Este circuito integrado funciona con un voltaje nominal de 5v conectado ala patilla 14 y
patilla 7 a tierra.
9. TTL 74LS14 Inversor Hexagonal Schmitt Trigger
Condiciones de operación recomendadas
Símbolo Parámetro Mín. Nom Max Unidades
Vcc Voltaje de alimentación 4.75 5 5.25 V
VIH Voltaje de entrada en Nivel Alto 1.4 1.6 1.9 V
VIL Voltaje de entrada en Nivel Bajo 0.5 0.8 1 V
IOH Corriente de salida en Nivel Alto 0.4 0.8 mA
IOL Corriente de salida en Nivel Bajo 8 mA
TA Temperatura de func. del aire libre 0 70 ºC
Características eléctricas
Símbolo Parámetro Condiciones Mín. Tipo Máx. Unidades
(Nota 2)
VI Voltaje de la abrazadera VCC = Min, II =- 18 mA -1,5 V
de entrada
VOH Voltaje de salida de Nivel VCC = Min, IOH = Max, 2.7 3.4 V
ALTO VIL = Máx.
VOL Voltaje de salida de nivel VCC = Min, IOL = Max, 0.35 0.5
BAJO VIH = Min V
IOL = 4 mA, VCC = Min 0.25 0.4
II Corriente de entrada: VCC = Máx, VI = 7V mA
Voltaje de entrada máximo
IIH Corriente de entrada de VCC = Máx, VI = 2,7 V 20 µA
alto nivel
IIL Corriente de entrada de VCC = Máx, VI = 0,4 V -0,4 mA
bajo nivel
IOS Corriente de salida de VCC = Máx (Nota 3) -20 -100 mA
cortocircuito
ICCH Corriente de suministro VCC = Máx 8.6 16 mA
con salidas Altas
ICCL Corriente de suministro VCC = Máx. 12 21 mA
con salidas Bajas
Nota 2: Todos los tipos se encuentran en VCC = 5V, TA = 25 ºC.
RL = 2kΩ
Símbolo Parámetro CL = 15 ρF CL = 50 pF Unidades
Min máximo Min máximo
t PLH Tiempo de retardo de propagación 5 22 8 25 ns
Salida de nivel BAJO a ALTO
tPHL Tiempo de retardo de propagación 5 22 10 33 ns
Salida de nivel alto a bajo
Este circuito integrado funciona con un voltaje nominal de 5v conectado ala patilla 14 y
patilla 7 a tierra.
10. CMOS CD4069 Circuitos Inversores
Este circuito integrado funciona con un voltaje máxima de 15v conectado ala patilla 14 y
patilla 7 a tierra.
B. TTL 74C00
C. TTL 7402
D. TTL 74LS02
E. TTL 7404
F. TTL 74HC04
G. TTL 74HC08
H. TTL 74C08
I. TTL 74LS32
J. TTL 74LS14
K. CMOS CD 4069
L. CMOS CD 4001/4011
M. CMOS CD 40106
Señalar y explicar los diferentes tipos de compuertas que se usan para las funciones
lógicas básicas y sus principales aplicaciones.
1. YES BUFFER
La compuerta BUFFER es la más básica de todas, simplemente toma el valor que se
le entrega y lo deja pasar tal cual.
2. NOT
La compuerta NOT es un tanto parecida al buffer salvo por que invierte el valor que
se le entrega. También tiene la utilidad de ajustar niveles, pero tomando en cuenta
que invierte la señal.
5. NAND
La compuerta NAND también hace la función de multiplicación, pero entrega el
valor negado.
APLICACIÓN DE LA PUERTA NAND:
Detección del nivel en un depósito, donde el led enciende cuando esta
polarizado y su ánodo le llega un voltaje positivo y al cátodo voltaje negativo
(0), necesitando para esto que las dos entradas de los sensores estén en (1)
6. NOR
Basta que haiga un (1) para que la salida sea (0), solamente la salida es (1) cuando
las dos salidas son (0)
1. Series 4000/14000
La serie CMOS más antigua es la serie 4000, introducida por primera vez por RCA, y
su equivalente funcional, la serie 14000 de Motorola. Los dispositivos en las series
4000/14000 tienen una disipación de potencia muy baja y pueden operar sobre un
amplio intervalo de voltajes de alimentación de energía (de 3 a 15 V). Son muy lentos
si se les compara con dispositivos TTL y las demás series CMOS, y tienen capacidades
de corriente de salida muy bajas. No son compatibles en las terminales ni
compatibles eléctricamente con las series TTL. Los dispositivos de las series
4000/14000 raras veces se utilizan en los nuevos diseños, excepto cuando hay un CI
de propósito especial disponible, que no se encuentre disponible en otras series.
V. PROCEDIMIENTO
Preparando el circuito integrado
1. Para cada una de las actividades propuestas, verifique que el circuito este correctamente
alimentado.
2. Con un multímetro mide el voltaje en las patillas correspondientes.
3. En el caso del integrado que se muestra a continuación Vcc (patilla 14) y GND (patilla 7).
Medición de Umbral de Voltaje de Entrada
4. Implementar los circuitos de la figura 1 y siga los pasos indicados:
5. Conecte el multímetro en función voltímetro a la entrada como a la salida de la puerta
lógica.
Simulación en Proteus 7404N
6. Subir la tensión en la entrada desde 0V, y cuando cambie de estado, anotar en la casilla
(¿VIHmin o VILmax?).
7. Ahora bajar la entrada desde 5V, cuando cambie de valor, anotar en la casilla (¿VIHmin o
VILmax?).
8. Busque estos valores en el Datasheet del C.I. en el manual o en Internet, y complete la
tabla.
11. Conecte un circuito de una o dos entradas y mantenga el punto [C] en la parte superior y
12. Cambie el punto [C] a la parte inferior y mida y anote en una tabla los valores respectivos.
Figura2
Tiempo de Propagación.
14. Armar el siguiente circuito:
Simulación en Proteus 6 Inversores 7404
Medición de tiempos de propagación
15. Comparar con el osciloscopio las dos señales y calcular el tiempo de propagación, buscar
en el Datasheet ese valor anotar en la tabla para cada compuerta utilizada:
Composición de un CMOS
6. En cada punto de cada circuito del informe inicial dibujar la gráfica de la señal
Indicar las magnitudes y frecuencias medidas y no simuladas.
7407N
7404N
7400N
74HC08
74LS32
74LS02
7. Indicar en que aplicaciones prácticas en donde se usan las compuertas TTL y CMOS
Aplicaciones TTL
Microprocesadores, como el 8X300, de Signetics, la familia 2900 de AMD y otros.
Memorias RAM
Memorias PROM
PAL, Programmable Array Logic, consistente en una PROM que interconecta las
entradas y cierto número de puertas lógicas.
Aplicaciones CMOS
CMOS significa que en cada función tenemos ajustes en los que los transistores de
canal N y el canal P se utilizan al mismo tiempo, es decir, usamos pares
complementarios como se muestra en el diagrama del inversor lógico mostrado en la
figura 88. (El C de complementar significa el uso de los dos tipos de transistores)
Inversor CMOS
VII. CONCLUSIONES
XI. BIBLIOGRAFÍA
Tocci Ronald: “SISTEMAS DIGITALES PRINCIPIOS Y APLICACIONES”. Prentice Hall 2002
México, pág. 158.
Diseño Digital, M. Morris 3 Ed. Prentice Hall 2003