Práctica#3 Jameson González y Albin Moreno

Descargar como pdf o txt
Descargar como pdf o txt
Está en la página 1de 6

Universidad Tecnológica de Panamá

Facultad de Ingeniería Eléctrica

Licenciatura en Ing. Electromecánica

Grupo:
IIE 133

estudiante:
Jameson González (4-816-6)
Albin Moreno ( 4-810-1744)

Instructor:
Medardo Logreira

Informe de Laboratorio
Circuitos Lógicos electrónicos

Práctica #3
“Propiedades de Algebra Booleana en ISE”

II Semestre 2022

Fecha de entrega:
7 de Octubre
Introducción:
El desarrollo de este laboratorio consistió en armar circuitos esquemáticos con ayuda del simulador Xilinx
ISE, siguiendo las instrucciones del profesor proporcionadas gracias a la guía suministrada que detalla los
pasos a seguir para comprobar las propiedades con éxito.
Este informe recopila toda la evidencia posible acerca de la segunda parte de la práctica No. 3 del laboratorio
de circuitos lógicos donde se pide comprobar las propiedades utilizando las compuertas OR, AND, NOR,
NAND mediante la comparación de ecuaciones que deben comportarse de igual forma y mostrar los mismos
resultados en ambos lados de la expresión.

Objetivos:

● Aprende a usar la interfaz de Xilinx ISE para diseño y realización de circuitos lógicos usando
esquemáticos.
● Crea y utiliza componentes para mejorar la administración de proyectos.
● Verifica en la práctica lo que se presentó en la teoría.

Instrumental necesario: Para poder comprobar cada expresión se debe


implementar ambos miembros de la ecuación
usando las mismas entradas pero cada uno con su
● Xilins ISE
propia. Para las entradas se asignarán switches que
determinen los niveles lógicos de entrada ON
Marco teórico (cerrado) y OFF (abierto) el switch. Para las salidas
Es una rama especial del álgebra que se usa se tendrá un LED distinto el cual debe marcar el
principalmente en electrónica digital. El álgebra mismo valor lógico para todas las expresiones, las
booleana fue inventada en el año 1854 por el de la izquierda y las de la derecha y así
matemático inglés George Boole. comprobamos la veracidad de estas propiedades
El álgebra de Boole es un método para simplificar booleanas. Esta información será generada mediante
los circuitos lógicos (o a veces llamados circuitos de un archivo BIT el cual será ingresado en la tarjeta
conmutación lógica) en electrónica digital. NEXYS 2.

Podemos hacer los cálculos y las operaciones 1. Distributiva OR


lógicas de los circuitos aún más rápido siguiendo
algunos teoremas, que se conocen como "Teoremas
del álgebra de Boole". Una función booleana es una Para la expresión de la izquierda se necesita una
función que representa la relación entre la entrada y compuerta OR y una AND, ambas de 2 entradas
la salida de un circuito lógico. el cual se implementa en un circuito de 2 niveles.
Para la parte derecha se necesitan 2 compuertas
El álgebra booleana trabaja con señales binarias. AND y una OR, las tres de 2 entradas.
Una gran cantidad de sistemas digitales usan señales
binarias, y éstas son un falso o un verdadero que
proviene de sensores que mandan la información al
circuito de control, el cual llevará a cabo la
evaluación para obtener un valor que indique si se
ejecuta o no determinada actividad, como encender
un foco o ejecutar una operación matemática en una
computadora.

Metodología y Desarrollo:
Figura#1.
2. Distributiva AND

Para la izquierda se necesita una compuerta OR


y una AND, ambas de 2 entradas el cual se
implementa en un circuito de 2 niveles. Para la
parte derecha se necesitan 2 compuertas OR y
una AND, las tres de 2 entradas. Figura#4.

Asignación de pines de entrada y salida para los


circuitos representativos de las propiedades
distributivas y las de Morgan:
NET "A" LOC = G18;
NET "B" LOC = H18;
NET "C" LOC = K18;
NET "DerechDAND" LOC = J14;
NET "DerechDOR" LOC = J15;
NET "DerechMORGOR" LOC = K14;
NET "DerechMORGAND" LOC = K15;
Figura#2. NET "IzquiDAND" LOC = E17;
NET "IzquiDOR" LOC = P15;
3. De Morgan AND NET "IzquiMorgand" LOC = F4;
NET "IzquMORGOR" LOC = R4;

5. Absorción
Para la expresión de la izquierda se necesita una
compuerta AND de 3 entradas y un inversor a la
salida, osea una compuerta NAND de 3 entradas
y a la derecha una OR de 3 entradas, cada una Ambas ecuaciones representan lo mismo, solo que la
con un inversor, esto supone también una NAND segunda especifica que si se repiten las entradas en
de 3 entradas. ambos términos, también se puede aplicar la
absorción.

Figura#3.
4. De Morgan Or Figura#5.
Asignación de pines de entrada y salida para el circuito
representativo de la propiedad de absorción:
NET "A" LOC = G18;
Para la expresión de la izquierda se necesita una NET "B" LOC = H18;
NET "C" LOC = K18;
compuerta OR de 3 entradas y un inversor a la
NET "DerechABS2" LOC = J14;
salida, osea una compuerta NOR de 3 entradas y NET "DerechABS" LOC = J15;
a la derecha una AND de 3 entradas, cada una NET "IzquiABS2" LOC = K14;
con un inversor, esto supone también una NOR NET "IzquiABS" LOC = K15;
de 3 entradas.
6. Simplificación
Estas propiedades nos muestran que podemos
simplificar una expresión en la cual en un término se
encuentre una literal y en el otro término esté negada
y viceversa.

Figura#8.
Expresión b

Figura#6.

Asignación de pines de entrada y salida para el circuito Figura#9.


representativo de la propiedad de simplificación:
NET "A" LOC = K18;
NET "B" LOC = K17;
NET "P10a" LOC = J14;
NET "P10aa" LOC = J15;
NET "P10aao" LOC = K14;
NET "P10ao" LOC = K15;

Asignaciones:
1. Compruebe las siguientes expresiones con
ayuda del ISE tal como hizo con los teoremas
anteriores.

Figura#10.

Expresión a Asignación de pines de entrada y salida para el circuito


representativo de las ecuaciones a y b:
NET "A" LOC = G18;
NET "B" LOC = H18;
NET "C" LOC = K18;
NET "D" LOC = K17;
NET "LderechoA" LOC = J14;
NET "LderechoB" LOC = J15;
NET "LizquierdoA" LOC = K14;
NET "LizquierdoB" LOC = K15;

Figura#7. 2. Demuestre las igualdades anteriores manualmente.


Tabla#2. tabla de la verdad para la expresión b.

A B C Izqui. Derech.

0 0 0 0 0

0 0 1 0 0

0 1 0 0 0

0 1 1 0 0

1 0 0 0 0

1 0 1 1 1

1 1 0 1 1
Figura#11.
1 1 1 1 1
Tabla#1. tabla de la verdad para la expresión a.
Conclusiones
A B C D Izqui. Derech. En el desarrollo de este laboratorio se comprendió el
funcionamiento de las compuertas OR, AND, NAND
0 0 0 0 1 1 Y NOR y como estas cumplen las propiedades
establecidas. Se logró demostrar que distintos
0 0 0 1 1 1 circuitos esquemáticos logran mostrar resultados
iguales y servir para el mismo propósito.
0 0 1 0 1 1
Las distintas formas de expresar un circuito mediante
0 0 1 1 1 1 el álgebra de Boole nos dan alternativas para realizar
un proceso, y nos da la opción de por ejemplo
0 1 0 0 1 1 demorar o acortar el tiempo de la ejecución de un
circuito lógico.
0 1 0 1 1 1
Anexos
0 1 1 0 1 1

0 1 1 1 1 1

1 0 0 0 1 1

1 0 0 1 1 1

1 0 1 0 1 1

1 0 1 1 1 1

1 1 0 0 0 0

1 1 0 1 0 0

1 1 1 0 0 0

1 1 1 1 0 0
Figura#12.
Figura#13.

link demostrando propiedad de simplificación:

https://youtube.com/shorts/lGPgTqIJDaY?feature=sh
are

Referencias
http://cidecame.uaeh.edu.mx/lcc/mapa/PROYECTO/
libro7/41_definicin_del_lgebra_booleana.html

https://www.mecatronicalatam.com/es/tutoriales/teor
ia/algebra-booleana/

También podría gustarte