Práctica#3 Jameson González y Albin Moreno
Práctica#3 Jameson González y Albin Moreno
Práctica#3 Jameson González y Albin Moreno
Grupo:
IIE 133
estudiante:
Jameson González (4-816-6)
Albin Moreno ( 4-810-1744)
Instructor:
Medardo Logreira
Informe de Laboratorio
Circuitos Lógicos electrónicos
Práctica #3
“Propiedades de Algebra Booleana en ISE”
II Semestre 2022
Fecha de entrega:
7 de Octubre
Introducción:
El desarrollo de este laboratorio consistió en armar circuitos esquemáticos con ayuda del simulador Xilinx
ISE, siguiendo las instrucciones del profesor proporcionadas gracias a la guía suministrada que detalla los
pasos a seguir para comprobar las propiedades con éxito.
Este informe recopila toda la evidencia posible acerca de la segunda parte de la práctica No. 3 del laboratorio
de circuitos lógicos donde se pide comprobar las propiedades utilizando las compuertas OR, AND, NOR,
NAND mediante la comparación de ecuaciones que deben comportarse de igual forma y mostrar los mismos
resultados en ambos lados de la expresión.
Objetivos:
● Aprende a usar la interfaz de Xilinx ISE para diseño y realización de circuitos lógicos usando
esquemáticos.
● Crea y utiliza componentes para mejorar la administración de proyectos.
● Verifica en la práctica lo que se presentó en la teoría.
Metodología y Desarrollo:
Figura#1.
2. Distributiva AND
5. Absorción
Para la expresión de la izquierda se necesita una
compuerta AND de 3 entradas y un inversor a la
salida, osea una compuerta NAND de 3 entradas
y a la derecha una OR de 3 entradas, cada una Ambas ecuaciones representan lo mismo, solo que la
con un inversor, esto supone también una NAND segunda especifica que si se repiten las entradas en
de 3 entradas. ambos términos, también se puede aplicar la
absorción.
Figura#3.
4. De Morgan Or Figura#5.
Asignación de pines de entrada y salida para el circuito
representativo de la propiedad de absorción:
NET "A" LOC = G18;
Para la expresión de la izquierda se necesita una NET "B" LOC = H18;
NET "C" LOC = K18;
compuerta OR de 3 entradas y un inversor a la
NET "DerechABS2" LOC = J14;
salida, osea una compuerta NOR de 3 entradas y NET "DerechABS" LOC = J15;
a la derecha una AND de 3 entradas, cada una NET "IzquiABS2" LOC = K14;
con un inversor, esto supone también una NOR NET "IzquiABS" LOC = K15;
de 3 entradas.
6. Simplificación
Estas propiedades nos muestran que podemos
simplificar una expresión en la cual en un término se
encuentre una literal y en el otro término esté negada
y viceversa.
Figura#8.
Expresión b
Figura#6.
Asignaciones:
1. Compruebe las siguientes expresiones con
ayuda del ISE tal como hizo con los teoremas
anteriores.
Figura#10.
A B C Izqui. Derech.
0 0 0 0 0
0 0 1 0 0
0 1 0 0 0
0 1 1 0 0
1 0 0 0 0
1 0 1 1 1
1 1 0 1 1
Figura#11.
1 1 1 1 1
Tabla#1. tabla de la verdad para la expresión a.
Conclusiones
A B C D Izqui. Derech. En el desarrollo de este laboratorio se comprendió el
funcionamiento de las compuertas OR, AND, NAND
0 0 0 0 1 1 Y NOR y como estas cumplen las propiedades
establecidas. Se logró demostrar que distintos
0 0 0 1 1 1 circuitos esquemáticos logran mostrar resultados
iguales y servir para el mismo propósito.
0 0 1 0 1 1
Las distintas formas de expresar un circuito mediante
0 0 1 1 1 1 el álgebra de Boole nos dan alternativas para realizar
un proceso, y nos da la opción de por ejemplo
0 1 0 0 1 1 demorar o acortar el tiempo de la ejecución de un
circuito lógico.
0 1 0 1 1 1
Anexos
0 1 1 0 1 1
0 1 1 1 1 1
1 0 0 0 1 1
1 0 0 1 1 1
1 0 1 0 1 1
1 0 1 1 1 1
1 1 0 0 0 0
1 1 0 1 0 0
1 1 1 0 0 0
1 1 1 1 0 0
Figura#12.
Figura#13.
https://youtube.com/shorts/lGPgTqIJDaY?feature=sh
are
Referencias
http://cidecame.uaeh.edu.mx/lcc/mapa/PROYECTO/
libro7/41_definicin_del_lgebra_booleana.html
https://www.mecatronicalatam.com/es/tutoriales/teor
ia/algebra-booleana/