Informe 5
Informe 5
Informe 5
KEY WORDS: JFET, Impedance, Gain, Id, Vds, Vgs. Gracias a las características de impedancia de entrada alta
de los FET’s el modelo equivalente de AC para de alguna
forma más simple que el utilizado por los BJT’s. mientras
1 INTRODUCCIÓN que el BJT cuenta con factor de amplificación β(beta), el
FET cuenta con un factor de transconductancia gm.
El FET puede emplearse como un amplificador lineal o
En este informe se presentan los resultados, como un dispositivo digital en circuitos lógicos. De hecho, el
diagramas esquemáticos, análisis de resultados y MOSFET incremental es muy popular en los circuitos
simulaciones de la práctica realizada acerca del análisis digitales, especialmente en los circuitos CMOS que
en AC de los Fet´s, con el fin de verificar de manera requieren un consumo de potencia muy bajo. Los
experimental lo visto teóricamente. dispositivos FET también se utilizan ampliamente en
aplicaciones de alta frecuencia y en aplicaciones de
circuitos de interfaz para computadoras.
La AV en los FET´s con frecuencia menor que la obtenida
para un BJT, pero la Zi es mucho mayor que los del BJT, en
cambio la Z0 de salida son equivalente para ambos. La Ai
será una cantidad indeterminada debido a que la corriente
de entrada en los FET’s es 0μA.
2
V GS
I D=I DSS 1−
[ ] VP
1
El cambio en la corriente del drenador que se ocasiona por
el cambio en el voltaje compuerta-fuente puede
determinarse mediante el uso del factor de
transconductancia gm de la siguiente forma:
4 ANALISIS DE RESULTADOS
ΔI D=gm ΔV
gm=transconductancia Parámetros del transistor K161
DISEÑO 1
2
2,58 V
Avd= =9,92
260 mV
Punto de trabajo
8
Practica Teorica Error
7 Avd 10 9,92 0,76%
Curva de 6 Tabla 3. Datos teóricos y prácticos de la ganancia del
transferencia
5 circuito
Punto de trabajo
Id(mA)
4
La tabla 2 muestran los valores obtenidos para el voltaje de
3 entrada y salida en el circuito. Dichos valores se usan para
2 hallar la ganancia, la cual se muestra en la tabla 3.
1.42
1
También se halló la impedancia de entrada para la
0 configuración en AC del FET. La Zo se calcula midiendo la
-1.8 -1.6 -1.4 -1.2 -1 -0.8 -0.6 -0.4 -0.2 0
resistencia de RD, debido a una característica del FET que
Vgs(V) la aproxima a esta resistencia.
Figura 2. Grafica del punto de trabajo para el circuito Practica Teórica Error
Zi 115Ω 169,1Ω 31,99%
La segunda parte de la práctica consistió en polarizar Tabla 4. Datos de impedancia de entrada del circuito
el circuito con una señal en AC y encontrar los valores
de las ganancias de corriente y voltaje y los valores
de las impedancias de entrada y salida.
6 CONCLUSIONES
3
Hoja de datos