Protección Contra DV/DT
Protección Contra DV/DT
Protección Contra DV/DT
dv 0.632 V S 0.632 V S
=
=
dt
RS C S
=Rs C s
RS =
VS
I TD
Es posible usar ms de un resistor para la tasa dv/dt y descargar, como se ve en la figura 7.33d.
La tasa dv/dt se limita con
R1 y C S . La suma ( R1 + R2 )
limita la corriente de
I TD =
VS
( R 1 + R2 )
S2A
Vs
+
Cs
T1
VAK
-
A
+
S2A
T1
Cs
Vs
Rs
K
Fig. 2 circuito de proteccin contra DV/DT caso 2.
S2A
Ds
R2
T1
Vs
R1
Cs
Ls
S2A
Cs
T1
Rs
Vs
R
L
La carga puede formar un circuito en serie con la red amortiguadora, como se ve en las figuras
del 1 al 5. La relacin de amortiguamiento de una ecuacin de segundo orden es:
RS + R
=
o
2
Donde
CS
LS + L
respectivamente.
Para limitar el sobredisparo de voltaje pico aplicado a travs del tiristor, se usa una relacin de
amortiguamiento en el intervalo de 0.5 a 1.0. Si la inductancia de la carga es alta, lo cual suele
ser el caso
RS
CS
CS
detenimiento los circuitos de las figuras del 1 al 5 para determinar el valor requerido de la
relacin de amortiguamiento que limite la tasa dv/dt al valor deseado. Una vez conocida la
relacin de amortiguamiento, se pueden determinar
RS
CS
la misma red o amortiguador RC para proteccin contra la tasa dv/dt y para suprimir el voltaje
transitorio debido al tiempo de recuperacin en sentido inverso.