AOC Cap3 HermilGlauberMargalhoDaxReis 201807040024

Fazer download em pdf ou txt
Fazer download em pdf ou txt
Você está na página 1de 2

Capítulo 3

QUESTÕES DE REVISÃO

Que categorias gerais de funções são especificadas pelas instruções do computador?

Processador-memória: os dados podem ser transferidos do processador para a memória ou


da memória para o processador. Processador -e/s: os dados podem ser transferidos de ou
para um dispositivo periférico, transferindo entre o processador e um modulo de E/S.
Processamento de dados: o processador pode realizar alguma operação aritmética ou logica
sobre os dados. Controle: uma instrução pode especificar que a sequência de execução seja
alterada. Por exemplo, o processador pode buscar um a instrução do local 149, que especifica
que a próxima instrução seja do local 182. O processador se lembrara desse fato definindo o
contador de programa como 182. Assim, no próximo ciclo de busca, a instrução será
apanhada do local 182, em vez de 150.

Liste e defina resumidamente os estados possíveis que definem a execução de uma


instrução?

Cálculo de endereço de instrução (iac, do inglês instruction address calculation): determina o


endereço da próxima instrução a ser executada. Busca da instrução (if, do inglês instruction
fetch): lê a instrução do seu local da memória para o processador. Decodificação da operação
da instrução (iod, do inglês instruction operation decoding): analisa a instrução para
determinar o tipo de operação a ser realizado e o operando ou operandos a serem utilizados.
Cálculo do endereço do operando (oac, do inglês operation address calculation): se a
operação envolve referência a um operando na memória ou disponível via E/S, então
determina o endereço do operando. Busca do operando (of, do inglês operation fetch): busca
o operando da memória ou o lê da E/S. Operação dos dados (do, do inglês data operation):
realiza a operação indicada na instrução. Armazenamento do operando (os, do inglês
operand store): escreve o resultado na memória ou envia para a E/S.

Liste e defina resumidamente duas técnicas para lidar com múltiplas interrupções.

Primeira técnica é desativar as interrupções enquanto uma interrupção estiver sendo


processada. Uma interrupção desabilitada significa simplesmente que o processador pode
ignorar e ignorara esse sinal de requisição de interrupção. Uma segunda técnica e definir
prioridades para interrupções e permitir que uma interrupção de maior prioridade faça com
que um tratamento de interrupção com menor prioridade seja interrompido.

Que tipos de transferências a estrutura de interconexão de um computador (por exemplo,


barramento) precisa aceitar?
Memória para processador: o processador lê uma instrução ou uma unidade de dados da
memória. Processador para memória: o processador escreve uma unidade de dados na
memória. E/S para processador: o processador lê dados de um dispositivo de E/S por meio de
um modulo de E/S. Processador para e/s: o processador envia dados para o dispositivo de E/S.
E/S de ou para a memória: para esses dois casos, um modulo de E/S tem permissão para trocar
dados diretamente com a memória, sem passar pelo processador, usando o DMA.
PROBLEMAS
3.3 Considere um microprocessador de 32 bits hipotético com instruções de 32 bits,
compostas de dois campos: o primeiro byte contém o opcode e o restante, o operando
imediato ou o endereço de um operando.
c. Qual é a capacidade de memória máxima endereçável diretamente (em bytes)?
224 =16 MBytes
d. Discuta o impacto sobre a velocidade do sistema se o barramento do microprocessador
tiver:
1. Um barramento de endereço local de 32 bits e um barramento de dados local de 16 bits, ou
Se o barramento de endereços local é de 32 bits, o endereço completo pode ser transferido de
uma só vez e decodificado na memória. No entanto, como o barramento de dados é de apenas
16 bits, serão necessários dois ciclos para buscar uma instrução ou operando de 32 bits.
2. Um barramento de endereço local de 16 bits e um barramento de dados local de 16 bits.
Um endereço de 16 bits colocado no barramento de endereços não pode acessar toda a
memória. Assim, uma interface de controle de memória mais complexa é necessária para
travar a primeira parte do endereço e, em seguida, a segunda parte (porque serão necessárias
duas etapas). Para um endereço de 32 bits, pode-se supor a primeira metade irá decodificar
para acessar uma "fila" na memória, enquanto que a segunda parte é enviada posteriormente
para acessar uma "coluna" na memória. Adicionalmente à operação de endereços em dois
passos, a microprocessador necessitará de dois ciclos para ir buscar as instruções de 32 bits.
e. Quantos bits são necessários para o contador de programa e o registrador de instrução?
32 bits para o contador e 32 para o registrador

Você também pode gostar