PCS3225 2018S1 Planejamento Eng Eletrica v1

Fazer download em pdf ou txt
Fazer download em pdf ou txt
Você está na página 1de 4

USP-EP-PCS Agosto de 2018

Sistemas Digitais II - Informações Gerais


PCS-3225 2018S2 Versão 1

1 Objetivos da Disciplina
Introduzir os conceitos básicos e as técnicas de análise e sı́ntese de circuitos lógicos sequenci-
ais, aplicados à solução de problemas da Engenharia de Computação. Apresentar os princi-
pais blocos funcionais básicos de circuitos digitais sequenciais, memórias e demais dispositivos
programáveis, suas caracterı́sticas e formas de utilização. Desenvolver pequenos projetos de
circuitos digitais com base nesses blocos, introduzindo a metodologia de projeto estruturado.
Estudo da linguagem de descrição de hardware (HDL) como uma ferramenta de descrição e
simulação de circuitos e sistemas digitais.

2 Professor
Coordenador da disciplina: Prof. Edson S. Gomi ([email protected])

Turma Professor Sala E-Mail Horário de Atendimento


1 Marco Túlio de Andrade C2-42 [email protected] Segundas 15:00 - 16:00
2 Glauber De Bona C2-20 [email protected] Segundas 15:00 - 16:00
3 Edson T. Midorikawa C2-20 [email protected] Segundas 15:00 - 16:00
Pedro L. P. Corrêa (*) [email protected]

(*) O Prof. Pedro substituirá o Prof. Midorikawa nas primeiras semanas de aula.

3 Horários das Aulas e Salas


Turma Sala Professor Horários das Aulas
1 D1-01 Marco Túlio de Andrade Segundas 13:10 - 14:50, Quartas 15:00 - 16:40
2 D1-02 Glauber De Bona Segundas 13:10 - 14:50, Quartas 15:00 - 16:40
3 D1-03 Edson T. Midorikawa Segundas 13:10 - 14:50, Quartas 15:00 - 16:40

4 Site da Disciplina
Os materiais de suporte às aulas e aos estudos serão publicados no sistema e-Disciplinas USP:
https://edisciplinas.usp.br/.

1
5 Bibliografia
O livro texto da disciplina é : Wakerly, John F., Digital Design: Principles and Practices,
Pearson Prentice-Hall, 4a Edição, 2006. Para o estudo de VHDL, o livro texto será o Free Range
VHDL, que está disponı́vel para download gratuito em http://freerangefactory.org/.

6 Bibliografia Complementar
• David Money Harris; Sarah L. Harris, Projeto Digital e Arquitetura de Computadores,
Morgan Kaufman, 2a Edição, 2013. É possı́vel obter gratuitamente a versão digital tra-
duzida para o português em https://community.imgtec.com/university/resources/.
Em Books, Digital Design and Computer Architecture, escolha a opção Portuguese Edi-
tion.

• Tocci, R. J.; Widmer, N. S.; Moss, G. L., Sistemas Digitais: Princı́pios e Aplicações,
Pearson Prentice-Hall, 10a Edição, 2007.

• Mano, M.M.; Kime, C.R., Logic and Computer Design Fundamentals, Pearson Prentice-
Hall, 4a Edição, 2008.

7 Método de Avaliação
A nota final será calculada pela média aritmética ponderada de 3 notas:

(P 1+P 2+P 3)
Nota Final = 3

Serão publicadas no e-aulas listas de exercı́cios. A entrega da resolução dos exercı́cios é


opcional. A entrega deverá ser feita antes da realização da prova, ou seja, listas publicadas
antes da P1 deverão ser entregues até a P1, e assim por diante.
Caso o aluno fique com Nota Final entre 4,7 e 4,9, as resoluções entregues serão verificadas
pelos professores, que avaliarão se o aluno demonstrou proficiência mı́nima nos conceitos mi-
nistrados na disciplina. Caso identifiquem esta proficiência, o aluno terá a nota ajustada para
5,0 para obter a aprovação. A entrega das respostas dos exercı́cios das listas será por meio de
submissão na Tarefa correspondente no e-Disciplinas. O aluno deverá preparar as respostas
escritas à mão, escanear ou fotografar e submeter o arquivo no formato PDF. Os exercı́cios a
serem considerados para esta avaliação serão os que estarão publicados nas Anotações de Aula,
disponı́veis no site da disciplina.
As provas corrigidas serão escaneadas e enviadas por e-mail para cada aluno.
A revisão das provas será feita por meio de requerimento submetido na Tarefa correspon-
dente no e-Disciplinas. Após a publicação das notas e o envio das provas corrigidas, será dado
o prazo de 5 dias úteis para que o aluno faça a solicitação da revisão. A resposta será dada por
escrito ao aluno.

2
8 Datas das Provas
As provas serão realizadas nas seguintes datas:

Prova Data Horário Salas


P1 10 de setembro (segunda-feira) 15:40 -17:40
P2 15 de outubro (segunda-feira) 15:40 -17:40
P3 26 de novembro (segunda-feira) 15:40 -17:40
Substitutiva 3 de dezembro (segunda-feira) 15:40 -17:40
Recuperação Fevereiro de 2019 (segunda-feira) 15:40 - 17:40

Não será permitido o uso de calculadoras ou de qualquer outro dispositivo eletrônico durante
as provas.
Atenção: a prova substitutiva não é aberta. Somente os alunos que apresentarem justifi-
cativa aceitável (doença, participação em congresso de iniciação cientı́fica, convocação militar,
etc) serão elegı́veis para fazer a prova substitutiva. O aluno que não fizer uma das provas P1, P2
ou P3 e quiser fazer a substitutiva por esses motivos, deverá solicitar autorização submetendo
pedido por escrito, acompanhado de documento que circunstancie a justificativa, na Secretaria
do PCS, até o dia anterior à realização da prova substitutiva.

9 Presença nas Aulas


A frequência mı́nima é de 70% das aulas ministradas. É de responsabilidade do aluno assinar
a lista de presença em cada aula em que estiver presente.

10 Programação das Aulas

3
Aula Data Tópico Wakerly
1 01/08 Introdução à Disciplina de Sistemas Digitais II; Biestáveis: 7; 7.1
Conceitos
2 06/08 Biestáveis: latches e flip-flops 7.1; 7.2
3 08/08 Biestáveis: exercı́cios
4 13/08 Máquinas de Estados Finitos 7.3
5 15/08 ASM (Algorithmic State Machine) Apostila
Diagrama ASM
6 20/08
Máquinas de Estados (SMs): Análise (Mealy-Moore Models) 7.3
7 22/08
Biestáveis e Máquinas de Estado em VHDL 7.12
8 27/08
Exercı́cios Selecionados
P1 10/09
Primeira Prova
9 12/09
SMs: Projeto (Mealy-Moore Models & Clocked Synchronous 7.4
SM Design)
10 17/09 SMs: Projeto (Mealy-Moore Models & Design using State Di- 7.5
agrams)
11 19/09 SMs: Projeto e Decomposição (Mealy-Moore Models & Tran- 7.6; 7.8
sition Lists)
12 24/09 Realimentação: Análise de Circuitos Realimentados 7.9
13 26/09 Realimentação: Projeto de Circuitos Realimentados 7.10
14 01/10 Blocos Básicos: Registradores (de Propósito Geral e de Des- 8.1; 8.2
locamento)
15 03/10 Blocos Básicos: Contadores e LFRS (Linear Feedback Shift 8.4; 8.5
Register )
16 08/10 Exercı́cios Selecionados
P2 15/10 Segunda Prova
17 22/10 Memórias: Conceitos, ROM e RAM 9.1; 9.2; 9.3; 9.4
18 24/10 Memórias: Associação e Endereçamento
19 29/10 PLDs e FPGAs 6.3.1, 6.3.2 e 9.6
20 31/10 Métodos de Projeto Estruturado de Circuitos Sı́ncronos
21 05/11 Projeto de Circuito Sı́ncrono (Exemplos)
22 07/11 Projeto de Circuito Sı́ncrono (Exemplos)
23 12/11 Projeto de Circuito Sı́ncrono (Exemplos)
24 14/11 Projeto de Circuito Sı́ncrono (Exemplos)
25 21/11 Exercı́cios
P3 26/11 Terceira Prova
SUB 03/12 Prova Substitutiva
REC - Prova de Recuperação - data a ser definida

Você também pode gostar