Decodificador BCD para 7 Segmentos
Decodificador BCD para 7 Segmentos
Decodificador BCD para 7 Segmentos
O 74LS47 é um CI que decodifica uma entrada BCD e aciona um display de 7 segmentos. Alem dessa
capacidade de decodificação e acionamento de segmentos, o CI 74LS47 tem algumas características
adicionais conforme indicado pelas funções , , / no símbolo lógico visto na figura 1 abaixo.
Conforme indicado pelos pequenos círculos no símbolo lógico, todas as saídas (de QA a QG) são ativas
em nível baixo como são as funções (teste de lâmpada ou teste dos segmentos do display),
(entrada de apagamento) e / (entrada de apagamento/saída de apagamento). As saídas podem
acionar diretamente um display de 7 segmentos do tipo anodo comum. Além de decodificar uma entrada
BCD e produzir as saídas apropriadas de 7 segmentos, o CI tem capacidade de teste de segmentos e
supressão de zero.
74LS47
7 13
A QA
1 12
B QB
2 11
C QC
6 10
D QD
4 9
BI/RBO QE
5 15
RBI QF
3 14
LT QG
Figura 1
Teste de segmentos
Quando um nível BAIXO é aplicado na entrada e / for nível ALTO, todos os 7 segmentos do
display são ligados. O teste de segmentos é usado para verificar se algum segmento esta queimado.
Supressão de Zero
A supressão de zeros é característica usada por display de múltiplos dígitos para apagar os zeros não
necessários. Por exemplo, num display de 6 dígitos o número 6,4 pode ser mostrado como 006,400 se
os zeros não forem apagados. O apagamento dos zeros no início do número é denominado de
supressão de zeros mais significativos e o apagamento de zeros no final do número é denominado de
supressão de zeros menos significativo. Tenha em mente que apenas zeros não necessários são
apagados. Com a supressão de zeros o número 030,080 será mostrado como 30,08 (os zeros
essenciais são mantidos).
Todas as saídas de segmentos estarão desativadas (nível ALTO) se um código (0000) for colodado nas
entradas BCD e se sua entrada estiver em nível BAIXO. Isso faz com que o display apague e
produza um nível BAIXO em .
Anodo
Comum
Display de 7 segmentos de anodo comum
a
f b
g
e c
Procedimento experimental
1. Monte o circuito abaixo e varie os níveis lógicos nas entradas A, B, C e D mantendo as entradas ,
, / desativadas (em nível ALTO).
5V
Resistores para
limitação de
corrente
16
7 Vcc 13
A QA
1 12 Display
Entrada BCD B QB
2 11 de
C QC
6 10 Anodo
D QD
Controles de 4 9 Comum
BI/RBO QE
apagamento 5 15
RBI QF
Entrada de 3 14
LT GND QG
Teste dos
Segmentos 74LS47 8
Figura 2