CP EP Desarrollo3
CP EP Desarrollo3
CP EP Desarrollo3
CP - Electrónica de Potencia
Práctica #: 3
Tema: ANÁLISIS E IMPLEMENTACIÓN DE CIRCUITOS DE DISPARO
Sanción: ____________________________________________________
PERÍODO ACADÉMICO
2021 – A
Desarrollo
D D
R10
D1
2.2k 1N4007 R5
1N4007 1N4007
10k
X1
8
V2 V R4
VOFF = 0 D1N5071/-15C D7 R9 10k
VCC
C VAMPL = 120 1k C3 2 C
FREQ = 60 4 TRIGGER 3
1u R7 RESET OUTPUT
AC = 0 5
100k 6 CONTROL
V THRESHOLD V
D3 D4 7
GND
DISCHARGE
1N4007 1N4007 V
555D
SET = 0.8
1
0
C1 C2
0.01u 10n
B 0 B
A A
Sebastian Cachiguango
Title
Circuito PWM con circuito integrado 555 modo monoestable
V2
12
R1 C1
0
D 1.8k 0.1uF D
D1 D2
1N4007 1N4007 R3
11
LM324 0 82k
U1 2
11
V-
- D5 LM324
V1
VOFF = 0 1 6
11
V-
VAMPL = 110 OUT - LM324
FREQ = 60 3 7 0 6
V+
V-
AC = 0 + U2A 1N4007 OUT -
4N25
D6 5 7
V+
+ V OUT
4
D3 D4 1N4007 U3B
1N4007 1N4007 V3 5
V+
+ V
4
12 U4B R7
1k
4
V
R2 V5 V7
5.6k 6 12
C C
R5 R6
3.3k 3.3k
R4
5,6k
0 SET = 0.5
B B
A A
Sebastian Cachiguango
Title
circuito PWM sincronizado con la red
<Title>