Formato IEEE Proyecto Final

Descargar como docx, pdf o txt
Descargar como docx, pdf o txt
Está en la página 1de 4

Ingeniería en Sistemas - Plan fin de semana – Universidad Mariano Gálvez de Guatemala 1

Formato para entregar reportes (2020)


Juan de la Cruz (0900 11 7990), Ingeniería en Sistemas, UMG

Carnet A B C D E F G .
Abstract— the following report focuses on the need to present
graphic information through a seven segment display. The 0 1 1 1 1 1 1 0 0
knowledge acquired of Digital Electronics will allow users to see 9 1 1 1 1 0 1 1 0
the card number of a student of the Mariano Galvez University
0 1 1 1 1 1 1 0 0
using timer circuits, sequential and combinational.
0 1 1 1 1 1 1 0 0
I. INTRODUCCIÓN - 0 0 0 0 0 0 1 0

E L aplicar conocimientos de Electrónica Digital permite


diseñar y crear procesos automáticos. El construir un
dispositivo con el objetivo de presentar información
1
1
0
0
1
1
1
1
0
0
0
0
0
0
0
0
0
0
importante dando un significado al usuario a partir de los - 0 0 0 0 0 0 1 0
datos para generar una comunicación. 7 1 1 1 0 0 0 0 0
El siguiente proyecto muestra la aplicación de 9 1 1 1 1 0 1 1 0
conocimientos adquiridos por estudiantes del curso de
9 1 1 1 1 0 1 1 0
Electrónica Digital de la Universidad Mariano Gálvez de
Guatemala. El objetivo del proyecto es aplicar conocimientos 0 1 1 1 1 1 1 0 0
de la electrónica, efectuando diseño y construcción de un
sistema electrónico de visualización de información que Tabla 1. Despliegue binario en relación al número de
muestre el número de carné de un estudiante utilizando carnet con el Display de siete segmentos.
circuitos temporizadores, secuenciales y combinacionales,
W X Y Z A B C D E F G .
II. DISEÑO EXPERIMENTAL 0 0 0 0 0 1 1 1 1 1 1 0 0
A. Descripción General 0 0 0 1 9 1 1 1 1 0 1 1 0
0 0 1 0 0 1 1 1 1 1 1 0 0
Para la implementación del sistema electrónico se basa en el
sistema binario compuesto de cero y uno, la combinación de 0 0 1 1 0 1 1 1 1 1 1 0 0
estos valores representa datos para que el sistema lo 0 1 0 0 - 0 0 0 0 0 0 1 0
interprete. En la utilización del display de siete segmentos la 0 1 0 1 1 0 1 1 0 0 0 0 0
lógica es similar basado en encender y apagar los leds, 0 1 1 0 1 0 1 1 0 0 0 0 0
basándose en esto se genera la tabla de verdad para la 0 1 1 1 - 0 0 0 0 0 0 1 0
obtención de las expresiones, se aplica el conocimiento de 1 0 0 0 7 1 1 1 0 0 0 0 0
Mapas de Karnaugh para la reducción de cada expresión, para 1 0 0 1 9 1 1 1 1 0 1 1 0
las pulsaciones se utiliza cuatro flip-flops por las doce 1 0 1 0 9 1 1 1 1 0 1 1 0
entradas para la creación y diseño se utiliza herramientas de 1 0 1 1 0 1 1 1 1 1 1 0 0
software. 1 1 0 0
B. Planteamiento 1 1 0 1
Para la definición de la tabla de verdad que se muestra a 1 1 1 0
continuación se realizó en relación a las combinaciones del 1 1 1 1
display de siete segmentos. Por el número de Carnet se Tabla 2. Tabla de Verdad en relación al número de carnet
deducen el número de variables a utilizar a si mismo se define con el Display de siete segmentos.
el número de flip-flops, se obtienen las expresiones, se
simplifica con los mapas de Karnaugh por medio de Liveware
se realiza la simulación basada en la recopilación de datos y la
simulación digital en protoboard.
EXPRESION
A W'X'Y'Z' + W'X'Y'Z + W'X'YZ' + W'X'YZ +
C. Imágenes de laboratorio WX'Y'Z' + WX'Y'Z + WX'YZ' + WX'YZ
B W'X'Y'Z' + W'X'Y'Z + W'X'YZ' + W'X'YZ +
W'XY'Z + W'XYZ' + WX'Y'Z' + WX'Y'Z + WX'YZ'

+ WX'YZ
C W'X'Y'Z' + W'X'Y'Z + W'X'YZ' + W'X'YZ +
Ingeniería en Sistemas - Plan fin de semana – Universidad Mariano Gálvez de Guatemala 2

W'XY'Z + W'XYZ' + WX'Y'Z' + WX'Y'Z + WX'YZ' Tabla 8. Mapa de Karnaugh de Segmento E


+ WX'YZ Y,Z
D W'X'Y'Z' + W'X'Y'Z + W'X'YZ' + W'X'YZ + 00 01 11 10
WX'Y'Z + WX'YZ' + WX'YZ
E W'X'Y'Z' + W'X'YZ' + W'X'YZ + WX'YZ W,X 00 1 1 1 1
F W'X'Y'Z' + W'X'Y'Z + W'X'YZ' + W'X'YZ + 01 0 0 0 1
WX'Y'Z + WX'YZ' + WX'YZ 11 0 0 0 0
G W'X'Y'Z + W'XY'Z' + W'XYZ + WX'Y'Z + WX'YZ' 10 0 1 1 1
.
Tabla 9. Mapa de Karnaugh de Segmento F
Tabla 3. Expresiones por segmentos. 00 01 11 10
Y,Z
W,X 00 0 1 0 0
00 01 11 10
01 1 0 1 0
W,X 00 1 1 1 1 11 0 0 0 0
01 0 0 0 0 10 0 1 0 1
11 0 0 0 0
10 1 1 1 1 Tabla 10. Mapa de Karnaugh de Segmento G

Tabla 4. Mapa de Karnaugh de Segmento A EXPRESION REDUCIDA


Y,Z A X’
00 01 11 10 B X' + W'Y'Z + W'YZ’
W,X 00 1 1 1 1 C X' + W'Y'Z + W'YZ’
01 0 1 0 1 D W'X' + X'Z + X'Y
11 0 0 0 0 E W'X'Z' + X'YZ
10 1 1 1 1 F W'X' + X'Z + X'Y
G X'Y'Z + W'XY'Z' + W'XYZ + WX'YZ'
Tabla 5. Mapa de Karnaugh de Segmento B
.
Y,Z
00 01 11 10 Tabla 11. Expresiones Reducidas por segmentos.
W,X 00 1 1 1 1
01 0 1 0 1
11 0 0 0 0
10 1 1 1 1

Tabla 6. Mapa de Karnaugh de Segmento C


Y,Z
00 01 11 10
W,X 00 1 1 1 1
01 0 0 0 1
11 0 0 0 0
10 0 1 1 1
Figura 1. Display de siete segmentos.
Tabla 7. Mapa de Karnaugh de Segmento D

Y,Z
00 01 11 10
W,X 00 1 0 1 1
01 0 0 0 0
11 0 0 0 0
10 0 0 1 0
Ingeniería en Sistemas - Plan fin de semana – Universidad Mariano Gálvez de Guatemala 3

Figura 2. Flip-Flop JK y su tabla de características resistencias de 10 Kiloamperios, 1 circuito integrado 555, dos
capacitores de 100 microfaradios, 4 7473 Dual JK flip-flops, 1
pin12 de 8 resistores y tomando en cuenta el display de 7
segmentos,
En segunda fase se toma en cuenta los datos de entrada del
W, X, Y, Z en relación al carnet 0900-11-7990 según la
combinación de los segmentos del display, se realiza el
cálculo de la configuración astable con una frecuencia de
0.481 Hz, periodo de 2.08 segundos, Tiempo de subida de 1.38
Segundos, Tiempo de bajada de 0.70 Segundos.
En la combinación de valores binarios se deduce la
expresión basada en la tabla de verdad el resultado obtenido se
realiza con los mapas de Karnaugh. Como tercera fase se
diseña a través del software Lineare comprobando
primeramente los pulsos con leds y finalmente se conecta al
display.
Como última fase se realiza el montaje al protoboard.

V. DISCUSIÓN DE RESULTADOS
En la ejecución del proyecto se consideró la dimensión del
Figura 3. Circuito diseñado en Liveware voltaje, la importancia de tierra en el integrado como en el
display, para los tiempos es importante realizar el cálculo para
el envió de pulsos al display donde se pueda apreciar la
funcionalidad los envíos por las entradas, tomar en cuenta
utilización de mapas de Karnaugh para la reducción de
términos con el propósito de que el diseño del circuito sea
reducido como mejora se pueden emplear técnicas de
reducción, al momento de diseñar utilizar leds para verificar el
funcionamiento del IC 555 en conjunto con los flip-flops,
armar cada termino de forma individual, y considerar un
software para el montaje protobaoard digital optimo con los
componentes a utilizar existen aplicaciones en línea que la
ejecución es ineficaz.

VI. CONCLUSIONES
Un proyecto muy interesante, que ayuda a poner en práctica
los conceptos mencionados en el curso de Electrónica Digital
Figura 4. Circuito diseñado en simulador protoboard y realizar una búsqueda de información compleja en relación
al temario recibido. Se dedicaron bastantes horas de trabajo
para finalizar el proyecto con la percepción de interés en
III. UNITS ahondar los temas que se emplearon, al momento de la
implementación se percata de la importancia de emplear los
El sistema de numeración utilizado en este proyecto es el
conceptos fundamentales para el desarrollo y solución del
sistema binario de dos dígitos, el cero (0) y el uno (1). En una
problema. Para el diseño por medio de software se debe tomar
cifra binaria, cada dígito tiene distinto valor dependiendo de la
en cuenta herramientas idóneas que faciliten la práctica.
posición que ocupe. El valor de números de Flip-Flop es según
las variaciones de las entradas en el caso sería doce por lo que
APÉNDICE
la operación es dos elevado al exponente cuatro (Flip-Flop)
que da un resultado de dieciséis, para la configuración del Display de siete segmentos: es una forma de representar
integrado 555 de modo astable se utilizaron resistencias en caracteres en equipos electrónicos. Está compuesto de siete
kiloamperios, capacitores en microfaradios, segmentos que se pueden encender o apagar individualmente.
Cada segmento tiene la forma de una pequeña línea.
IV. RESULTADOS
Flip-Flop JK: La operación de un FF tipo J K es muy
El proyecto fue elaborado por fases donde la primera fase se similar a la de un FF S C. La única diferencia es que no tiene
considera que dispositivos utilizar entre los que se un estado inválido. Para la condición J=K=1 el FF
seleccionaron son los siguientes: Batería de 5v, dos complementa el estado presente. La tabla característica resume
Ingeniería en Sistemas - Plan fin de semana – Universidad Mariano Gálvez de Guatemala 4

el comportamiento del FF tipo J K disparado por flanco


negativo.

IC 555: es un circuito integrado (chip) que se utiliza en la


generación de temporizadores, pulsos y oscilaciones. El 555
puede ser utilizado para proporcionar retardos de tiempo,
como un oscilador, y como un circuito integrado flip-flop. Sus
derivados proporcionan hasta cuatro circuitos de
sincronización en un solo paquete.

Mapa de Karnaugh: es un diagrama utilizado para la


simplificación de funciones algebraicas Booleanas. El mapa
de Karnaugh fue inventado en 1953 por Maurice Karnaugh, un
físico y matemático de los laboratorios Bell.

BIBLIOGRAFÍA
[1] DISEÑO DIGITAL, M. Morris Mano, Tercera Edición, Editorial
Pearson Prentice Hall.
[2] SISTEMAS DIGITALES, PRINCIPIOS Y APLICACIONES. Ronald
Tocci. Quinta Edición. Pearson Prentice Hall
[3] FUNDAMENTOS DE SISTEMAS DIGITALES, Thomas L. Floyd,
Novena Edición, Editorial Pearson Prentice Hall
[4] Práctica 5: Circuito Contador y Secuencial
https://sites.google.com/a/udlanet.ec/electronicadigital302493/contadore
s/practica-5-circuito-contador-y-secuencial)
[5] Vasallo, Ruiz. Electrónica Digital. Ed. Barcelona España: Editorial
[6] Fleizcher, Dieter. Digital Logic Elements. Ed. Aktiengesellschaft, 1978.

También podría gustarte