Multiplexores Digitales

Descargar como docx, pdf o txt
Descargar como docx, pdf o txt
Está en la página 1de 7

Multiplexores

Los MULTIPLEXORES son circuitos combinacionales que tienen varias entradas,


una sola salida y varias lneas de seleccin. Su
funcionamiento podra asemejarse a un
conmutador de varias posiciones que simularan
las entradas y el terminal comn, la salida; la
conmutacin se realizara por medio de la lnea
de seleccin, de tal modo que las seales
presentes en las entradas aparecern en la
salida en el orden indicado por la lnea de seleccin; es decir, un multiplexor permite
el envo por una sola lnea de los datos presentes en varias lneas.

Se pueden hallar multiplexores de 2 a 1 lneas, de 4 a 1, de 8 a 1, etc.


La siguiente es una lista de los Multiplexores de circuito integrado ms populares
de la familia TTL:
74157: Cuatro mux de 2 a 1 con seal strobe
74158: Cuatro mux de 2 a 1 con seal strobe
salidas invertidas
74153: Dos mux de 4 a 1 con strobe
74151: Un mux de 8 a 1 (salida invertida y sin
invertir), con strobe
74152: Un mux de 8 a 1 (salida invertida)
74150: Un mux de 16 a 1 con strobe
Multiplexor de 8 entradas: La tecnologa utilizada para su diseo es TTL, de alta
integracin, y la potencia que disipan suele ser de unos 150 mW. El tiempo de
retardo tpico es de unos 25 nanosegundos y tienen un "fan - out" de 10.
Normalmente, estos circuitos suelen darnos dos tipos de salida: una afirmada y la
otra negada.
Multiplexor de 16 entradas: a diferencian de el de 8 entradas, que es el doble, y
que no existe la posibilidad de tener dos salidas, sino que slo podemos optar por
la negada y, en consecuencia, a la salida nicamente se tendrn los datos de la
entrada complementados. La potencia de disipacin para estos multiplexores
viene a ser de aproximadamente unos 200 mW. El tiempo de retardo y el "fan -
out" son ms o menos iguales que en el caso del multiplexor de 8 entradas.
Doble multiplexor de 4 entradas: donde las seales de control son comunes.
Las entradas de control son comunes para ambos multiplexores, como podemos
ver en el circuito de la figura. Al igual que los anteriores, se suelen realizar con
tecnologa TTL de alta integracin, y tienen una disipacin media de unos 180
mW.
Multiplexor de 32 entradas: construido a partir de cuatro multiplexores de 8
entradas y uno de 4 entradas. La forma de conectarlos entre s depende de la
aplicacin concreta de que se trate, pero siempre habr que disponer de ms de
una etapa de multiplexores, lo cual acarrea un tiempo de retardo.

74153 en un multiplexor 4 a 1, es uno de


los ms comunes con el cual se pueden
realizar gran parte de los otros tipos de
multiplexores.

Aplicaciones
La funcin de un multiplexor da lugar a diversas aplicaciones.
Serializador: Convierte datos desde el formato paralelo al formato serie.
Transmisin multiplexada: Utilizando las mismas lneas de conexin, se
transmiten diferentes datos de distinta procedencia.
Realizacin de funciones lgicas: Utilizando inversores y conectando a 0 1 las
entradas segn interese, se consigue disear funciones complejas, de un modo
ms compacto que con las tradicionales puertas lgicas. Una de las principales
aplicaciones de los multiplexores es que permite implementar ecuaciones
correspondientes al funcionamiento de una funcin lgica, reemplazando con un
solo chip gran cantidad de cableado y de circuitos integrados.
Son muy utilizados los multiplexores en los displays de calculadoras y relojes
electrnicos, ya que consumen mucha menos potencia, logrndose disminuir el
consumo de corriente y reducindose el nmero de pins que deben llegar hasta el
circuito activador.

UNIDAD ARITMTICA Y LGICA (ALU)


Una unidad aritmtica lgica puede realizar un conjunto de operaciones
aritmticas bsicas y un conjunto de operaciones lgicas, a travs de lneas de
seleccin. En ingls ALUsignifica Arithmetic Logic Unit (Unidad Aritmtica Lgica).

Las cuatro entradas de A se combinan con las de B generando una operacin de


salida de cuatro bits en F. La entrada de seleccin de modo S2 distingue entre las
operaciones aritmticas y lgicas. Las entradas de seleccin S0 y S1 determinan
la operacin aritmtica o lgica. Con las entradas S0 y S1 se pueden elegir cuatro
operaciones aritmticas. Los acarreos de entrada y salida tienen sentido
nicamente en las operaciones aritmticas. El diseo de una ALU implica el
diseo de la seccin aritmtica, la seccin lgica y la modificacin de la seccin
aritmtica para realizar las operaciones aritmticas y lgicas.
Una unidad de coma flotante o, tambin conocido como coprocesador matemtico,
es un componente de la unidad central de procesamiento especializado en el
clculo de operaciones en coma flotante. Las operaciones bsicas que toda FPU
puede realizar son la suma y multiplicacin usuales, si bien algunos sistemas ms
complejos son capaces tambin de realizar clculos trigonomtricos o
exponenciales.
No todas las unidades centrales de procesamiento tienen una FPU dedicada. En
ausencia de FPU, la CPU puede utilizar programas en microcdigo para emular
una funcin en coma flotante a travs de la unidad aritmtico lgica (ALU), la cual
reduce el coste del hardware a cambio de una sensible prdida de velocidad.
Todas las operaciones se llevan a cabo en la unidad aritmtica
lgica de una computadora. La figura nos muestra un diagrama de bloques que
muestra los elementos principales que se incluyen en una ALU comn. La
finalidad primordial de la ALU consiste en aceptar datos binarios que estn
almacenados en la memoria y ejecutar operaciones aritmticas con estos datos,
de acuerdo con instrucciones que provienen de la unidad de control.

La unidad aritmtica lgica contiene cuando menos dos registros de flip-flops: el


registro B y el registro acumulador. Tambin contiene lgica combinatoria, que
efecta las operaciones aritmticas sobre los nmeros binarios que estn
almacenados en el registro B y el acumulador.

Seccin Lgica
Los datos de entrada en una operacin lgica son manipulados en forma separada
y los bits son tratados como variables binarias. En la siguiente tabla se listan
cuatro operaciones lgicas OR, OR - Exclusiva, AND y NOT. En el circuito, las dos
lneas de seleccin (S1, S0) permiten seleccionar una de las compuertas de
entrada, correspondientes a la funcin Fi.

S1 S0 Salida Funcin Fi

0 0 F=Ai+Bi OR

0 1 F=AiBi XOR

1 0 F=AiBi AND

1 1 F=A'i NOT
Seccin Aritmtica
El componente bsico de la seccin aritmtica es un sumador en paralelo. Las
operaciones aritmticas configuradas en el circuito aritmtico se presentan en la
siguiente tabla .En una ALU, la suma aritmtica se puede implementar con un
nmero binario en A, otro nmero en la entrada B y el acarreo de entrada Cin en
un valor lgico 0. El resto de las funciones se enuncian en la columna descripcin.

Seleccin de
Salida N Funcin Descripcin
Funcin

S1 S0 Cin N F

0 0 0 0 A Transferir A

0 0 1 0 A+1 Incrementar A

0 1 0 B A+B Suma agregar B a A

Suma con acarreo agregar B a A


0 1 1 B A+B+1
ms 1

Agregar el complemento de 1 de B a
1 0 0 B A+B
A

Agregar el complemento de 2 de B a
1 0 1 B A+B+1
A

Todos
1 1 0 A-1 Decrementar A
unos

Todos
1 1 1 A Trasferir A
unos
Aplicaciones
Las computadoras ms modernas, que incluyen procesadores de mltiples
ncleos, incorporan a su vez mltiples dispositivos ALU, con una diagramacin
compleja y potente.

Conclusiones:
Un multiplexor es un circuito lgico al igual que ALU. El multiplexor es el
equivalente a un interruptor, permite dirigir la informacin binaria que proceda de
varias lneas y que d como resultado una sola nica lnea, hay una diversidad de
TTLs de multiplexores, son muy utilizados en los displays de calculadoras y relojes
por su minimo consumo de potencia. En cambio los circuitos ALU es una unidad
aritmtica lgica que puede realizar un conjunto de operaciones lgicas y
aritmticas mediante combinaciones en sus entradas, anterios mente se usaba en
computadoras para reducir el costo, pero a cambio se tenia una perdida de
velocidad, su principal TTL es el 74LS181. Ambos son circuitos muy interesantes
que si se conoce bien su funcionamiento tienen diversas aplicaciones.

Bibliografa:
https://es.scribd.com/document/136837547/Circuito-Integrado-74LS181-ALU
https://es.slideshare.net/astridhernandez/unidad-aritmetico-logica-alu
http://uin14131.blogspot.mx/p/v-behaviorurldefaultvmlo.html
http://clrueda.docentes.upbbga.edu.co/web_digitales/Tema_3/alu.html
http://e-
ducativa.catedu.es/44700165/aula/archivos/repositorio/4750/4923/html/4_multiplex
ores.html
https://www.ecured.cu/Multiplexor

También podría gustarte