HT353SD PDF

Descargar como pdf o txt
Descargar como pdf o txt
Está en la página 1de 81

Slo para uso interno

Pgina Web http://biz.lgservice.com

MANUAL DE SERVICIO
RECEPTOR DVD/CD

MODELO: HT353SD (HT353SD-A2, SH33SD-S/W)


MANUAL DE SERVICIO

MODELO: HT353SD (HT353SD-A2, SH33SD-S/W)


P/NO : AFN37064428 AUGUST, 2008
[CONTENIDO]
SECCIN 1. GENERAL
MEDIDAS DE PRECAUCIN DURANTE LAS TAREAS DE CUIDADO Y MANTENIMIENTO . . . . . . . . . 1-2
MEDIDAS DE PRECAUCIN ESD . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1-4
INFORMACIN DE SERVICIO PARA EEPROM . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1-5
CMO ACTUALIZAR LOS PROGRAMAS MICOM AUDIO Y DVD . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1-7
ESPECIFICACIONES . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1-8

SECCIN 2. PARTE ELECTRICA


GUA DE SOLUCIN DE AVERAS . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-1
DETALLES Y FORMAS DE ONDA EN LAS PRUEBAS Y ELIMINACIN
DE ERRORES DEL SISTEMA . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .2-13
DIAGRAMA DE BLOQUE INTERNO DE CIs . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .2-25
DIAGRAMA DEL CABLEADO . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-45
DIAGRAMA DE BLOQUE . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-47
DIAGRAMAS DE CIRCUITO . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-49
DIAGRAMAS DE PLACA DE CIRCUITO IMPRESO . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-69

SECCIN 3. VISTAS AMPLIADAS


SECCIN DEL ARMARIO Y ESTRUCTURA PRINCIPAL . . . . . . . . . . . . . . . . . . . . . . . . . 3-1
VISTA AMPLIADA DEL MECANISMO DE LA PLETINA(DP-12TV) . . . . . . . . . . . . . . . . . . 3-3
SECCIN DE ACCESORIOS DE EMBALAJE . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3-5
PARTE DE ALTAVOCES . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3-6

SECCIN 4. MECANISMO (DP-12TV) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4-1


SECCIN 5. LISTA DE PIEZAS DE REPUESTO . . . . . . . . . . . . . . . . . . . . . . . . . . . 5-1

Copyright 2008 LG Electronics. Inc.Todos los derechos reservados. 1-1 Slo para uso interno de LGE
Slo con fines de capacitacin y mantenimiento
SECCIN 1. GENERAL
MEDIDAS DE PRECAUCIN DURANTE LAS TAREAS DE CUIDADO Y MANTENIMIENTO
NOTAS RELACIONADAS CON LA MANIPULACIN DEL LECTOR
1. Notas de transporte y almacenamiento
1) El lector deber permanecer en su bolsa conductora hasta el momento inmediatamente previo al uso.
2) El lector no debe ser expuesto a presiones externas o golpes.

Almacenamiento en bolsa conductora Impacto por cada

2. Notas de reparacin
1) El lector incluye un imn de gran tamao, y no debe acercarse nunca a materiales magnticos.
2) El lector debe ser manipulado correctamente y con cuidado, teniendo cuidado de evitar
presiones externas y golpes. Si as fuera, el resultado podra ser una avera operativa o daos
en la placa de circuito impreso.
3) Cada uno de los captadores ha sido ya ajustado individualmente a un alto nivel de precisin,
motivo por el que el punto de ajuste y los tornillos de instalacin no deben tocarse nunca.
4) El haz del lser puede daar los ojos!
No mire nunca directamente al haz del lser! Igualmente, no encienda NUNCA
la alimentacin de la pieza de salida lser (lente, etc.) del lector si estuviera daado.

No mire NUNCA directamente al haz del lser, y no lo toque con


los dedos u otras partes expuestas de su cuerpo.

5) Limpieza de la superficie de la lente


Si hubiera polvo en la superficie de la lente, lmpielo mediante un pulverizador (como los
empleados para limpiar las lentes de las cmaras). La lente est sujeta por un delicado soporte.
Por lo tanto, al limpiar la superficie de la lente, utilice un bastoncillo de algodn con cuidado de

Presin
Imn
Presin

Cmo sujetar el lector


Lmina
conductora

Bastoncillo de algodn
6) Nunca intente desmontar el resorte del lector ejerciendo una presin excesiva. Si la lente
estuviera extremadamente sucia, aplique alcohol isoproplico al bastoncillo de algodn. (No
utilice ningn otro limpiador lquido, ya que podra daar la lente.) Tenga cuidado de no aplicar
demasiado alcohol en el bastoncillo, y no permita que el lquido entre en el interior del lector.

Slo para uso interno de LGE 1-2 Copyright 2008 LG Electronics. Inc.Todos los derechos reservados.
Slo con fines de capacitacin y mantenimiento
NOTAS RELACIONADAS CON LA REPARACIN DE REPRODUCTORES DE CD
1. Preparacin
1) Los reproductores de CD incorporan un gran nmero de CIs, as como un lector (diodo lser).
Estos componentes son muy sensibles y se ven fcilmente afectados por la electricidad esttica. En el
caso de electricidad esttica de alta tensin los componentes podran resultar daados, motivo por el
que deben manipularse con cuidado.
2) El lector est compuesto de numerosos componentes pticos y otros de gran precisin.
Por lo tanto, tenga cuidado de evitar realizar labores de reparacin o almacenamiento cuando la
temperatura o humedad son altas, en presencia de fuerte magnetismo o grandes cantidades de polvo.

2. Notas de reparacin
1) Antes de reemplazar una pieza o componente, desconecte primero el cable de alimentacin de la
unidad.
2) Todo el equipamiento, instrumentos de medicin y herramientas deben estar correctamente puestos a
tierra.
3) Debe cubrir su mesa de trabajo con una lmina conductora puesta a tierra. Al extraer el
lector lser de su bolsa conductora, no lo coloque sobre sta. (El motivo es la posibilidad
de daos a causa de la electricidad esttica.)
4) Para evitar la fuga de CA, la parte metlica del soldador deber estar puesta a tierra.
5) Todos los trabajadores debern tener conexin a tierra por medio de un brazalete especial (1M )
6) Tenga cuidado de no permitir que el lector lser entre en contacto con la ropa, a fin de
evitar que la electricidad esttica de sus prendas escape por el brazalete.
7) El haz lser del lector NUNCA debe ser dirigido hacia los ojos o la piel desnuda.

Brazalete

Resistencia
(1 Mohm)
Resistencia
Lmina
(1 Mohm)
conductora

Copyright 2008 LG Electronics. Inc.Todos los derechos reservados. 1-3 Slo para uso interno de LGE
Slo con fines de capacitacin y mantenimiento
MEDIDAS DE PRECAUCIN ESD
Dispositivos electrostticamente sensibles (ESD)
Ciertos dispositivos semiconductores (estado slido) pueden resultar fcilmente daados por la electricidad
esttica. Normalmente tales componentes son conocidos comnmente como Dispositivos electrostticamente
sensibles (ES) Ejemplos de dispositivos ESD
tpicos son los circuitos integrados y algunos transistores de efecto campo y componentes de chips semicon-
ductores. Debe utilizar las siguientes tcnicas para ayudarle a reducir las incidencias de daos en los compo-
nentes causados por la electricidad esttica.
1. Inmediatamente antes de manipular cualquier componente semiconductor o montaje equipado a tal efecto,
elimine cualquier carga electroesttica presente en su cuerpo tocando una puesta a tierra segura.
Opcionalmente, obtenga y vista un dispositivo de muequera de descarga disponible en el mercado, que
deber retirar antes de aplicar potencia a la unidad bajo prueba a fin de evitar riesgos potenciales de
descarga elctrica.
2. Despus de retirar un montaje elctrico equipado con dispositivos ESD, coloque el montaje sobre una
superficie conductora, como papel de aluminio, para evitar la acumulacin de cargas electroestticas o la
exposicin del montaje.
3. Utilice nicamente un soldador con puesta a tierra para soldar o eliminar soldaduras en los dispositivos
ESD.
4. Utilice nicamente un dispositivo de eliminacin de soldaduras antiesttico. Ciertos dispositivos de elimi-
nacin de soldaduras, no clasificados como antiestticos pueden generar cargas elctricas suficientes
como para daar los dispositivos ESD.
5. No utilice productos qumicos que incluya fren. Estos pueden generar cargas elctricas suficientes como
para daar los dispositivos ESD.
6. No saque un dispositivo ESD de repuesto de su embalaje protector hasta inmediatamente antes de su
instalacin. (La mayor parte de los dispositivos ESD de repuesto estn embalados con cables cortocircuita-
dos elctricamente entre s mediante espuma conductora, papel de aluminio o materiales conductores simi-
lares).
7. Inmediatamente antes de retirar el material protector de los cables de un dispositivo ESD de repuesto,
ponga en contacto el material protector y el armazn o montaje decir cuitos en los que se instalar el dis-
positivo.

PRECAUCIN: ASEGRESE DE QUE EL CHASIS O CIRCUITO NO RECIBE


ALIMENTACIN ELCTRICA, Y RESPETE TODAS LAS PRECAUCIONES DE SEGURIDAD.

8. Minimice los movimientos corporales durante el manejo de dispositivos ESD de repuesto ya desempaqueta-
dos. (De lo contrario el movimiento inofensivo de, por ejemplo, el roce de su ropa o levantar los pies de un
suelo enmoquetado, puede generar la electricidad esttica suficiente para daar un dispositivo ESD).

PRECAUCIN. SMBOLOS GRFICOS

EL SMBOLO DEL RELMPAGO CON FLECHAS DENTRO DE UN TRINGULO EQUILTERO


EST PENSADO PARA ALERTAR AL PERSONAL DE SERVICIO DE LA PRESENCIA DE
TENSIONES PELIGROSAS NO AISLADAS, Y QUE PUEDEN TENER LA MAGNITUD
SUFICIENTE COMO PARA CONSTITUIR UN RIESGO DE DESCARGA ELCTRICA.

EL SIGNO DE EXCLAMACIN DENTRO DE UN TRINGULO EQUILTERO EST PENSADO


PARA ALERTAR AL PERSONAL DE SERVICIO DE LA PRESENCIA DE INFORMACIN
IMPORTANTE DE SEGURIDAD EN LA DOCUMENTACIN DE SERVICIO.

Slo para uso interno de LGE 1-4 Copyright 2008 LG Electronics. Inc.Todos los derechos reservados.
Slo con fines de capacitacin y mantenimiento
INFORMACIN DE SERVICIO PARA EEPROM(PARTE DE DVD)

ENCENDIDO

Estado LOGO DEL DVD DETECTAR NUEVO EEPROM


(estado SIN disco) (OPCIN EDITAR PANTALLA)

NAME HEX
OPT 1 43
Tecla Pausa del mando a distancia,
OPT 2 4C
en orden: -->1-->4-->7-->2. OPT 3 71
OPT 4 67
OPT 5 02
OPT 6 05
Presione el nmero 0~9, presione la OPT 7 FC
letra A~F (1~6 durante unos momentos) OPT 8 32
OPT 9 EC
OPT A 00
OPT B 00
Utilice la tecla de flecha ( ) para
OPT C 00
desplazar hasta la posicin adecuada y
OPT D 00
realizar cambios
OPT E 00
OPT F 00
OPT G 00
Presione una vez la tecla Pausa

Los cambios sern aplicados cuando la


unidad est APAGADA-->ENCENDIDA.

Copyright 2008 LG Electronics. Inc.Todos los derechos reservados. 1-5 Slo para uso interno de LGE
Slo con fines de capacitacin y mantenimiento
INFORMACIN DE SERVICIO PARA EEPROM(PARTE DE MICOM)

ENCENDIDO

FLD no hay disco

Pulse simultneamente durante 5 s


el 2 del control remoto + STOP DETECTAR NUEVO EEPROM
delantero (OPCION EDITAR PANTALLA)

NAME HEX
OPT 1 66
FLD 00. OPT 2 4A
OPT 3 20
OPT 4 27
OPT 5 50
Utilice las teclas de direccin ( )
para desplazarse y realizar cambios

Pulse una vez la tecla ENTER

FLD write ok (escritura OK) o


up ok (subida OK)

Pulse simultneamente el 2 del


control remoto + STOP e direccin

FLD muestra E2P CLR o EP CLR

Autoapagado

Slo para uso interno de LGE 1-6 Copyright 2008 LG Electronics. Inc.Todos los derechos reservados.
Slo con fines de capacitacin y mantenimiento
CMO ACTUALIZAR LOS PROGRAMAS MICOM AUDIO Y DVD

1. Cmo actualizar el programa MICOM AUDIO


[Actualizacin mediante CD]
1. Cambie el nombre de fichero para descargarlo como (MODEL NAME)_(Version).HEX.
nicamente se permite el uso de maysculas.
Ej.) HT353: HT353_0709081.HEX
2. Copie el fichero en la carpeta raz de un CD y grbelo.
3. Introduzca el CD en la unidad, y dirjase a la funcin DVD. A continuacin comenzar el
proceso de actualizacin con la informacin actualizada.
4. Si completa el proceso de actualizacin, la unidad se reiniciar con el mensaje Finalizado.

[Actualizacin mediante USB]


1. Cambie el nombre de fichero para descargarlo como (MODEL NAME)_(Version).HEX.
nicamente se permite el uso de maysculas.
Ej.) HT353: HT353_0709081.HEX
2. Copie el fichero en la carpeta raz del almacenamiento USB.
3. Acople el USB a la unidad, y dirjase a la funcin USB. A continuacin comenzar el proceso
de actualizacin con la informacin actualizada.
4. Si completa el proceso de actualizacin, la unidad se reiniciar con el mensaje Finalizado.

2. Cmo actualizar el programa DVD.


[Actualizacin mediante CD]
1. Renombre el nombre de fichero para realizar la descarga como TARGET.BIN en
maysculas.
2. Copie el fichero en la carpeta \MTK_UPG\ de un CD y grbelo.
Ej.) P:\MTK_UPG\TARGET.BIN
3. Introduzca el CD en la unidad y, tras unos instantes, se abrir la bandeja para CD con la
informacin de actualizacin en pantalla.
4. Extraiga el CD y pulse la tecla UP (arriba) del control remoto.
5. Retire y vuelva a conectar el cable de alimentacin cuando la pantalla con el logotipo pase a
mostrar informacin de actualizacin. A continuacin se completar el proceso de actualizacin.

[Actualizacin mediante USB]


1. Renombre el nombre de fichero para realizar la descarga como TARGET.BIN en
maysculas.
2. Copie el fichero en la carpeta \MTK_UPG\ del USB formateado y grbelo.
Ej.) P:\MTK_UPG\TARGET.BIN
3. Dirjase a la funcin USB y acople el USB a la unidad. La informacin de actualizacin se
mostrar en pantalla.
4. Extraiga el USB y pulse la tecla UP (arriba) del control remoto.
5. Retire y vuelva a conectar el cable de alimentacin cuando la pantalla con el logotipo pase a
mostrar informacin de actualizacin. A continuacin se completar el proceso de actualizacin.

Copyright 2008 LG Electronics. Inc.Todos los derechos reservados. 1-7 Slo para uso interno de LGE
Slo con fines de capacitacin y mantenimiento
ESPECIFICACIONES

GENERAL
Tipo de corriente Consulte la etiqueta principal
Consumo de energa Consulte la etiqueta principal
Peso 2.5 kg
Dimensiones externas 360 x 62 x 305 mm
(Ancho x Alto x Largo)
Condiciones de operacin Temperatura: desde 5C hasta 35C, Estado de operacin: Horizontal
Humedad para operacin 5% a 85%

AMPLIFICADOR
Modo envolvente Frontal: 45W + 45W (potencia de salida nominal 30W, THD 10%)
(*Dependiendo de la configuracin del Central*: 45W
modo de sonido y de la fuente, Envolvente*: 45W + 45W
puede no haber salida de sonido.)
(potencia de salida nominal 30W, 4 at 1 kHz, THD 10%)
Subwoofer*: 75W (potencia de salida nominal 60W, 8 at 30 Hz, THD 10%)

ALTAVOCES (SH33SU)
Altavoz satlite/central Subwoofer Pasivo
(SH33SU-S) (SH33SU-W)
Impedancia 4 8
Dimensiones netas 99 x 114 x 86 mm 156 x 325 x 320 mm
(anchoxaltoxprofundo)
Peso neto 0.35 kg 3.5 kg

ALTAVOCES (SH33SD)
Altavoz satlite/central Subwoofer Pasivo
(SH33SD-S) (SH33SD-W)
Impedancia 4 8
Dimensiones netas 99 x 114 x 86 mm 156 x 325 x 320 mm
(anchoxaltoxprofundo)
Peso neto 0.35 kg 3.5 kg

Los diseos y especificaciones estn sujetos a cambios sin previo aviso.

Slo para uso interno de LGE 1-8 Copyright 2008 LG Electronics. Inc.Todos los derechos reservados.
Slo con fines de capacitacin y mantenimiento
SECCIN 2. PARTE ELECTRICA
GUA DE SOLUCIN DE AVERAS
1. Circuito de alimentacion

CONECTAR CABLE DE
ALIMENTACIN.

Se enciende el LED NO COMPROBAR ENCHUFE DE


rojo de potencia? ALIMENTACIN Y CIRCUITO DE ENERGA

ENCENDER EL EQUIPO

NO COMPROBAR CIRCUITO DE
EST ENCENDIDO? ENERGA

REALIZA NO COMPROBAR CIRCUITO


LA TAREA INICIAL DE DEL LSER
LECTURA?

S COMPROBAR CIRCUITO DE
ENFOQUE

COMPROBAR DISCO

INICIA NO COMPROBAR CIRCUITO SERVO


LA REPRODU DE AJUSTE
CCIN?

COMPROBAR NO
CIRCUITO DE COMPROBAR CIRCUITO DE AUDIO
AUDIO

ACEPTAR

Copyright 2008 LG Electronics. Inc.Todos los derechos reservados. 2-1 Slo para uso interno de LGE
Slo con fines de capacitacin y mantenimiento
2. Circuito frontal (1/2)

ENCENDIDO

NO COMPROBAR SI EL NO
Se apaga el LED rojo? VOLVER A CONECTARLO
PN103 ES CORRECTO

S S

EL DIGITRN NO COMPROBAR NO
EST ACTIVADO CON SI LA ALIMENTACIN CONSULTAR PARTE SMPS.
NORMALIDAD? FRONTAL ES
CORRECTA

S
S
COMPROBAR SI
TODOS LOS BOTONES
FUNCIONAN 1
CORRECTAMENTE

COMPROBAR SI NO COMPROBAR NO COMPROBAR PATRN Y


EL CONTROL REMOTO ES 2 SI EL RC2 ES
RESOLDADO
CORRECTO CORRECTO

B/D FRONTAL
CORRECTO

Slo para uso interno de LGE 2-2 Copyright 2008 LG Electronics. Inc.Todos los derechos reservados.
Slo con fines de capacitacin y mantenimiento
3. Circuito frontal (2/2)

Comprobar NO
si la parte de potencia CONSULTAR POTENCIA (SMPS).
frontal es correcta.

NO
COMPROBAR SI EL
R345~R350 ES CORRECTO

CONSULTAR Sustituir R345 ~ R350.


CIRCUITO MICOM

Comprobar si NO
la parte de potencia frontal CONSULTAR POTENCIA (SMPS).
es correcta.

Comprobar si la forma NO
de onda del control remoto de la clavija 5 del CONSULTAR CIRCUITO MICOM.
PN301 es correcta.

Comprobar si NO
la tensin del RC2
es correcta (5 V)

Volver a soldar o COMPROBAR CIRCUITO RM.


sustituir el RC2.

Copyright 2008 LG Electronics. Inc.Todos los derechos reservados. 2-3 Slo para uso interno de LGE
Slo con fines de capacitacin y mantenimiento
4. Flujo de funcionamiento del sistema

ENCENDIDO

1. Iinicia los registros SERVO, DSP y RISC


2. Escribir el cdigo RISC en SDRAM
3. Reiniciar RISC

Mostrar LOGO

S Est cerrada S
la bandeja?

NO

Bandeja en posicin cerrada

S
SLED en el la
do interno?

NO

SLED se desplaza a la posicin interna

1. Estimar la existencia y el tipo de disco


2. Pasar al procedimiento de lectura del disco pertinente

Recibe la orden
ABRIR/CERRAR?

NO
1. Ejecutar presionar la tecla y la tecla IR
2. Bucle de rutina de funcionamiento del sistema

1. Cesar la reproduccin y abrir la bandeja


2. Mostrar mensaje de bandeja abierta y LOGO
S

Recibe la orden
NO CERRAR?

Slo para uso interno de LGE 2-4 Copyright 2008 LG Electronics. Inc.Todos los derechos reservados.
Slo con fines de capacitacin y mantenimiento
5. Flujo de prueba y eliminacin de errores

PRUEBA

PRUEBA
Comprobar la tensin de NO
Comprobar PARTE DE POTENCIA
CA en la PCBA (110 V
220 V)
S

Encender el PCBA

Son correctas NO
las salidas de tensin CC? (12V, 5.6V, Comprobar PARTE DE POTENCIA
3.5V, 5V,7V, 34V).

Son las salidas de NO


3.5V y 5 V de CC normales en la Comprobar los reguladores o diodos.
PCBA principal?

S 1. Comprobar el reloj de 27 MHz del sistema.


2. Comprobar el circuito de reinicio del sistema.
Ha sido correcta la NO 3. Comprobar la seal de activacin de FLASH
actualizacin FLASH? R/W, PRD, RWR.
4. Comprobar el circuito relacionado con la
memoria FLASH.
S
NO
A

Sustituir FLASH

Copyright 2008 LG Electronics. Inc.Todos los derechos reservados. 2-5 Slo para uso interno de LGE
Slo con fines de capacitacin y mantenimiento
A

ENCENDIDO

S
Comprobar las lneas de
NO Funciona NO conexin entre FLASH y
Mostrar el LOGO? correctamente la memoria MT1389/L y si el tiempo de
flash? acceso a FLASH es o no
correcto.
S
S
Comprobar las lneas de
SDRAM funciona NO conexin entre SDRAM
correctamente? (IC504) y MT1389/L, y si el
SDRAM ha sufrido daos.
S
Comprobar el circuito
Son correctas las NO relacionado de las clavijas
salidas de VDEO Pins99, 102, 103, 104 de
MT1389/L? MT1389/L IC50.
S
Comprobar la conexin del
cable de AV al equipo de TV.

Se desplaza NO Es normal la NO Es normal la


la bandeja en el interior cuando no seal OPEN_SW, seal OPEN_SW,
se encuentra en posicin CLOSE_SW? CLOSE_SW?
cerrada?
S
S

NO Comprobar las clavijas IO de


Es normal la senal control de la bandeja en
TROPEN y TRCLOSE? MT1389/L.

NO Comprobar el circuito IC401 de


Es normal la seal amplificacin de control de la
LOAD+ y LOAD -? bandeja.

S
Comprobar la conexin del
B cable entre la PCBA principal
y el cargador. (MECHA)

Slo para uso interno de LGE 2-6 Copyright 2008 LG Electronics. Inc.Todos los derechos reservados.
Slo con fines de capacitacin y mantenimiento
B

Se desplaza el NO
SOPORTE hacia el interior NO Est alta la clavija Comprobar la lnea de
cuando no se encuentra DRV_MUTE de la unidad del conexin del DRV_MUTE
en posicin exterior? motor?

S
S
Est alta la clavija NO Comprobar el circuito
DRV_MUTE de la unidad relacionado de SLEGN.
del motor?

Son correctas las NO Comprobar el circuito de


salidas de SLED+ y amplifi-cacin en la unidad del
SLED-? motor.

S
No introducir un disco y cerrar Comprobar la conexin del
la bandeja. cable con MECHA.

Experimenta NO Enfoque correcto NO Comprobar conexin de


desplazamientos la lente
ptica para buscar el a la unidad del motor? enfoque en MT1389/L y la
enfoque? unidad del motor.

S
S

Son correctas las NO Comprobar el circuito de


salidas de F+ y F-? amplifi-cacin en la unidad del
motor.

S
Comprobar la conexin del
cable con el cabezal de
lectura.

Copyright 2008 LG Electronics. Inc.Todos los derechos reservados. 2-7 Slo para uso interno de LGE
Slo con fines de capacitacin y mantenimiento
C

Comprobar el circuito de
Se enciende NO Son correctas las NO potencia del lser en MT1389/L
el lser durante la lectura del salidas del DVDLS y la conexin del transistor de
disco? o CDLD? potencia. (Q401, Q402).
S
S
Es correcta la Comprobar el circuito
tensin del colector del NO
transistor de potencia? relacionado en el transistor de
(Q401,Q402) potencia del lser.

S
Comprobar la conexin del
cable entre la salida del
transistor y el lector.

NO
Introducir disco? Lser apagado

NO NO Comprobar el circuito
Es correcta la IS del disco? Es correcta la salida relacionado en la seal RF del
RF en MT1389/L. MT1389/L.

S S

Comprobar la conexin RF entre


AM5890 y MT1389/L.

NO NO Comprobar el circuito
Gira correctamente Es correcta la salida
del LECTOR en relacionado con el LECTOR en
el lector? MT1389/L? MT1389/L.

S
S

NO Comprobar el circuito de
Es correcta la salida
amplificacin de control del
SPNP SPNN?
lector en la unidad del motor.

S
Comprobar la conexin del
cable entre el lector y la PCB
D
principal.

Slo para uso interno de LGE 2-8 Copyright 2008 LG Electronics. Inc.Todos los derechos reservados.
Slo con fines de capacitacin y mantenimiento
D

Es correcto NO Seales NO Comprobar las conexiones


el enfoque ENCENDIDO? correctas en A, B, C, D de entre MT1389/L y el cabezal
MT1389/L. lector.

S
S
Es correcta NO Comprobar el circuito
la seal CD-DVDCT relacionado en la seal
en el MT1389/L. CD-DVDCT del MT1389/L.

S
Comprobar la conexin
CD_DVDCT entre IP9009 y
MT1389/L.

NO Es correcta NO Comprobar el circuito


Es correcta la
pista actual? la seal CD-DVDCT en el relacionado en MT1389/L.
MT1389/L?

S S

Es correcta la NO
seal de PISTA en Comprobar conexin de PISTA
MT1389/L? en MT1389/L y la unidad del
motor.

S
Comprobar el circuito de
Es correcta NO amplifi-cacin de control de
la salida TR+ y TR-? seguimiento en la unidad
del motor.

S
Comprobar la conexin del cable
en el cabezal de lectura.

Est el disco NO Comprobar la forma de onda


en reproduccin? de la seal RF

Copyright 2008 LG Electronics. Inc.Todos los derechos reservados. 2-9 Slo para uso interno de LGE
Slo con fines de capacitacin y mantenimiento
E

Comprobar la conexin entre


Es normal la NO Recibe el PWM IC NO
salida de audio cuando IC704 BCK, LRCK, ADATAO
el flujo de datos de fecha
el disco est en
reproduccin? correcto?

S
S
Comprobar el circuito rela-
Es normal la NO cionado de PWM. (Comprobar
salida del PWM IC? salida de audio en las clavijas
(IC704) Pins 55, 59, 61, 62, 68, 71, 75).

Comprobar circuito de amp.


TRMINO DE LA PRUEBA digital (IC702, IC703)

Slo para uso interno de LGE 2-10 Copyright 2008 LG Electronics. Inc.Todos los derechos reservados.
Slo con fines de capacitacin y mantenimiento
6. PROTECCIN AMP

Aparece "PROTECTION" en el FLD.

Desconecte el cable de alimentacin y


conctelo de nuevo.

Encendido.

Aparece continuamente NO
CORRECTO.
"PROTECTION" en el FLD.

La seal IC101 NO
de la clavija pin54 es Cambie el IC101.
"LOW" (0V)?

NO
Son normales Q701 y Q702? Recambie Q701 y Q702.

Cambie el ST AMP IC (IC702, IC703).

Copyright 2008 LG Electronics. Inc.Todos los derechos reservados. 2-11 Slo para uso interno de LGE
Slo con fines de capacitacin y mantenimiento
7. Circuito -COM de AUDIO (DVD y AMP)

ENCENDIDO

Aparece NO Does Aux, S


CD/DVD en el Scart, opt and FM 87.5 ACEPTAR
FLD? appear at FLD.

S NO

Aparece NO Aparece
Error del DVD NO
la Carga en el
FLD? en el FLD?

S S
NO
Aparece Sin
disco o Tiempo en
el FLD?
Comprobar NO
S parte de potencia en Consultar SMPS.
B/D principal.

Comprobar si S
la insercin Micom
de audio del DVD es
correcta.
S NO Consultar el circuito del
Comprobar oscilador
del X101. oscilador.

Comprobar NO
S
potencia.

Comprobar NO Comprobar el reinicio


S si la clavija 5 del de forma de onda del
IC101 est alta. IC101.
Comprobar mdulo
del DVD. S
S
Comprobar NO Comprobar la
si las clavijas 9,36,59 y
del IC101 estn existencia de 3.3 V en
Comprobar SMPS. altas (5V). la lnea.

Comprobar NO Comprobar el circuito


si la clavija 49 del de la seccin de
IC101 est alta.
potencia.

Sustituir el IC101.

Slo para uso interno de LGE 2-12 Copyright 2008 LG Electronics. Inc.Todos los derechos reservados.
Slo con fines de capacitacin y mantenimiento
DETALLES Y FORMAS DE ONDA EN LAS PRUEBAS Y ELIMINACIN
DE ERRORES DEL SISTEMA
1. SEAL DE 27 MHz DEL RELOJ, REINICIO, FLASH R/W DEL SISTEMA
1) El reloj principal del MT1389/L se encuentra a 27 MHz (X501)

1
1

FIG 1-1

2) El reinicio del MT1389/L es muy activo.


Entrada del cable de alimentacin

4
3 2

FIG 1-2

IC501

Copyright 2008 LG Electronics. Inc.Todos los derechos reservados. 2-13 Slo para uso interno de LGE
Slo con fines de capacitacin y mantenimiento
3) Seal de activacin de flash R/W durante la descarga (descarga)

2
2
1

FIG 1-4

2. RELOJ SDRAM

1) El reloj principal del MT1389/L se encuentra a 27 MHz (X501)

DCLK = 93MHz, Vp-p=2.2, Vmax=2.7V

1 1

FIG 2-1

Slo para uso interno de LGE 2-14 Copyright 2008 LG Electronics. Inc.Todos los derechos reservados.
Slo con fines de capacitacin y mantenimiento
3. SEAL ABRIR/CERRAR BANDEJA

1) Forma de onda de la bandeja abierta/cerrada 2) Forma de onda de la bandeja cerrada

1
1
2
2
3 3

4 4

FIG 3-1 FIG 3-2

3) Forma de onda de la bandeja abierta

1
1
2
3

4 2

FIG 3-3

3
4

Copyright 2008 LG Electronics. Inc.Todos los derechos reservados. 2-15 Slo para uso interno de LGE
Slo con fines de capacitacin y mantenimiento
4. SEAL RELACIONADA CON EL CONTROL SLED (CONDICIN SIN DISCO)

1
2
1
3

FIG 4-1

3
4

Slo para uso interno de LGE 2-16 Copyright 2008 LG Electronics. Inc.Todos los derechos reservados.
Slo con fines de capacitacin y mantenimiento
5. SEAL RELACIONADA CON EL CONTROL DE LA LENTE (CONDICIN SIN DISCO)

2
1

FIG 5-1

3
2

6. SEAL RELACIONADA CON EL CONTROL DEL LSER (CONDICIN SIN DISCO)

1
1
2 3
2
3

FIG 6-1

Copyright 2008 LG Electronics. Inc.Todos los derechos reservados. 2-17 Slo para uso interno de LGE
Slo con fines de capacitacin y mantenimiento
7. FORMAS DE ONDA DE ESTIMACIN DEL TIPO DE DISCO

FIG 7-1 (DVD)

3 IC501 2

FIG 7-2 (DVD)

IC501

Slo para uso interno de LGE 2-18 Copyright 2008 LG Electronics. Inc.Todos los derechos reservados.
Slo con fines de capacitacin y mantenimiento
1

FIG 7-3 (CD)

2
3
IC501

FIG 7-4 (CD)

Copyright 2008 LG Electronics. Inc.Todos los derechos reservados. 2-19 Slo para uso interno de LGE
Slo con fines de capacitacin y mantenimiento
8. ATENCIN A LAS FORMAS DE ONDA

2
3 1
4 IC501

FIG 8-1 (DVD)

2
3
2
4

FIG 8-2 (CD)

4
3

Slo para uso interno de LGE 2-20 Copyright 2008 LG Electronics. Inc.Todos los derechos reservados.
Slo con fines de capacitacin y mantenimiento
9. FORMAS DE ONDA DE CONTROL DEL LECTOR (CONDICIN SIN DISCO)

2
1

FIG 9-1

2
3

10. SEAL RELACIONADA CON EL CONTROL DE SEGUIMIENTO (Comprobacin del sistema)

3
1
4
IC501

FIG 10-1(DVD)

Copyright 2008 LG Electronics. Inc.Todos los derechos reservados. 2-21 Slo para uso interno de LGE
Slo con fines de capacitacin y mantenimiento
1

3 2
4

FIG 10-2(CD)

3
4

11. FORMAS DE ONDA DE LA SALIDA DE VDEO MT1389/L

1) Seal de barra a todo color (COMPUEST.)

1
1

FIG 11-1

Slo para uso interno de LGE 2-22 Copyright 2008 LG Electronics. Inc.Todos los derechos reservados.
Slo con fines de capacitacin y mantenimiento
2) Y

IC501

FIG 11-2

12. SALIDA DE AUDIO PROCEDENTE DE MT1389L

1) Audio I/D

ASDATA3
1 3 2

IC501

FIG 12-1

Copyright 2008 LG Electronics. Inc.Todos los derechos reservados. 2-23 Slo para uso interno de LGE
Slo con fines de capacitacin y mantenimiento
13. FORMAS DE ONDA DEL DVD Y AMP

1) 2)

R703 TP704 R720 TP711

3) 4)

R704 TP707 R709 TP713


or
R717 TP705

5) 6)

R707 TP702 R701 TP708

4
3

Slo para uso interno de LGE 2-24 Copyright 2008 LG Electronics. Inc.Todos los derechos reservados.
Slo con fines de capacitacin y mantenimiento
DIAGRAMA DE BLOQUE INTERNO DE CIs
1. IC501 MPEG(MT1389L)

CONFIGURACIN DE PINS

AKIN1 / GPIO21 / Audio_mute

AKIN2 / GPIO19 / Audio_mute


ALF / CENTER / GPIO

ADVCM / GPIO20 /
ARF / LFE / GPIO
RFH / OPINN /

RFIN / OPOUT /
RFG / OPINP /

ADACVDD2
ADACVDD1

ARS / GPIO

ADACVSS1
ADACVSS2
AR / GPIO0
ALS / GPIO
AL / GPIO1
AVDD18_1

DACVDDA
DACVDDB

DACVSSC
APLLVDD
APLLCAP

AADVDD

AADVSS
AGND18

AVCM

CVBS
RFIP

FS
G
R
B
128
127
126
125
124
123
122
121
120
119
118
117
116
115
114
113
112
111
110
109
108
107
106
105
104
103
102
101
100
99
98
97
RFA 1 96 VREF
RFB 2 95 DACVDDC
RFC 3 94 GPIO13
RFD 4 93 SPDIF / GPIO12
RFE 5 92 GPIO11
RFF 6 91 GPIO10
AVDD18_2 7 90 DVDD18
AVDD33_1 8 89 GPIO9
XTALI 9 88 GPIO8
XTALO 10 87 GPIO7 / CKE
AGND33 11 86 RA3
V20 12 85 RA2
V14 13 84 DVDD33
REXT 14 83 RA1
MDI1 15 82 RA0
MDI2
LDO1
LDO2
AVDD33_2
16
17
18
19
MT1389L 81
80
79
78
RA10
BA1
DVSS18
BA0
DMO 20 77 RAS#
FMO 21 76 CAS#
TRAY_OPEN 22 75 RWE#
TRAY_CLOSE 23 74 RA4
TRO 24 73 RA5
FOO 25 72 RA6
FG / GPIO2 26 71 RA7
USB_DP 27 70 RA8
USB_DM 28 69 RA9
VDD33_USB 29 68 DVDD33
VSS33_USB 30 67 RA11
PAD_VRT 31 66 RCLK
VDD18_USB 32 65 DQM1
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
GPIO3 / INT#
GPIO4
GPIO6
SF_CS_
SF_DO
SF_DI
SF_CK
UP1_6 / SCL
UP1_7 / SDA
ICE
PRST#
IR
RD0
RD1
RD2
RD3
RD4
DVDD33
RD5
RD6
RD7
DVDD18
DQM0
RD15
RD14
RD13
RD12
DVSS33
RD11
RD10
RD9
RD8

Copyright 2008 LG Electronics. Inc.Todos los derechos reservados. 2-25 Slo para uso interno de LGE
Slo con fines de capacitacin y mantenimiento
1. IC501 MPEG(MT1389L)

DIAGRAMA DE BLOQUE

DVD
Debug CVBS, Y/C
PUH Port
108MHz
Component
Module TV Encoder
Video
RF Amplifier
Video DAC

Servo IO

Motor Servo
Drive Processor Video De-
Processor interlacer
Spindle
Control

FLASH MPEG-1/2/4
ROM Audio JPEG
Memory DSP
Controller Video Decoder

Internal
6ch Audio DACs
6ch Audio Analog
DRAM
outputs

System PCM output Audio


Parser Audio DAC
Ouptut
CPPM/CPR
M
DRM
SDPIF

System
GPIO CPU Audio Mic1
32-bit
RISC Audio Mic2
In ternal
Audio ADC
IR/VFD

USB 2.0 High USB 2.0 High


Speed / Full Speed
controller Device

MS/SD/MMC
Card MS/SD/MMC
Controller Flash Card

Slo para uso interno de LGE 2-26 Copyright 2008 LG Electronics. Inc.Todos los derechos reservados.
Slo con fines de capacitacin y mantenimiento
1. IC501 MPEG(MT1389L)

DESCRIPCIN DE PINS
Abbreviations:
SR: Slew Rate
PU: Pull Up
PD: Pull Down
SMT: Schmitt Trigger
4mA~16mA: Output buffer driving strength.
Pin Main Alt. Type Description
Analog I nterface (66)
125 RFIP Analog Input AC coupled DVD RF signal input RFIP
126 RFIN OPOUT Analog Input AC coupled DVD RF signal input RFIN
127 RFG OPINP Analog Input Main beam, RF AC input path
128 RFH OPINN Analog Input Main beam, RF AC input path
1 RFA Analog Input RF main beam input A
2 RFB Analog Input RF main beam input B
3 RFC Analog Input RF main beam input C
4 RFD Analog Input RF main beam input D
5 RFE Analog Input RF sub beam input E
6 RFF Analog Input RF sub beam input E
7 AVDD18_2 Analog power Analog 1.8V power
8 AVDD33_1 Analog power Analog 3.3V power
9 XTALI Input 27MHz crystal input
10 XTALO Output 27MHz crystal output
11 AGND33 Analog Ground Analog Ground
12 V20 Analog output Reference voltage 2.0V
13 V14 Analog output Reference voltage 1.4V
Current reference input. It generates reference current for
14 REXT Analog Input RF path. Connect an external 15K resistor to this pin and
AVSS
15 MDI1 Analog Input Laser power monitor input
16 MDI2 Analog Input Laser power monitor input
17 LDO1 Analog Output Laser driver output
18 LDO2 Analog Output Laser driver output
19 AVDD33_2 Analog Power Analog 3.3V power
20 DMO Analog Output Disk motor control output. PWM output
21 FMO Analog Output Feed motor control. PWM output
22 TRAY_OPEN Analog Output Tray PWM output/Tray open output
23 TRAY_CLOSE Analog Output Tray PWM output/Tray close output
Tracking servo output. PDM output of tracking servo
24 TRO Analog Output
compensator
Focus servo output. PDM output of focus servo
25 FOO Analog Output
compensator
1) Motor Hall sensor input
26 FG GPIO2 Analog
2) GPIO
27 USB_DP Analog Input USB port DPLUS analog pin
28 USB_DM Analog Input USB port DMINUS analog pin
29 VDD33_USB USB Power USB Power pin 3.3V
30 VSS33_USB USB Ground USB ground pin
31 PAD_VRT Analog Inout USB generating reference current
32 VDD18_USB USB Power USB Power pin 1.8V
95 DACVDDC Power Power
96 VREF Analog Bandgap reference voltage
97 FS Analog Full scale adjustment (suggest to use 560 ohm)
98 DACVSSC Ground Ground pin for video DAC circuitry
99 CVBS Analog Analog composite output

Copyright 2008 LG Electronics. Inc.Todos los derechos reservados. 2-27 Slo para uso interno de LGE
Slo con fines de capacitacin y mantenimiento
Pin Main Alt. Type Description
100 DACVDDB Power 3.3V power pin for video DAC circuitry
101 DACVDDA Power 3.3V power pin for video DAC circuitry
102 Y/G Analog Green, Y, SY, or CVBS
103 B/CB/PB Analog Blue, CB/PB, or SC
104 R/CR/PR Analog Red, CR/PR, CVBS, or SY
105 AADVSS Ground Ground pin for 2ch audio ADC circuitry
` 1) Audio ADC input 2
2) MS_CLK set B
3) MCDATA
106 AKIN2 Analog 4) Audio Mute
5) HSYN/VSYN output
6) C5
7) GPIO
1) 2ch audio ADC reference voltageC
107 ADVCM Analog 2) C6
3) GPIO
1) Audio ADC input 1
2) MS_D0 set B
3) Audio Mute
108 AKIN1 Analog
4) HSYN/VSYN output
5) C7
6) GPIO
109 AADVDD Power 3.3V power pin for 2ch audio ADC circuitry
110 APLLVDD3 Power 3.3V Power pin for audio clock circuitry
111 APLLCAP Analog InOut APLL external capacitance connection
112 ADACVSS2 Ground Ground pin for audio DAC circuitry
113 ADACVSS1 Ground Ground pin for audio DAC circuitry
1) Audio DAC sub-woofer channel output
2) While internal audio DAC not used:
114 ARF / LFE GPIO Analog Output
a. ACLK
b. GPIO
1) Audio DAC right Surround channel output
115 ARS GPIO Analog Output 2) While internal audio DAC not used:
a. ABCK
b. GPIO
1) Audio DAC right channel output
2) While internal audio DAC not used:
116 AR Analog Output a. SDATA2
b. GPIO
c. RXD2
117 AV CM Analog Audio DAC reference voltage
1) Audio DAC left channel output
2) While internal audio DAC not used:
118 AL GPIO Analog Output a. SDATA1
b. GPIO
c. RXD1
1) Audio DAC left Surround channel output
119 ALS GPIO Analog Output 2) While internal audio DAC not used:
a. ALRCK
b. GPIO
1) Audio DAC center channel output
2) While internal audio DAC not used:
120 ALF /CENTER GPIO Analog Output
a. ASDATA0
b. GPIO
121 ADACVDD1 Analog Power 3.3V power pin for audio DAC circuitry
122 ADACVDD2 Analog Power 3.3V power pin for audio DAC circuitry
123 AVDD18_1 Analog Power Analog 1.8V power
124 AGND18 Analog Ground Analog Ground
General Power/ Ground (7)
54, 90 DVDD18 Power 1.8V power pin for internal digital circuitry

Slo para uso interno de LGE 2-28 Copyright 2008 LG Electronics. Inc.Todos los derechos reservados.
Slo con fines de capacitacin y mantenimiento
Pin Main Alt. Type Description
79 DVSS18 Ground 1.8V Ground pin for internal digital circuitry
50, 68,84 DVDD33 Power 3.3V power pin for internal digital circuitry
60 DVSS Ground 3.3V Ground pin for internal digital circuitry
Micro Controller , Flash I nterface and GPIO(12)
InOut 1) General purpose IO 3
33 GPIO3 INT# 8mA, SR 2) Microcontroller external interrupt 1
PD, SMT
InOut
34 GPIO4 General purpose IO 4
4mA, PD
InOut
35 GPIO6 General purpose IO 6
4mA, PD
InOut
36 SF_CS_ 8mA, SR Serial Flash Chip Select
PU, SMT
InOut
37 SF_DO 8mA, SR Serial Flash Dout
PD, SMT
InOut
38 SF_DI 8mA, SR Serial Flash Din
PU, SMT
InOut
39 SF_CK 8mA, SR Serial Flash Clock
PD, SMT
InOut 1) Microcontroller port 1-6
40 UP1_6 SCL 8mA, SR 2) I2C clock pin
PU, SMT
InOut 1) Microcontroller port 1-7
41 UP1_7 SDA 4mA, SR 2) I2C data pin
PU, SMT
Input
42 ICE Microcontroller ICE mode enable
PD, SMT
Input
43 PRST# Power on reset input, active low
PU, SMT
Input
44 IR IR control signal input
SMT
Dram Interface (37) (Sorted by position)
InOut
45 RD0 DRAM data 0
4mA
InOut
46 RD1 DRAM data 1
4mA
InOut
47 RD2 DRAM data 2
4mA
InOut
48 RD3 DRAM data 3
4mA
InOut
49 RD4 DRAM data 4
4mA
InOut
51 RD5 DRAM data 5
4mA
InOut
52 RD6 DRAM data 6
4mA
InOut
53 RD7 DRAM data 7
4mA
InOut
55 DQM0 Data mask 0
4mA, PD
InOut
56 RD15 DRAM data 15
4mA
InOut
57 RD14 DRAM data 14
4mA
InOut
58 RD13 DRAM data 13
4mA

Copyright 2008 LG Electronics. Inc.Todos los derechos reservados. 2-29 Slo para uso interno de LGE
Slo con fines de capacitacin y mantenimiento
Pin Main Alt. Type Description
InOut
59 RD12 DRAM data 12
4mA
InOut
61 RD11 DRAM data 11
4mA
InOut
62 RD10 DRAM data 10
4mA
InOut
63 RD9 DRAM data 9
4mA
InOut
64 RD8 DRAM data 8
4mA
InOut
65 DQM1 Data mask 1
4mA, PD
InOut
66 RCLK Dram clock
4mA, PD
InOut
67 RA11 DRAM address bit 11
4mA, PD
InOut
69 RA9 DRAM address 9
4mA, PD
InOut
70 RA8 DRAM address 8
4mA, PD
InOut
71 RA7 DRAM address 7
4mA, PD
InOut
72 RA6 DRAM address 6
4mA, PD
InOut
73 RA5 DRAM address 5
4mA, PD
InOut
74 RA4 DRAM address 4
4mA, PD
Output
75 RWE# DRAM Write enable, active low
4mA, PD
Output
76 CAS# DRAM column address strobe, active low
4mA, PD
Output
77 RAS# DRAM row address strobe, active low
4mA, PD
InOut
78 BA0 DRAM bank address 0
4mA, PD
InOut
80 BA1 DRAM bank address 1
4mA, PD
InOut
81 RA10 DRAM address 10
4mA, PD
InOut
82 RA0 DRAM address 0
4mA, PD
InOut
83 RA1 DRAM address 1
4mA, PD
InOut
85 RA2 DRAM address 2
4mA, PD
InOut
86 RA3 DRAM address 3
4mA, PD
1) GPIO 7
2) Dram Clock Enable
InOut 3) MS_CLK set A
87 GPIO7 CKE
4mA, PD 4) Audio Mute
5) HSYN/VSYN input
6) C0
GPIO (6)
1) GPIO8
2) MS_BS set A
88 GPIO8 InOut 3) SD_CLK set A
4mA, PD 4) ASDATA2
5) ACLK

Slo para uso interno de LGE 2-30 Copyright 2008 LG Electronics. Inc.Todos los derechos reservados.
Slo con fines de capacitacin y mantenimiento
Pin Main Alt. Type Description
6) Audio Mute
7) HSYN/VSYN input
8) C1
1) GPIO9
2) MS_D0 set A
InOut 3) SD_CMD set A
89 GPIO9
4mA, PD 4) ASDATA1
5) ABCK
6) C2
7) RXD1
1) GPIO10
2) SD_CLK set B
3) SD_D0 set A
InOut 4) ASDATA0
91 GPIO10
4mA, PD 5) ALRCK
6) HSYN/VSYN output
7) C3
8) TXD1
1) GPIO11
2) SD_CMD set B
InOut 3) MS_BS set B
92 GPIO11 4mA, PD 4) Audio Mute
5) HSYN/VSYN output
6) C4
InOut 1) SPDIF output
93 SPDIF GPIO12
2mA, PD 2) GPIO12
1) GPIO13
InOut 2) SD_D0 set B
94 GPIO13 4mA, PD 3) ALRCK
4) Audio Mute
5) YUVCLK

Copyright 2008 LG Electronics. Inc.Todos los derechos reservados. 2-31 Slo para uso interno de LGE
Slo con fines de capacitacin y mantenimiento
2. IC401 MOTOR DRIVER

CONFIGURACIN DE PINS

DIAGRAMA DE BLOQUE

Slo para uso interno de LGE 2-32 Copyright 2008 LG Electronics. Inc.Todos los derechos reservados.
Slo con fines de capacitacin y mantenimiento
1. IC501 MPEG(MT1389L)

DESCRIPCIN DE PINS

Copyright 2008 LG Electronics. Inc.Todos los derechos reservados. 2-33 Slo para uso interno de LGE
Slo con fines de capacitacin y mantenimiento
3. IC101 MICOM1389L)

CONFIGURACIN DE PINS

PC5/DBGP0

PC7/DBGP2
PC6DBGP1
P83/AN3
P84/AN4
P85/AN5
P86/AN6

VDD3
VSS3
PC0
PC1
PC2
PC3
PC4

P30
P31
48 47 46 45 44 43 42 41 40 39 38 37 36 35 34 33

P70/INT0/T0LCP/AN8 49 32 P32/UTX1
P71/INT1/T0HCP/AN9 50 31 P33/URX1
P72/INT2/T0IN/NKIN 51 30 P34/UTX2
P73/INT3/T0IN 52 29 P35/URX2
RES 53 28 P36
XT1/AN10 54 27 P37
XT2/AN11 55 26 P27/INT5/T1IN
VSS1 56 25 P26/INT5/T1IN
LC87F5M64A
CF1 57 24 P25/INT5/T1IN
CF2 58 23 P24/INT5/T1IN/INT7
VDD1 59 22 P23INT4/T1IN
P80/AN0 60 21 P22/INT4/T1IN
P81/AN1 61 20 P21/INT4/T1IN
P82/AN2 62 19 P20/INT4/T1IN/INT6
P10/SO0 63 18 P07/T7O
P11/SI0/SB0 64 17 P06/T6O

1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16
P17/T1PWMH/BUZ

P05/CKO
P12/SCK0

P14/SI1/SB1
P15/SCK1
P16/T1PWML
P13/SO1

PWM2
PWM3
VDD2
VSS2
P00
P01
P02
P03
P04

Top view

Slo para uso interno de LGE 2-34 Copyright 2008 LG Electronics. Inc.Todos los derechos reservados.
Slo con fines de capacitacin y mantenimiento
DIAGRAMA DE BLOQUE

Interrupt control
IR PLA

Standby control
ROM correct

CF Flash ROM
generator
RC
Clock

Xtal

MRC

PC

SIO0 Bus interface

SIO1 Port 0 ACC

Timer 0 Port 1 B register

Timer 1 Port 2 C register

Timer 4 Port 7
ALU

Timer 5 Port 8

Timer 6 ADC PSW

INT0 to INT7 RAR


Timer 7
Noise filter

Base timer Port 3 RAM

PWM2/3 Port C Stack pointer

UART1 Watchdog timer

UART2 On-chip Debugger

Copyright 2008 LG Electronics. Inc.Todos los derechos reservados. 2-35 Slo para uso interno de LGE
Slo con fines de capacitacin y mantenimiento
1. IC501 MPEG(MT1389L)

DESCRIPCIN DE PINS

Pin Name I/O Description Option


VSS1, VSS2 - - Power supply pin No
VSS3
VDD1, VDD2 - + Power supply pin No
VDD3
Port 0 I/O 8-bit I/O port Yes
P00 to P07 I/O specifiable in 4-bit units
Pull-up resistor can be turned on and off in 4-bit units
HOLD release input
Port 0 interrupt input
Shared Pins
P05 : Clock output (system clock / can selected from sub clock)
P06 : Timer 6 toggle output
P07 : Timer 7 toggle output
Port 1 I/O 8-bit I/O port Yes
P10 to P17 I/O specifiable in 1-bit units
Pull-up resistor can be turned on and off in 1-bit units
Pin functions
P10 : SIO0 data output
P11 : SIO0 data input/bus I/O
P12 : SIO0 clock I/O
P13 : SIO1 data output
P14 : SIO1 data input/bus I/O
P15 : SIO1 clock I/O
P16 : Timer 1 PWML output
P17 : Timer 1 PWMH output/beeper output
Port 2 I/O 8-bit I/O port Yes
P20 to P27 I/O specifiable in 1-bit units
Pull-up resistor can be turned on and off in 1-bit units
Other functions
P20: INT4 input/HOLD reset input/timer 1 event input/timer 0L capture input/
timer 0H capture input/INT6 input/timer 0L capture 1 input
P21 to P23 : INT4 input/HOLD reset input/timer 1 event input/timer 0L capture input/
timer 0H capture input
P24: INT5 input/HOLD reset input/timer 1 event input/timer 0L capture input/
timer 0H capture input/INT7 input/timer 0H capture 1 input
P25 to P27: INT5 input/HOLD reset input/timer 1 event input/timer 0L capture input/
timer 0H capture input
Interrupt acknowledge type
Rising/
Rising Falling H level L level
Falling
INT4 enable enable enable disable disable
INT5 enable enable enable disable disable
INT6 enable enable enable disable disable
INT7 enable enable enable disable disable

Slo para uso interno de LGE 2-36 Copyright 2008 LG Electronics. Inc.Todos los derechos reservados.
Slo con fines de capacitacin y mantenimiento
Pin Name I/O Description Option
Port 7 I/O 4-bit I/O port No
P70 to P73 I/O specifiable in 1-bit units
Pull-up resistor can be turned on and off in 1-bit units
Shared pins
P70 : INT0 input/HOLD reset input/timer 0L capture input/watchdog timer output
P71 : INT1 input/HOLD reset input/timer 0H capture input
P72 : INT2 input/HOLD reset input/timer 0 event input/timer 0L capture input/
high speed clock counter input
P73 : INT3 input (with noise filter)/timer 0 event input/timer 0H capture input
AD converter input port: AN8 (P70), AN9 (P71)
Interrupt acknowledge type
Rising/
Rising Falling H level L level
Falling
INT0 enable enable disable enable enable
INT1 enable enable disable enable enable
INT2 enable enable enable disable disable
INT3 enable enable enable disable disable

Port 8 I/O 7-bit I/O port No


P80 to P86 I/O specifiable in 1-bit units
Shared pins
AD converter input port : AN0 (P80) to AN6 (P86)
PWM2 I/O PWM2 and PWM3 output ports No
PWM3 General-purpose I/O available
Port 3 I/O 8-bit I/O port Yes
P30 to P37 I/O specifiable in 1-bit units
Pull-up resistor can be turned on and off in 1-bit units
Pin functions
P32: UART1 transmit
P33: UART1 receive
P34: UART2 transmit
P35: UART2 receive
Port C I/O 8-bit I/O port Yes
PC0 to PC7 I/O specifiable in 1-bit units
Pull-up resistor can be turned on and off in 1-bit units
Pin functions
PC5 to PC7: On-chip Debugger
RES Input Reset pin No
XT1 Input 32.768kHz crystal oscillator input pin No
Shared pins
General-purpose input port
AD converter input port : AN10
Must be connected to VDD1 if not to be used.
XT2 I/O 32.768kHz crystal oscillator output pin No
Shared pins
General-purpose I/O port
AD converter input port : AN11
Must be set for oscillation and kept open if not to be used.
CF1 Input Ceramic resonator input pin No
CF2 Output Ceramic resonator output pin No

Copyright 2008 LG Electronics. Inc.Todos los derechos reservados. 2-37 Slo para uso interno de LGE
Slo con fines de capacitacin y mantenimiento
4. IC201 ADC(CS5345)

CONFIGURACIN DE PINS

SDOUT
DGND
MCLK
LRCK
OVFL

SCLK

TSTI
INT

NC
NC
NC
VD

48 47 46 45 44 43 42 41 40 39 38 37

SDA/CDOUT 1 36 VLS
SCL/CCLK 2 35 TSTO
AD0/CS 3 34 NC
AD1/CDIN 4 33 NC
VLC 5 32 AGND
RESET 6 CS5345 31 AGND
AIN3A 7 30 VA
AIN3B 8 29 PGAOUTB
AIN2A 9 28 PGAOUTA
AIN2B 10 27 AIN6B
AIN1A 11 26 AIN6A
AIN1B 12 25 MICBIAS

13 14 15 16 17 18 19 20 21 22 23 24
FILT+
VQ
TSTO

TSTO

AIN5A
AIN5B
AGND
VA

AIN4A/MICIN1
AIN4B/MICIN2
AFILTA
AFILTB

Slo para uso interno de LGE 2-38 Copyright 2008 LG Electronics. Inc.Todos los derechos reservados.
Slo con fines de capacitacin y mantenimiento
4. IC201 ADC(CS5345)

DIAGRAMA DE BLOQUE

+3.3V to +5V +3.3V to +5V


10 F 0.1 F 0.1 F 0.1 F 10 F

VD VA VA
+1.8V 3.3 F
to +5V VLS PGAOUTA
0.1 F
3.3 F
PGAOUTB
MCLK

Digital Audio SCLK


AIN1A Left Analog Input 1
Capture LRCK 1800 pF * 10 F 100 100 k

SDOUT
* 10 F 100 k
1800 pF 100
AIN1B Right Analog Input 1
INT
AIN2A Left Analog Input 2
OVFL 1800 pF * 10 F 100 100 k
RESET
Micro- * 10 F 100 k
Controller SCL/CCLK 1800 pF 100
AIN2B Right Analog Input 2
SDA/CDOUT
AD1/CDIN AIN3A Left Analog Input 3
1800 pF * 10 F 100 100 k
AD0/CS
* 10 F 100 k
1800 pF 100
2k 2k AIN3B Right Analog Input 3
See Note 1
+1.8V AIN4A/MICIN1 Left Analog Input 4
VLC
to +5V 1800 pF * 10 F 100 100 k
0.1 F
* 10 F 100 k
1800 pF 100
AIN4B/MICIN2 Right Analog Input 4

AIN5A Left Analog Input 5


NC 1800 pF * 10 F 100 100 k
Note 1: Resistors are required
for IC control port operation NC
NC
* 10 F 100 k
NC 1800 pF 100
NC AIN5B Right Analog Input 5
Note 2 The value of RL is
dictated by the microphone AINA Left Analog Input ;
carteridge. TSTI 1800 pF * 10 F 100 100 k
TSTO
TSTO
TSTO * 10 F 100 k
1800 pF 100
AIN6B Right Analog Input 6
See Note 2
MICBIAS
RL
VQ 47 F
AGND
FILT+
AGND * *
10 F 0.1 F 2.2nF 2.2nF
47 F 0.1 F AFILTA
AGND AFILTB
DGND * Capacitors must be C0G or equivalent

Copyright 2008 LG Electronics. Inc.Todos los derechos reservados. 2-39 Slo para uso interno de LGE
Slo con fines de capacitacin y mantenimiento
1. IC501 MPEG(MT1389L)

DESCRIPCIN DE PINS
Pin Name # Pin Description
Serial ControlData (Input/Output) - SDA is a data I/O in IC Mode. CDOUT is the output data line for
SDA/CDOUT 1
the control port interface in SPITM Mode.
SCL/CCLK 2 Serial Control Port Clock (Input) - Serial clock for the serial control port.
Address Bit 0 (IC) / Co ntrol Port Chip Select (SPI) (Input) - AD0 is a chip address pin in IC Mode;
AD0/CS 3
CS is the chip-select signal for SPI format.
Address Bit 1 (IC) / Ser ial Control Data Input (SPI) (Input) - AD1 is a chip address pin in IC Mode;
AD1/CDIN 4
CDIN is the input data line for the control port interface in SPI Mode.
ControlPort Power (Input) - Determines the required signal level for the control port interface. Refer
VLC 5
to the Recommended Operating Conditions for appropriate voltages.
RESET 6 Reset (Input) - The device enters a low-power mode when this pin is driven low.
AIN3A 7 Stereo Analog Input 3 (Input) - The full-scale level is specified in the ADC Analog Characteristics
AIN3B 8 specification table.
AIN2A 9 Stereo Analog Input 2 (Input) - The full-scale level is specified in the ADC Analog Characteristics
AIN2B 10 specification table.
AIN1A 11 Stereo Analog Input 1 (Input) - The full-scale level is specified in the ADC Analog Characteristics
AIN1B 12 specification table.
AGND 13 Analog Ground (Input) - Ground reference for the internal analog section.
VA 14 Analog Power (Input) - Positive power for the internal analog section.
AFILTA 15 Antialias Filter Connection (Output) - Antialias filter connection for the channel A ADC input.
AFILTB 16 Antialias Filter Connection (Output) - Antialias filter connection for the channel B ADC input.
VQ 17 Quiescent Voltage (Output) - Filter connection for the internal quiescent reference voltage.
TSTO 18 Test Pin (Output) - This pin must be left unconnected.
FILT+ 19 Positive Voltage Reference (Output) - Positive reference voltage for the internal sampling circuits.
TSTO 20 Test Pin - This pin must be left unconnected.
AIN4A/MICIN1 21 Stereo Analog Input 4 / MicrophoneInput 1 & 2 (Input) - The full-scale level is specified in the ADC
AIN4B/MICIN2 22 Analog Characteristics specification table.
AIN5A 23 Stereo Analog Input 5 (Input) - The full-scale level is specified in the ADC Analog Characteristics
AIN5B 24 specification table.
MicrophoneBias Supply (Output) - Low-noise bias supply for external microphone. Electrical charac-
MICBIAS 25
teristics are specified in the DC Electrical Characteristics specification table.
AIN6A 26 Stereo Analog Input 6 (Input) - The full-scale level is specified in the ADC Analog Characteristics
AIN6B 27 specification table.
PGAOUTA 28 PGA Analog AudioOutput(Output) - Either an analog output from the PGA block or high impedance.
PGAOUTB 29
VA 30 Analog Power (Input) - Positive power for the internal analog section.
31
AGND Analog Ground (Input) - Ground reference for the internal analog section.
32
33 No Connect - These pins are not connected internally and should be tied to ground to minimize any
NC
34 potential coupling effects.
TSTO 35 Test Pin (Output) - This pin must be left unconnected.
Serial Audio Interface Power (Input) - Determines the required signal level for the serial audio inter-
VLS 36
face. Refer to the Recommended Operating Conditions for appropriate voltages.
TSTI 37 Test Pin (Input) - This pin must be connected to ground.
38,
No Connect - These pins are not connected internally and should be tied to ground to minimize any
NC 39,
potential coupling effects.
40
SDOUT 41 Serial Audio Data Output (Output) - Output for twos complement serial audio data.
SCLK 42 Serial Clock (Input/Output) - Serial clock for the serial audio interface.
Left Right Clock (Input/Output) - Determines which channel, Left or Right, is currently active on the
LRCK 43
serial audio data line.
MCLK 44 Master Clock (Input/Output) - Clock source for the ADCs delta-sigma modulators.
DGND 45 Digital Ground (Input) - Ground reference for the internal digital section.
VD 46 Digital Power (Input) - Positive power for the internal digital section.
INT 47 Interrupt (Output) - Indicates an interrupt condition has occurred.
OVFL 48 Overflow (Output) - Indicates an ADC overflow condition is present.

Slo para uso interno de LGE 2-40 Copyright 2008 LG Electronics. Inc.Todos los derechos reservados.
Slo con fines de capacitacin y mantenimiento
5. IC704 PWM

CONFIGURACIN DE PINS

PWM8_M

PWM7_M

PWM6_M

PWM5_M

PWM4_M

PWM3_M

PWM2_M
PWM8_P

PWM7_P

PWM6_P

PWM5_P

PWM4_P

PWM3_P

PWM2_P
IO_VDD

IO_VDD

IO_VDD
IO_VSS

IO_VSS

IO_VSS

IO_VSS

IO_VSS

IO_VSS
DVDD

DVSS
75
74
73
72
71
70
69
68
67
66
65
64
63
62
61
60
59
58
57
56
55
54
53
52
51
OVERLOAD 76 50 IO_VSS
EPD_ENA 77 49 PWM1_P
SO/SDA 78 48 PWM1_M
SCK/SCL 79 47 IO_VDD
DVDD 80 46 PWM_HP_L_P
DVSS 81 45 PWM_HP_L_M
SI/I2C_AD0 82 44 IO_VSS
/CS/I2C_AD2
SPI/I2C
IO_VSS
XIN
83
84
85
86
PULSUS 43
42
41
40
DVSS
DVDD
PWM_HP_R_P
PWM_HP_R_M
XOUT 87 39 IO_VDD
DMIX_LRCK 88 38 IO_VSS
DMIX_BCK 89 37 PWM_SWL_P
DMIX_SDOUT 90 36 PWM_SWL_M
DVDD 91 35 DVSS
DVSS 92 34 DVDD
DMIX_MCLK 93 33 MIC_SDIN
IO_VDD 94 32 MIC_LRCK
IO_VSS 95 31 MIC_BCK
/RESET 96 30 MIC_MCLK
TEST_MODE1 97 29 IO_VDD
TEST_MODE2 98 28 IO_VSS
SCAN_ENA 99 27 EXT_MUTE
TEST_MODE3 100 26 SSDIN3
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
1
2
3
4
5
6
7
8
9

MSDIN0
MSDIN1
MSDIN2
MSDIN3
PLL_AVSS

DVSS

SSDIN0
SSDIN1
SSDIN2
PLL_DVSS
IO_VSS

PLL_AVDD
IO_VSS

IO_VSS

MLRCK

SBCK
SLRCK
IO_VSS
IO_VDD

MBCK

DVDD
IO_VDD

IO_VDD
PLL_DVDD

IO_VSS

DIAGRAMA DE BLOQUE

MBCK
MLRCK Input
MSDIN[0:3] Serial Audio
&
Output
Output
SBCK interface
MUX
SLRCK
SSDIN[0:3]
Serial DMIX_MCLK
Down Audio OLRCK
Sample OBCK
Mixer Output
Rate interface DMIX_SDOUT
Converter
Automatic
Gain PWM1_P/M
Limiter
Input PWM2_P/M
Mapper
Output Mapper

PWM3_P/M
PWM4_P/M
Bass Main Trim
Mixer EQ PWM5_P/M
MIC_MCLK Manager Volume Volume
Mic. PWM6_P/M
MIC_BCK
Input
MIC_LRCK PWM7_P/M
Processor
MIC_SDIN PWM PWM8_P/M
Modulator
Internal Clock Internal Reset PWM_HP_L_P/M
SPI/I2C
SO/SDA PWM_HP_R_P/M
SCK/SCL Host
Internal Controls Reset & Power Down
SI/I2C_AD0 Interface PWM_SWL_P/M
/CS/I2C_AD2 (I2C, SPI)
POP EPD_ENA
EXT_MUTE Crystal Power Supply
PLL NR
Oscillator OVERLOAD
XI N

XOUT

/RESET

PLL_DVDD

PLL_AVDD
PLL_DVSS

PLL_AVSS

IO_VDD
IO_VSS
DVDD
DVSS

Copyright 2008 LG Electronics. Inc.Todos los derechos reservados. 2-41 Slo para uso interno de LGE
Slo con fines de capacitacin y mantenimiento
1. IC501 MPEG(MT1389L)

DESCRIPCIN DE PINS

Name Pin NO. Type Description


Power and Ground
PLL_AVDD 6 Analog PLL analog power supply.
Power
PLL_AVSS 8 Analog PLL analog ground.
Ground
PLL_DVDD 3 PLL PLL digital power supply.
Power
PLL_DVSS 2 PLL PLL digital ground.
Ground
DVDD 13, 34, 42, Power Core power supply.
66, 80, 91
DVSS 14, 35, 43, Ground Core digital ground.
63, 81, 92
IO_VDD 4, Power I/O power supply. 3.3V Digital power supply.
10, 22, 29, 39, 47,
56, 65, 72, 94
IO_VSS 1, 5, 7, 9, 21, Ground I/O digital ground.
28, 38, 44, 50,
53, 57, 60, 64,
69, 73, 85, 95
Reset and Clock
/RESET 96 I H/W reset signal. Active Low Schmitt-Trigger input.
The Schmitt-Trigger input allows a slowly rising input to reset the
chip reliably. The RESET signal must be asserted Low during
power up. De-assert High for normal operation.
XIN 86 Analog Crystal Oscillator input pin.
XOUT 87 Analog Crystal Oscillator output pin.
PCM Audio Input/Output Interface
MBCK 11 I/O PCM bit clock input/output of main 8-channel audio.
User can select the master/slave mode of this signal.
Schmitt-Trigger input.
MLRCK 12 I/O PCM Word clock (left-right clock) input/output of main 8-channel
audio. User can select the master/slave mode of this signal.
Schmitt-Trigger input.
MSDIN [3:0] 15, 16, 17, 18 I PCM serial data input of main 8-channel audio.
Schmitt-Trigger input.
SBCK 19 I/O PCM bit clock input/output of 8-channel audio.
User can select the master/slave mode of this signal.
Schmitt-Trigger input.
SLRCK 20 I/O PCM word clock (left-right clock) input/output of sub 8-channel
audio. User can select the master/slave mode of this signal.
Schmitt-Trigger input.
SSDIN [3:0] 23, 24, 25, 26 I/O PCM serial data input of sub-channel audio.
User can set this sub-channel data input pins to PCM serial data
output pins. See the Control Register Description part.
Schmitt-Trigger input

Slo para uso interno de LGE 2-42 Copyright 2008 LG Electronics. Inc.Todos los derechos reservados.
Slo con fines de capacitacin y mantenimiento
MIC_MCLK 30 O Main clock for external microphone input A/DC.
Clock frequency can be selected between 6.144MHz,
12.288MHz, and 24.576MHz.
MIC_BCK 31 I/O PCM bit clock input/output of external microphone.
Bit clock frequency is 3.072MHz (48kHz x 64, fixed)
MIC_LRCK 32 I/O PCM Word clock (left-right clock) input/output of external
microphone. Word clock rate is 48kHz (fixed).
MIC_SDIN 33 I PCM serial data input of external microphone.
Schmitt-Trigger input.
DMIX_MCLK 93 O Main clock for external down-mix line output D/AC.
DMIX_BCK 89 O PCM bit clock output of down-mix signal.
Bit clock frequency is 6.144MHz (96kHz x 64, fixed)
DMIX_LRCK 88 O PCM Word clock (left-right clock) output of down-mix signal.
Word clock rate is 96kHz (fixed).
DMIX_SDOUT 90 O PCM serial data output of down-mix signal.

PWM Audio Output


PWM1_P 49 O Positive PWM output of channel 1.
PWM1_M 48 O Negative PWM output of channel 1.
PWM2_P 52 O Positive PWM output of channel 2.
PWM2_M 51 O Negative PWM output of channel 2.
PWM3_P 55 O Positive PWM output of channel 3.
PWM3_M 54 O Negative PWM output of channel 3.
PWM4_P 59 O Positive PWM output of channel 4.
PWM4_M 58 O Negative PWM output of channel 4.
PWM5_P 62 O Positive PWM output of channel 5.
PWM5_M 61 O Negative PWM output of channel 5.
PWM6_P 68 O Positive PWM output of channel 6.
PWM6_M 67 O Negative PWM output of channel 6.
PWM7_P 71 O Positive PWM output of channel 7.
PWM7_M 70 O Negative PWM output of channel 7.
PWM8_P 75 O Positive PWM output of channel 8.
PWM8_M 74 O Negative PWM output of channel 8.
PWM_HP_L_P 46 O Positive PWM output of headphone left channel.
PWM_HP_L_M 45 O Negative PWM output of headphone left channel.
PWM_HP_R_P 41 O Positive PWM output of headphone right channel.
PWM_HP_R_M 40 O Negative PWM output of headphone right channel.
PWM_SWL_P 37 O Positive PWM output of subwoofer line output.
PWM_SWL_M 36 O Negative PWM output of subwoofer line output.
System Control Interface
SPI/I2C 84 I Host interface mode (SPI or I2C) selector.
Assert HIGH for SPI mode. De-assert LOW for I2C mode.
Internal pull-down resistor.
SO/SDA 78 I/O SO for SPI mode or SDA for I2C mode.

Copyright 2008 LG Electronics. Inc.Todos los derechos reservados. 2-43 Slo para uso interno de LGE
Slo con fines de capacitacin y mantenimiento
SCK/SCL 79 I SCK for SPI mode or SCL for I2C mode.
Schmitt-Trigger input.
SI/I2C_AD0 82 I SI for SPI mode or Slave Address 0 for I2C mode.
Schmitt-Trigger input.
Internal pull-down resistor.
/CS/I2C_AD2 83 I Chip selector (CS) for SPI mode or Slave Address 2 for I2C
mode.
Schmitt-Trigger input.
Internal pull-down resistor.
Special Control Interface
EXT_MUTE 27 I External mute control input. Active High.
Assert HIGH to mute audio output.
Internal pull-down resistor.
OVERLOAD 76 I Power stage overload indication input.
Polarity is programmable. Schmitt-Trigger input.
When OVERLOAD is asserted, all PWM audio outputs go to
LOW. That shutdown process is programmable.
Internal pull-down resistor.
EPD_ENA 77 O External amplifier power device enable output. Active High.
Test Mode
TEST_MODE1 97 I Test mode selection pin 1.
In normal operation, it should be LOW or not connected.
Internal pull-down resistor.
TEST_MODE2 98 I Test mode selection pin 2.
In normal operation, it should be LOW or not connected.
Internal pull-down resistor.
SCAN_ENA 99 I Scan enable. Active High.
In normal operation, it should be LOW or not connected.
Internal pull-down resistor.
TEST_MODE3 100 I Test mode selection pin 3.
In normal operation, it should be LOW or not connected.
Internal pull-down resistor.

All inputs and bi-directional inputs are 5 Volt tolerant. The corresponding pins can be connected to the buses that can
swing between 0V and 5V. The output-only pins are not 5V tolerant and the buses they are connected to can swing only
between 0V and 3.3V.

Slo para uso interno de LGE 2-44 Copyright 2008 LG Electronics. Inc.Todos los derechos reservados.
Slo con fines de capacitacin y mantenimiento
DIAGRAMA DE CABLEADO

CABLE1

PN202

2007. 11. 30

Copyright 2008 LG Electronics. Inc.Todos los derechos reservados. 2-45 2-46 Slo para uso interno de LGE
Slo con fines de capacitacin y mantenimiento
DIAGRAMA DE BLOQUE

2007. 11. 30

Slo para uso interno de LGE 2-47 2-48 Copyright 2008 LG Electronics. Inc.Todos los derechos reservados.
Slo con fines de capacitacin y mantenimiento
DIAGRAMAS DE CIRCUITO AVISO IMPORTANTE DE SEGURIDAD LOS COMPONENTES ESPECIALES APARECEN NOTE :

1. DIAGRAMA DEL CIRCUITO SMPS (POTENCIA) AL REALIZAR LABORES DE MANTENIMIENTO EN ESTE


SOMBREADOS EN EL ESQUEMA PARA FACILITAR
SU IDENTIFICACIN. EN OCASIONES, ESTE
1. Las piezas sombreadas( ) resultan crticas para la seguridad.
Sustituir nicamente por el n de pieza especificado.
ARMAZN NO MODIFIQUE NI ALTERE, BAJO NINGUNA DIAGRAMA DE CIRCUITO PUEDE DIFERIR DEL 2. Las tensiones CC se miden con un voltmetro digital
CIRCUNSTANCIA, EL DISEO ORIGINAL SIN EL PERMISO CIRCUITO UTILIZADO. DE ESTA FORMA, LA APLICACIN durante el modo de reproduccin.
ESCRITO DE LG ELECTRONICS CORPORATION. TODOS LOS DE LAS LTIMAS MEJORAS EN SEGURIDAD Y
COMPONENTES DEBEN SUSTITUIRSE NICAMENTE RENDIMIENTO NO SE RETRASAR HASTA LA IMPRESIN
POR OTROS DE UN TIPO IDNTIDO A LOS ORIGINALES. DE LOS NUEVOS DOCUMENTOS DE SERVICIO.

12

11

10

NOTES) Symbol denotes DC chassis ground.

1
NOTE) Warning
NOTE) Parts that are shaded are critical
NOTE)
NOTE)
With respect to risk of fire or
electricial shock.
2007. 11. 30
A B C D E F G H I J K L M N O P Q R S T

Copyright 2008 LG Electronics. Inc.Todos los derechos reservados. 2-49 2-50 Slo para uso interno de LGE
Slo con fines de capacitacin y mantenimiento
2. DIAGRAMA DEL CIRCUITO DE MPEG

12

11

10

2007. 11. 30
A B C D E F G H I J K L M N O P Q R S T

Slo para uso interno de LGE 2-51 2-52 Copyright 2008 LG Electronics. Inc.Todos los derechos reservados.
Slo con fines de capacitacin y mantenimiento
3. DIAGRAMA DEL CIRCUITO SERVO

12

11

10

2007. 11. 30
A B C D E F G H I J K L M N O P Q R S T

Copyright 2008 LG Electronics. Inc.Todos los derechos reservados. 2-53 2-54 Slo para uso interno de LGE
Slo con fines de capacitacin y mantenimiento
4. DIAGRAMA DEL CIRCUITO MICOM

12

11

10

2007. 11. 30
A B C D E F G H I J K L M N O P Q R S T

Slo para uso interno de LGE 2-55 2-56 Copyright 2008 LG Electronics. Inc.Todos los derechos reservados.
Slo con fines de capacitacin y mantenimiento
5. DIAGRAMA DEL CIRCUITO E/S

12

11

10

2007. 11. 30
A B C D E F G H I J K L M N O P Q R S T

Copyright 2008 LG Electronics. Inc.Todos los derechos reservados. 2-57 2-58 Slo para uso interno de LGE
Slo con fines de capacitacin y mantenimiento
6. DIAGRAMA DEL CIRCUITO DE AMP

12

11

10

2007. 11. 30
A B C D E F G H I J K L M N O P Q R S T

Slo para uso interno de LGE 2-59 2-60 Copyright 2008 LG Electronics. Inc.Todos los derechos reservados.
Slo con fines de capacitacin y mantenimiento
7. DIAGRAMA DEL CIRCUITO MIC

12

11

10

2007. 11. 30
A B C D E F G H I J K L M N O P Q R S T

Copyright 2008 LG Electronics. Inc.Todos los derechos reservados. 2-61 2-62 Slo para uso interno de LGE
Slo con fines de capacitacin y mantenimiento
8. DIAGRAMA DEL CIRCUITO FRONTAL

12

11

10

2007. 11. 30
A B C D E F G H I J K L M N O P Q R S T

Slo para uso interno de LGE 2-63 2-64 Copyright 2008 LG Electronics. Inc.Todos los derechos reservados.
Slo con fines de capacitacin y mantenimiento
9. DIAGRAMA DEL CIRCUITO TECLA

12

11

10

2007. 11. 30
A B C D E F G H I J K L M N O P Q R S T

Copyright 2008 LG Electronics. Inc.Todos los derechos reservados. 2-65 2-66 Slo para uso interno de LGE
Slo con fines de capacitacin y mantenimiento
10. DIAGRAMA DEL CIRCUITO MIC, USB Y PTB

12

11

10

2007. 11. 30
A B C D E F G H I J K L M N O P Q R S T

Slo para uso interno de LGE 2-67 2-68 Copyright 2008 LG Electronics. Inc.Todos los derechos reservados.
Slo con fines de capacitacin y mantenimiento
DIAGRAMAS DE PLACA DE CIRCUITO IMPRESO
1. DIAGRAMA DE PLACA P.C. PRINCIPAL (VISTA SUPERIOR)

Copyright 2008 LG Electronics. Inc.Todos los derechos reservados. 2-69 2-70 Slo para uso interno de LGE
Slo con fines de capacitacin y mantenimiento
DIAGRAMA DE PLACA P.C. PRINCIPAL (VISTA INFERIOR)

Slo para uso interno de LGE 2-71 2-72 Copyright 2008 LG Electronics. Inc.Todos los derechos reservados.
Slo con fines de capacitacin y mantenimiento
2. DIAGRAMA DE PLACA P.C. SMPS

NOTAS) Advertencia Las piezas que estn


oscurecidas son crticas con respecto
al riesgo de producirse un incendio o
una descarga elctrica.

Copyright 2008 LG Electronics. Inc.Todos los derechos reservados. 2-73 2-74 Slo para uso interno de LGE
Slo con fines de capacitacin y mantenimiento
3. DIAGRAMA DE PLACA P.C. TEMPORIZADOR (HT303) DIAGRAMA DE PLACA P.C. TEMPORIZADOR (HT353)

4. DIAGRAMA DE PLACA P.C. TECLA (HT303) DIAGRAMA DE PLACA P.C. TECLA (HT353)

5. DIAGRAMA DE PLACA P.C. FRONTAL JACK

Slo para uso interno de LGE 2-75 2-76 Copyright 2008 LG Electronics. Inc.Todos los derechos reservados.
Slo con fines de capacitacin y mantenimiento
SECCIN 3. VISTAS AMPLIADAS
NOTES) THE EXCLAMATION POINT WITHIN AN
EQUILATERAL TRIANGLE IS INTENDED
462 TO ALERT THE SERVICE PERSONNEL
SECCIN DEL ARMARIO Y ESTRUCTURA PRINCIPAL TO THE PRESENCE OF IMPORTANT
SAFETY INFORMATION IN SERVICE
LITERATURE.

463

A 250
A26

283

A
A50
B
463 463
463
A43
C
462
PN302 CABLE1
A47

MA
IN
E
SM
PS D C
D 300
PN202 465 A46

467 465

E
275
279
FR
ON A44
A41 T
JA
CK

262

261

260 261

Copyright 2008 LG Electronics. Inc.Todos los derechos reservados. 3-1 3-2 Slo para uso interno de LGE
Slo con fines de capacitacin y mantenimiento
VISTA AMPLIADA DEL MECANISMO DE LA PLETINA(DP-12TV)

A26

001

A02 002 A01

439 003
018

013

014
020

017

NSP : Non SVC Parts


435 LOCA. NO. LG PART NO. DESCRIPTION SPECIFICATION REMARKS
016 A26 AFP67993502 Mechanism Assembly HOME THEATER DP-12TV-1 DVD (HZ NSP
015B A01 ACA34280801 Clamp Assembly DECK/MECHA DP-12/13 ferrite ty
A02 3041R-T010Q Base Assembly DP-12T-1 LOADING
015
A03 3041R-T011L Base Assembly SLED DP-12TV (HZ)
015A 001 MGJ38556601 Plate PRESS SECC 0.8 dp-13 PRESS upp NSP
002 RAB30611501 Magnet,Ferrite FERRITE 50G NSP
003 MBU38556801 Clamp MOLD POM DECK/MECHA dp-13 MOLD NSP
440 010 6850R-JW16B Cable,FFC 1.0-23-160-E-5x10x5x10-0.035x0
012 MCQ41263801 Damper MOLD BUTYL RUBBER DECK/MECHA D
026 012A MCQ38556901 Damper EXTRUSION BUTYL RUBBER DECK/ME
010
013 4400R-0006B Belt MOLD RUBBER DECK/MECHA DP2-5,
014 4470R-0154A Gear COMPLEX DVD DECK/MECHA DP8 PUL
442 015 4681R-A015D Motor Assembly,DC DVD DP-12A/T LOADING -
015A EAU43506801 Motor,DC JQ24-35H390 2V 90A 28A 0RPM 0R NSP
012A
015A 4680R-E008A Motor,DC RF-300EA-1D390(80MM) 2V 90MA 2 ALTERNATE
012 015B 4560R-0008A Pulley MOLD POM DVD MD MOLD -
016 6871R-9297M PCB Assembly DP-12T-1 LOADING/FEEDING BACK
017 4470R-0176A Gear MOLD POM DVD DP-9 LOADING MO
018 4974R-0067A Guide MOLD POM DVD DP-9C UP/DOWN MOL
A03
019 MDQ39573201 Frame MOLD ABS XR-401 UP/DOWN FRAME
037 020 MAM39573001 Base MOLD ABS XR-401 MAIN BASE MOLD
026 3390R-0033A Tray MOLD ABS DVD DP-9T(9T-SLIM) MO
012 442 037 EAZ40060202 Pick Up Assembly CMS-S77RFV(1) CMS-S77RFV(1) IM
019 435 1SZZR-0011A Screw,Customized MACHINE
439 1SZZR-0075A Screw,Customized - + 1.7MM 10MM SWRCH FZW SIN
440 1SZZH-1007B Screw,Customized + D2.0 6MM SWRCH16A/ZNBK 4MM 1
442 FAB30124101 Screw,Taptite 1szzr-0064 PWH + B 2.6MM 7MM S

Slo para uso interno de LGE 3-3 3-4 Copyright 2008 LG Electronics. Inc.Todos los derechos reservados.
Slo con fines de capacitacin y mantenimiento
SECCIN DE ACCESORIOS DE EMBALAJE

811 CONJUNTO ENCHUFE 1 VA (AMARILLO) 824 ANTENA DE CUADRO (AM)

808 PILAS 825 ANTENA (FM)

900 CONT REM 801 INSTRUCCIONES DE MONTAJE

804 BOLSA
803 EMBALAJE

803 EMBALAJE

802 CAJA

Copyright 2008 LG Electronics. Inc.Todos los derechos reservados. 3-5 Slo para uso interno de LGE
Slo con fines de capacitacin y mantenimiento
PARTE DE ALTAVOCES

1. ALTAVOZ SATELITE/CENTRAL (SH33SD-S)

A80 F.L SPK


A81 F.R SPK
A82 CENTER SPK
A83 R.L SPK 853
A84 R.R SPK

WIRE80 F.L SPK


WIRE81 F.R SPK
WIRE82 CENTER SPK
852 WIRE83 R.L SPK
WIRE84 R.R SPK
851

850

Slo para uso interno de LGE 3-6 Copyright 2008 LG Electronics. Inc.Todos los derechos reservados.
Slo con fines de capacitacin y mantenimiento
2. SUBWOOFER PASIVO (SH33SD-W)

A90
952

WIRE90

950 956

954
951 955

953

Copyright 2008 LG Electronics. Inc.Todos los derechos reservados. 3-7 Slo para uso interno de LGE
Slo con fines de capacitacin y mantenimiento
Slo para uso interno de LGE Copyright 2008 LG Electronics. Inc.Todos los derechos reservados.
Slo con fines de capacitacin y mantenimiento
SECCIN 4. MECANISMO (DP-12TV)

[CONTENIDO]

UBICACIN DE LAS PIEZAS DEL MECANISMO DE LA PLETINA


VISTA SUPERIOR . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4-2
VISTA SUPERIOR (SIN BANDEJA DE DISCO) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4-2
VISTA INFERIOR . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4-2

DESMONTAJE DEL MECANISMO DE LA PLETINA


1. BASE PRINCIPAL . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4-3
1-1. DISCO DE MONTAJE DE LA ABRAZADERA . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4-3
1-1-1. ABRAZADERA DE LA PLACA . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4-3
1-1-2. ABRAZADERA MAGNTICA . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4-3
1-1-3. ABRAZADERA SUPERIOR . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4-3
2. BANDEJA DE DISCO . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4-3

3. SLED DEL CONJUNTO BASE . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4-4


3-1. ENGRANAJE DE ALIMENTACIN . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4-4
3-2. ENGRANAJE MEDIO . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4-4
3-3. PARRILLA DEL ENGRANAJE . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4-4

4. CAUCHO POSTER . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4-4


5. CONJUNTO ARMAZN ARRIBA/ABAJO . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4-5
6. CARGA DE LA CORREA . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4-5
7. POLEA . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4-5
8. CARGA DEL ENGRANAJE . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4-5
9. GUA ARRIBA/ABA . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4-5
10. CARGA DEL CONJUNTO PWB . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4-5
11. BASE PRINCIPAL . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4-5

VISTA AMPLIADA
1. VISTA AMPLIADA DEL MECANISMO DE LA PLETINA (DP-12TV) . . . . . . . . . . . . . . . 4-6

Copyright 2008 LG Electronics. Inc.Todos los derechos reservados. 4-1 Slo para uso interno de LGE
Slo con fines de capacitacin y mantenimiento
UBICACIN DE LAS PIEZAS DEL MECANISMO DE LA PLETINA
VISTA SUPERIOR Procedimiento Desmon Fig-
Piezas Tipo de fijacin
N inicio - taje ura

1 Base principal 4-1

1 2 Disco de montaje de 4-1


la abrazadera
1, 2 3 Abrazadera de la placa 4-1
1, 2, 3 4 Abrazadera magntica 4-1
1, 2, 3, 4 5 Brida superior 4-1
1 6 Bandeja de disco 4-2
1, 6 7 Sled del conjunto base 4-3
4 tornillo
Engranaje de
1, 2, 6 8 1 conector 4-3
alimentacin
1 pestaas de bloqueo
1, 2, 6, 8 9 Engranaje medio 4-3
1 tornillo
VISTA SUPERIOR (SIN BANDEJA DE DISCO)
1, 2, 6, 8, 10 Parrilla del engranaje 4-3
9
1, 2, 7 11 Caucho posterior 1 tornillo 4-3
1, 2, 7 12 Conjunto armazn Bottom 4-4
arriba/abajo 1 pestaa de bloqueo
1, 2 13 Carga correa 4-4
1, 2 ,13 14 Polea 1 pestaa de bloqueo 4-4
1, 2, 13, 14 15 Carga del engranaje 4-4
1, 2, 7, 12, 13, 16 Gua arriba/abajo 1 pestaa de bloqueo 4-4
14 17 Carga conjunto 1 gancho 2 tornillo Bottom 4-4
1, 2, 13 PWB 2 pestaas de bloqueo

1, 2, 7, 12, 13, 18 Base principal 4-4


14, 15, 16, 17

VISTA INFERIOR

Note
Al volver a montar, realice el procedimiento pero
en orden contrario.
La "parte inferior" en la columna del desmontaje
de la tabla anterior indica la pieza que debera
desmontarse en el lado inferior.

Slo para uso interno de LGE 4-2 Copyright 2008 LG Electronics. Inc.Todos los derechos reservados.
Slo con fines de capacitacin y mantenimiento
DESMONTAJE DEL MECANISMO DE LA PLETINA

BANDEJA DE
BASE PRINCIPAL DISCOS

MONTAJE DE LA
ABRAZADERA DE BRIDA DEL DISCO
LA PLACA
ABRAZADERA
MAGNTICA
BRIDA SUPERIOR

(Fig. A) BASE PRINCIPAL


SOPORTE

NIVELADOR

BASE PRINCIPAL
BASE PRINCIPAL

BOTTOM SIDE VIEW

Fig. 4-1 Fig. 4-2

1. BASE PRINCIPAL (FIG. 4-1) 2. BANDEJA DE DISCO (FIG. 4-2)


1-1. Disco de montaje de la abrazadera 1) Inserte e introduzca hacia el interior un
1) Coloque el disco de montaje de la abrazadera accionador en el orificio de expulsin de
como indica la Fig. (A) emergencia (A) del lado derecho o introdzcalo
2) Levante el disco de montaje de la abrazadera en en la palanca (B) del engranaje de emergencia
la direccin que indica la flecha (A). tire de la palanca (B) en la direccin que indica
3) Separe el disco de montaje de la abrazadera de la flecha para poder expulsar la bandeja del
la portaabrazadera. disco unos 15 o 20mm.
1-1-1. Abrazadera de la placa 2) Tire del disco de la bandeja hasta separarlo de
1) Gire la abrazadera de la placa en sentido la base principal completamente.
contrario a las agujas del reloj y, a continuacin,
levante la abrazadera de la placa.
1-1-2. Abrazadera magntica
1-1-3. Brida superior

Copyright 2008 LG Electronics. Inc.Todos los derechos reservados. 4-3 Slo para uso interno de LGE
Slo con fines de capacitacin y mantenimiento
AMORTIGUADOR DE CAUCHO
Distingue las partes superiores e
inferiores (montar con cuidado)

AMORTIGUADOR
DE CAUCHO
AMORTIGUADOR Distingue las partes
superiores e inferiores
DE CAUCHO
(montar con cuidado)

BASE PU

(S2)
(S2)

AMORTIGUADOR
DE CAUCHO

CONJUNTO GENERAL DE LECTURA

TOMA GEAR

CONJUNTO DEL HUSILLO DEL MOTOR

Fig. 4-3

3. SLED DEL CONJUNTO BASE (FIG. 4-3) 3-3. Parrilla del engranaje
1) Quite 4 tornillos (S2). 1) Quite el tornillo (S3)
2) Desconecte el conector FFC (C1) 4. CAUCHO POSTERIOR (FIG. 4-3)
3-1. Engranaje de alimentacin
3-2. Engranaje medio

Slo para uso interno de LGE 4-4 Copyright 2008 LG Electronics. Inc.Todos los derechos reservados.
Slo con fines de capacitacin y mantenimiento
GUA ARRIBA/ABAJO

CARGA DEL ENGRANAJE

POLEA
(L6)

INSERCIN DE TORNILLO (L6)


PARA EL CONTROL DE
BASE
TORSIN (800gf ABAJO)
(L4) PRINCIPAL

CARGA DE LA CORREA

(H1)
(C2)
CONJUNTO PWB CARGANDO

(S5)
(S4)

BASE
PRINCIPAL
(S4)

(A) (A)
MONTAJE DEL ARMAZN
ARRIBA/ABAJO
(A)
(L5) (B)
GUA ARRIBA/ABAJO
FIG. (A) (B)
FIG. (B)
(C) GUA ARRIBA/ABAJO
(B)

GUA ARRIBA/ABAJO
FIG. (C)
Fig. 4-4

5. CONJUNTO DEL ARMAZN 8. CARGA DEL ENGRANAJE (FIG 4-4)


ARRIBA/ABAJO (FIG 4-4)) 9. GUA ARRIBA/ABAJO (FIG. 4-4)
Note 1) Mueva la gua arriba/abajo en la direccin que indica
Ponga la cara de la base principal hacia abajo (Ladoinferior) la flecha (A) como indica la Fig.(A)
1) Saque el tornillo (S4). 2) Tire hacia bajo de la pestaa de bloqueo (L5) y, a
2) Desbloquee la pestaa de bloqueo (L3) en la continuacin, levante la gua arriba/abajo para
separarla de la base principal.
direccin que indica la flecha y, a continuacin, Note
levante el conjunto del armazn arriba/abajo Cuando vuelva a montar, coloque la gua arriba/abajo
para separarlo de la base principal. como se indica en la Fig. C y muvala en la direccin de la
Note flecha (B) hasta que quede bloqueada por la pestaa de
Al volver a montar, mueva la gua arriba/abajo en bloqueo (L5). Confirme que la gua arriba/abajo queda en
la direccin que indica la flecha (C) hasta que posicin como puede apreciar en la Fig.(A))
quede posicionada como en la Fig.(C). 10. CARGA DEL CONJUNTO PWB (FIG. 4-4)
Al volver a montar, inserte la porcin (A) del
conjunto del armazn arriba/abajo en la porcin Note
(B) de la gua arriba/abajo como indica la Fig.(B) Ponga la cara de la base principal hacia abajo(lado inferior)
1) Quite 1 tornillo (S5)
6. CARGA DE LA CORREA (FIG 4-4) 2) Desbloquee el motor de carga (C2) del gancho (H1)
Note de la base principal.
Ponga la base principal en la posicin original (Ladosuperior) 3) Desbloquee las 2 pestaas de bloqueo (L6) y
seprelas del conjunto de carga PWB desde la base
7. POLEA (FIG. 4-4) principal.
1) Desbloquee la pestaa de bloqueo (L4) en la
direccin que indica la flecha (B) y, a continuacin, 11. BASE PRINCIPAL (FIG. 4-4)
separe la polea de la base principal.

Copyright 2008 LG Electronics. Inc.Todos los derechos reservados. 4-5 Slo para uso interno de LGE
Slo con fines de capacitacin y mantenimiento
VISTA AMPLIADA DEL MECANISMO DE LA PLETINA (DP-12TV)

A26

001

A02 002 A01

439 003
018

013

014
020

017

435
016
015B

015
015A

440
026
010

442
012A
012

A03
037

012 442
019

Slo para uso interno de LGE 4-6 Copyright 2008 LG Electronics. Inc.Todos los derechos reservados.
Slo con fines de capacitacin y mantenimiento

También podría gustarte