HT353SD PDF
HT353SD PDF
HT353SD PDF
MANUAL DE SERVICIO
RECEPTOR DVD/CD
Copyright 2008 LG Electronics. Inc.Todos los derechos reservados. 1-1 Slo para uso interno de LGE
Slo con fines de capacitacin y mantenimiento
SECCIN 1. GENERAL
MEDIDAS DE PRECAUCIN DURANTE LAS TAREAS DE CUIDADO Y MANTENIMIENTO
NOTAS RELACIONADAS CON LA MANIPULACIN DEL LECTOR
1. Notas de transporte y almacenamiento
1) El lector deber permanecer en su bolsa conductora hasta el momento inmediatamente previo al uso.
2) El lector no debe ser expuesto a presiones externas o golpes.
2. Notas de reparacin
1) El lector incluye un imn de gran tamao, y no debe acercarse nunca a materiales magnticos.
2) El lector debe ser manipulado correctamente y con cuidado, teniendo cuidado de evitar
presiones externas y golpes. Si as fuera, el resultado podra ser una avera operativa o daos
en la placa de circuito impreso.
3) Cada uno de los captadores ha sido ya ajustado individualmente a un alto nivel de precisin,
motivo por el que el punto de ajuste y los tornillos de instalacin no deben tocarse nunca.
4) El haz del lser puede daar los ojos!
No mire nunca directamente al haz del lser! Igualmente, no encienda NUNCA
la alimentacin de la pieza de salida lser (lente, etc.) del lector si estuviera daado.
Presin
Imn
Presin
Bastoncillo de algodn
6) Nunca intente desmontar el resorte del lector ejerciendo una presin excesiva. Si la lente
estuviera extremadamente sucia, aplique alcohol isoproplico al bastoncillo de algodn. (No
utilice ningn otro limpiador lquido, ya que podra daar la lente.) Tenga cuidado de no aplicar
demasiado alcohol en el bastoncillo, y no permita que el lquido entre en el interior del lector.
Slo para uso interno de LGE 1-2 Copyright 2008 LG Electronics. Inc.Todos los derechos reservados.
Slo con fines de capacitacin y mantenimiento
NOTAS RELACIONADAS CON LA REPARACIN DE REPRODUCTORES DE CD
1. Preparacin
1) Los reproductores de CD incorporan un gran nmero de CIs, as como un lector (diodo lser).
Estos componentes son muy sensibles y se ven fcilmente afectados por la electricidad esttica. En el
caso de electricidad esttica de alta tensin los componentes podran resultar daados, motivo por el
que deben manipularse con cuidado.
2) El lector est compuesto de numerosos componentes pticos y otros de gran precisin.
Por lo tanto, tenga cuidado de evitar realizar labores de reparacin o almacenamiento cuando la
temperatura o humedad son altas, en presencia de fuerte magnetismo o grandes cantidades de polvo.
2. Notas de reparacin
1) Antes de reemplazar una pieza o componente, desconecte primero el cable de alimentacin de la
unidad.
2) Todo el equipamiento, instrumentos de medicin y herramientas deben estar correctamente puestos a
tierra.
3) Debe cubrir su mesa de trabajo con una lmina conductora puesta a tierra. Al extraer el
lector lser de su bolsa conductora, no lo coloque sobre sta. (El motivo es la posibilidad
de daos a causa de la electricidad esttica.)
4) Para evitar la fuga de CA, la parte metlica del soldador deber estar puesta a tierra.
5) Todos los trabajadores debern tener conexin a tierra por medio de un brazalete especial (1M )
6) Tenga cuidado de no permitir que el lector lser entre en contacto con la ropa, a fin de
evitar que la electricidad esttica de sus prendas escape por el brazalete.
7) El haz lser del lector NUNCA debe ser dirigido hacia los ojos o la piel desnuda.
Brazalete
Resistencia
(1 Mohm)
Resistencia
Lmina
(1 Mohm)
conductora
Copyright 2008 LG Electronics. Inc.Todos los derechos reservados. 1-3 Slo para uso interno de LGE
Slo con fines de capacitacin y mantenimiento
MEDIDAS DE PRECAUCIN ESD
Dispositivos electrostticamente sensibles (ESD)
Ciertos dispositivos semiconductores (estado slido) pueden resultar fcilmente daados por la electricidad
esttica. Normalmente tales componentes son conocidos comnmente como Dispositivos electrostticamente
sensibles (ES) Ejemplos de dispositivos ESD
tpicos son los circuitos integrados y algunos transistores de efecto campo y componentes de chips semicon-
ductores. Debe utilizar las siguientes tcnicas para ayudarle a reducir las incidencias de daos en los compo-
nentes causados por la electricidad esttica.
1. Inmediatamente antes de manipular cualquier componente semiconductor o montaje equipado a tal efecto,
elimine cualquier carga electroesttica presente en su cuerpo tocando una puesta a tierra segura.
Opcionalmente, obtenga y vista un dispositivo de muequera de descarga disponible en el mercado, que
deber retirar antes de aplicar potencia a la unidad bajo prueba a fin de evitar riesgos potenciales de
descarga elctrica.
2. Despus de retirar un montaje elctrico equipado con dispositivos ESD, coloque el montaje sobre una
superficie conductora, como papel de aluminio, para evitar la acumulacin de cargas electroestticas o la
exposicin del montaje.
3. Utilice nicamente un soldador con puesta a tierra para soldar o eliminar soldaduras en los dispositivos
ESD.
4. Utilice nicamente un dispositivo de eliminacin de soldaduras antiesttico. Ciertos dispositivos de elimi-
nacin de soldaduras, no clasificados como antiestticos pueden generar cargas elctricas suficientes
como para daar los dispositivos ESD.
5. No utilice productos qumicos que incluya fren. Estos pueden generar cargas elctricas suficientes como
para daar los dispositivos ESD.
6. No saque un dispositivo ESD de repuesto de su embalaje protector hasta inmediatamente antes de su
instalacin. (La mayor parte de los dispositivos ESD de repuesto estn embalados con cables cortocircuita-
dos elctricamente entre s mediante espuma conductora, papel de aluminio o materiales conductores simi-
lares).
7. Inmediatamente antes de retirar el material protector de los cables de un dispositivo ESD de repuesto,
ponga en contacto el material protector y el armazn o montaje decir cuitos en los que se instalar el dis-
positivo.
8. Minimice los movimientos corporales durante el manejo de dispositivos ESD de repuesto ya desempaqueta-
dos. (De lo contrario el movimiento inofensivo de, por ejemplo, el roce de su ropa o levantar los pies de un
suelo enmoquetado, puede generar la electricidad esttica suficiente para daar un dispositivo ESD).
Slo para uso interno de LGE 1-4 Copyright 2008 LG Electronics. Inc.Todos los derechos reservados.
Slo con fines de capacitacin y mantenimiento
INFORMACIN DE SERVICIO PARA EEPROM(PARTE DE DVD)
ENCENDIDO
NAME HEX
OPT 1 43
Tecla Pausa del mando a distancia,
OPT 2 4C
en orden: -->1-->4-->7-->2. OPT 3 71
OPT 4 67
OPT 5 02
OPT 6 05
Presione el nmero 0~9, presione la OPT 7 FC
letra A~F (1~6 durante unos momentos) OPT 8 32
OPT 9 EC
OPT A 00
OPT B 00
Utilice la tecla de flecha ( ) para
OPT C 00
desplazar hasta la posicin adecuada y
OPT D 00
realizar cambios
OPT E 00
OPT F 00
OPT G 00
Presione una vez la tecla Pausa
Copyright 2008 LG Electronics. Inc.Todos los derechos reservados. 1-5 Slo para uso interno de LGE
Slo con fines de capacitacin y mantenimiento
INFORMACIN DE SERVICIO PARA EEPROM(PARTE DE MICOM)
ENCENDIDO
NAME HEX
OPT 1 66
FLD 00. OPT 2 4A
OPT 3 20
OPT 4 27
OPT 5 50
Utilice las teclas de direccin ( )
para desplazarse y realizar cambios
Autoapagado
Slo para uso interno de LGE 1-6 Copyright 2008 LG Electronics. Inc.Todos los derechos reservados.
Slo con fines de capacitacin y mantenimiento
CMO ACTUALIZAR LOS PROGRAMAS MICOM AUDIO Y DVD
Copyright 2008 LG Electronics. Inc.Todos los derechos reservados. 1-7 Slo para uso interno de LGE
Slo con fines de capacitacin y mantenimiento
ESPECIFICACIONES
GENERAL
Tipo de corriente Consulte la etiqueta principal
Consumo de energa Consulte la etiqueta principal
Peso 2.5 kg
Dimensiones externas 360 x 62 x 305 mm
(Ancho x Alto x Largo)
Condiciones de operacin Temperatura: desde 5C hasta 35C, Estado de operacin: Horizontal
Humedad para operacin 5% a 85%
AMPLIFICADOR
Modo envolvente Frontal: 45W + 45W (potencia de salida nominal 30W, THD 10%)
(*Dependiendo de la configuracin del Central*: 45W
modo de sonido y de la fuente, Envolvente*: 45W + 45W
puede no haber salida de sonido.)
(potencia de salida nominal 30W, 4 at 1 kHz, THD 10%)
Subwoofer*: 75W (potencia de salida nominal 60W, 8 at 30 Hz, THD 10%)
ALTAVOCES (SH33SU)
Altavoz satlite/central Subwoofer Pasivo
(SH33SU-S) (SH33SU-W)
Impedancia 4 8
Dimensiones netas 99 x 114 x 86 mm 156 x 325 x 320 mm
(anchoxaltoxprofundo)
Peso neto 0.35 kg 3.5 kg
ALTAVOCES (SH33SD)
Altavoz satlite/central Subwoofer Pasivo
(SH33SD-S) (SH33SD-W)
Impedancia 4 8
Dimensiones netas 99 x 114 x 86 mm 156 x 325 x 320 mm
(anchoxaltoxprofundo)
Peso neto 0.35 kg 3.5 kg
Slo para uso interno de LGE 1-8 Copyright 2008 LG Electronics. Inc.Todos los derechos reservados.
Slo con fines de capacitacin y mantenimiento
SECCIN 2. PARTE ELECTRICA
GUA DE SOLUCIN DE AVERAS
1. Circuito de alimentacion
CONECTAR CABLE DE
ALIMENTACIN.
ENCENDER EL EQUIPO
NO COMPROBAR CIRCUITO DE
EST ENCENDIDO? ENERGA
S COMPROBAR CIRCUITO DE
ENFOQUE
COMPROBAR DISCO
COMPROBAR NO
CIRCUITO DE COMPROBAR CIRCUITO DE AUDIO
AUDIO
ACEPTAR
Copyright 2008 LG Electronics. Inc.Todos los derechos reservados. 2-1 Slo para uso interno de LGE
Slo con fines de capacitacin y mantenimiento
2. Circuito frontal (1/2)
ENCENDIDO
NO COMPROBAR SI EL NO
Se apaga el LED rojo? VOLVER A CONECTARLO
PN103 ES CORRECTO
S S
EL DIGITRN NO COMPROBAR NO
EST ACTIVADO CON SI LA ALIMENTACIN CONSULTAR PARTE SMPS.
NORMALIDAD? FRONTAL ES
CORRECTA
S
S
COMPROBAR SI
TODOS LOS BOTONES
FUNCIONAN 1
CORRECTAMENTE
B/D FRONTAL
CORRECTO
Slo para uso interno de LGE 2-2 Copyright 2008 LG Electronics. Inc.Todos los derechos reservados.
Slo con fines de capacitacin y mantenimiento
3. Circuito frontal (2/2)
Comprobar NO
si la parte de potencia CONSULTAR POTENCIA (SMPS).
frontal es correcta.
NO
COMPROBAR SI EL
R345~R350 ES CORRECTO
Comprobar si NO
la parte de potencia frontal CONSULTAR POTENCIA (SMPS).
es correcta.
Comprobar si la forma NO
de onda del control remoto de la clavija 5 del CONSULTAR CIRCUITO MICOM.
PN301 es correcta.
Comprobar si NO
la tensin del RC2
es correcta (5 V)
Copyright 2008 LG Electronics. Inc.Todos los derechos reservados. 2-3 Slo para uso interno de LGE
Slo con fines de capacitacin y mantenimiento
4. Flujo de funcionamiento del sistema
ENCENDIDO
Mostrar LOGO
S Est cerrada S
la bandeja?
NO
S
SLED en el la
do interno?
NO
Recibe la orden
ABRIR/CERRAR?
NO
1. Ejecutar presionar la tecla y la tecla IR
2. Bucle de rutina de funcionamiento del sistema
Recibe la orden
NO CERRAR?
Slo para uso interno de LGE 2-4 Copyright 2008 LG Electronics. Inc.Todos los derechos reservados.
Slo con fines de capacitacin y mantenimiento
5. Flujo de prueba y eliminacin de errores
PRUEBA
PRUEBA
Comprobar la tensin de NO
Comprobar PARTE DE POTENCIA
CA en la PCBA (110 V
220 V)
S
Encender el PCBA
Son correctas NO
las salidas de tensin CC? (12V, 5.6V, Comprobar PARTE DE POTENCIA
3.5V, 5V,7V, 34V).
Sustituir FLASH
Copyright 2008 LG Electronics. Inc.Todos los derechos reservados. 2-5 Slo para uso interno de LGE
Slo con fines de capacitacin y mantenimiento
A
ENCENDIDO
S
Comprobar las lneas de
NO Funciona NO conexin entre FLASH y
Mostrar el LOGO? correctamente la memoria MT1389/L y si el tiempo de
flash? acceso a FLASH es o no
correcto.
S
S
Comprobar las lneas de
SDRAM funciona NO conexin entre SDRAM
correctamente? (IC504) y MT1389/L, y si el
SDRAM ha sufrido daos.
S
Comprobar el circuito
Son correctas las NO relacionado de las clavijas
salidas de VDEO Pins99, 102, 103, 104 de
MT1389/L? MT1389/L IC50.
S
Comprobar la conexin del
cable de AV al equipo de TV.
S
Comprobar la conexin del
B cable entre la PCBA principal
y el cargador. (MECHA)
Slo para uso interno de LGE 2-6 Copyright 2008 LG Electronics. Inc.Todos los derechos reservados.
Slo con fines de capacitacin y mantenimiento
B
Se desplaza el NO
SOPORTE hacia el interior NO Est alta la clavija Comprobar la lnea de
cuando no se encuentra DRV_MUTE de la unidad del conexin del DRV_MUTE
en posicin exterior? motor?
S
S
Est alta la clavija NO Comprobar el circuito
DRV_MUTE de la unidad relacionado de SLEGN.
del motor?
S
No introducir un disco y cerrar Comprobar la conexin del
la bandeja. cable con MECHA.
S
S
S
Comprobar la conexin del
cable con el cabezal de
lectura.
Copyright 2008 LG Electronics. Inc.Todos los derechos reservados. 2-7 Slo para uso interno de LGE
Slo con fines de capacitacin y mantenimiento
C
Comprobar el circuito de
Se enciende NO Son correctas las NO potencia del lser en MT1389/L
el lser durante la lectura del salidas del DVDLS y la conexin del transistor de
disco? o CDLD? potencia. (Q401, Q402).
S
S
Es correcta la Comprobar el circuito
tensin del colector del NO
transistor de potencia? relacionado en el transistor de
(Q401,Q402) potencia del lser.
S
Comprobar la conexin del
cable entre la salida del
transistor y el lector.
NO
Introducir disco? Lser apagado
NO NO Comprobar el circuito
Es correcta la IS del disco? Es correcta la salida relacionado en la seal RF del
RF en MT1389/L. MT1389/L.
S S
NO NO Comprobar el circuito
Gira correctamente Es correcta la salida
del LECTOR en relacionado con el LECTOR en
el lector? MT1389/L? MT1389/L.
S
S
NO Comprobar el circuito de
Es correcta la salida
amplificacin de control del
SPNP SPNN?
lector en la unidad del motor.
S
Comprobar la conexin del
cable entre el lector y la PCB
D
principal.
Slo para uso interno de LGE 2-8 Copyright 2008 LG Electronics. Inc.Todos los derechos reservados.
Slo con fines de capacitacin y mantenimiento
D
S
S
Es correcta NO Comprobar el circuito
la seal CD-DVDCT relacionado en la seal
en el MT1389/L. CD-DVDCT del MT1389/L.
S
Comprobar la conexin
CD_DVDCT entre IP9009 y
MT1389/L.
S S
Es correcta la NO
seal de PISTA en Comprobar conexin de PISTA
MT1389/L? en MT1389/L y la unidad del
motor.
S
Comprobar el circuito de
Es correcta NO amplifi-cacin de control de
la salida TR+ y TR-? seguimiento en la unidad
del motor.
S
Comprobar la conexin del cable
en el cabezal de lectura.
Copyright 2008 LG Electronics. Inc.Todos los derechos reservados. 2-9 Slo para uso interno de LGE
Slo con fines de capacitacin y mantenimiento
E
S
S
Comprobar el circuito rela-
Es normal la NO cionado de PWM. (Comprobar
salida del PWM IC? salida de audio en las clavijas
(IC704) Pins 55, 59, 61, 62, 68, 71, 75).
Slo para uso interno de LGE 2-10 Copyright 2008 LG Electronics. Inc.Todos los derechos reservados.
Slo con fines de capacitacin y mantenimiento
6. PROTECCIN AMP
Encendido.
Aparece continuamente NO
CORRECTO.
"PROTECTION" en el FLD.
La seal IC101 NO
de la clavija pin54 es Cambie el IC101.
"LOW" (0V)?
NO
Son normales Q701 y Q702? Recambie Q701 y Q702.
Copyright 2008 LG Electronics. Inc.Todos los derechos reservados. 2-11 Slo para uso interno de LGE
Slo con fines de capacitacin y mantenimiento
7. Circuito -COM de AUDIO (DVD y AMP)
ENCENDIDO
S NO
Aparece NO Aparece
Error del DVD NO
la Carga en el
FLD? en el FLD?
S S
NO
Aparece Sin
disco o Tiempo en
el FLD?
Comprobar NO
S parte de potencia en Consultar SMPS.
B/D principal.
Comprobar si S
la insercin Micom
de audio del DVD es
correcta.
S NO Consultar el circuito del
Comprobar oscilador
del X101. oscilador.
Comprobar NO
S
potencia.
Sustituir el IC101.
Slo para uso interno de LGE 2-12 Copyright 2008 LG Electronics. Inc.Todos los derechos reservados.
Slo con fines de capacitacin y mantenimiento
DETALLES Y FORMAS DE ONDA EN LAS PRUEBAS Y ELIMINACIN
DE ERRORES DEL SISTEMA
1. SEAL DE 27 MHz DEL RELOJ, REINICIO, FLASH R/W DEL SISTEMA
1) El reloj principal del MT1389/L se encuentra a 27 MHz (X501)
1
1
FIG 1-1
4
3 2
FIG 1-2
IC501
Copyright 2008 LG Electronics. Inc.Todos los derechos reservados. 2-13 Slo para uso interno de LGE
Slo con fines de capacitacin y mantenimiento
3) Seal de activacin de flash R/W durante la descarga (descarga)
2
2
1
FIG 1-4
2. RELOJ SDRAM
1 1
FIG 2-1
Slo para uso interno de LGE 2-14 Copyright 2008 LG Electronics. Inc.Todos los derechos reservados.
Slo con fines de capacitacin y mantenimiento
3. SEAL ABRIR/CERRAR BANDEJA
1
1
2
2
3 3
4 4
1
1
2
3
4 2
FIG 3-3
3
4
Copyright 2008 LG Electronics. Inc.Todos los derechos reservados. 2-15 Slo para uso interno de LGE
Slo con fines de capacitacin y mantenimiento
4. SEAL RELACIONADA CON EL CONTROL SLED (CONDICIN SIN DISCO)
1
2
1
3
FIG 4-1
3
4
Slo para uso interno de LGE 2-16 Copyright 2008 LG Electronics. Inc.Todos los derechos reservados.
Slo con fines de capacitacin y mantenimiento
5. SEAL RELACIONADA CON EL CONTROL DE LA LENTE (CONDICIN SIN DISCO)
2
1
FIG 5-1
3
2
1
1
2 3
2
3
FIG 6-1
Copyright 2008 LG Electronics. Inc.Todos los derechos reservados. 2-17 Slo para uso interno de LGE
Slo con fines de capacitacin y mantenimiento
7. FORMAS DE ONDA DE ESTIMACIN DEL TIPO DE DISCO
3 IC501 2
IC501
Slo para uso interno de LGE 2-18 Copyright 2008 LG Electronics. Inc.Todos los derechos reservados.
Slo con fines de capacitacin y mantenimiento
1
2
3
IC501
Copyright 2008 LG Electronics. Inc.Todos los derechos reservados. 2-19 Slo para uso interno de LGE
Slo con fines de capacitacin y mantenimiento
8. ATENCIN A LAS FORMAS DE ONDA
2
3 1
4 IC501
2
3
2
4
4
3
Slo para uso interno de LGE 2-20 Copyright 2008 LG Electronics. Inc.Todos los derechos reservados.
Slo con fines de capacitacin y mantenimiento
9. FORMAS DE ONDA DE CONTROL DEL LECTOR (CONDICIN SIN DISCO)
2
1
FIG 9-1
2
3
3
1
4
IC501
FIG 10-1(DVD)
Copyright 2008 LG Electronics. Inc.Todos los derechos reservados. 2-21 Slo para uso interno de LGE
Slo con fines de capacitacin y mantenimiento
1
3 2
4
FIG 10-2(CD)
3
4
1
1
FIG 11-1
Slo para uso interno de LGE 2-22 Copyright 2008 LG Electronics. Inc.Todos los derechos reservados.
Slo con fines de capacitacin y mantenimiento
2) Y
IC501
FIG 11-2
1) Audio I/D
ASDATA3
1 3 2
IC501
FIG 12-1
Copyright 2008 LG Electronics. Inc.Todos los derechos reservados. 2-23 Slo para uso interno de LGE
Slo con fines de capacitacin y mantenimiento
13. FORMAS DE ONDA DEL DVD Y AMP
1) 2)
3) 4)
5) 6)
4
3
Slo para uso interno de LGE 2-24 Copyright 2008 LG Electronics. Inc.Todos los derechos reservados.
Slo con fines de capacitacin y mantenimiento
DIAGRAMA DE BLOQUE INTERNO DE CIs
1. IC501 MPEG(MT1389L)
CONFIGURACIN DE PINS
ADVCM / GPIO20 /
ARF / LFE / GPIO
RFH / OPINN /
RFIN / OPOUT /
RFG / OPINP /
ADACVDD2
ADACVDD1
ARS / GPIO
ADACVSS1
ADACVSS2
AR / GPIO0
ALS / GPIO
AL / GPIO1
AVDD18_1
DACVDDA
DACVDDB
DACVSSC
APLLVDD
APLLCAP
AADVDD
AADVSS
AGND18
AVCM
CVBS
RFIP
FS
G
R
B
128
127
126
125
124
123
122
121
120
119
118
117
116
115
114
113
112
111
110
109
108
107
106
105
104
103
102
101
100
99
98
97
RFA 1 96 VREF
RFB 2 95 DACVDDC
RFC 3 94 GPIO13
RFD 4 93 SPDIF / GPIO12
RFE 5 92 GPIO11
RFF 6 91 GPIO10
AVDD18_2 7 90 DVDD18
AVDD33_1 8 89 GPIO9
XTALI 9 88 GPIO8
XTALO 10 87 GPIO7 / CKE
AGND33 11 86 RA3
V20 12 85 RA2
V14 13 84 DVDD33
REXT 14 83 RA1
MDI1 15 82 RA0
MDI2
LDO1
LDO2
AVDD33_2
16
17
18
19
MT1389L 81
80
79
78
RA10
BA1
DVSS18
BA0
DMO 20 77 RAS#
FMO 21 76 CAS#
TRAY_OPEN 22 75 RWE#
TRAY_CLOSE 23 74 RA4
TRO 24 73 RA5
FOO 25 72 RA6
FG / GPIO2 26 71 RA7
USB_DP 27 70 RA8
USB_DM 28 69 RA9
VDD33_USB 29 68 DVDD33
VSS33_USB 30 67 RA11
PAD_VRT 31 66 RCLK
VDD18_USB 32 65 DQM1
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
GPIO3 / INT#
GPIO4
GPIO6
SF_CS_
SF_DO
SF_DI
SF_CK
UP1_6 / SCL
UP1_7 / SDA
ICE
PRST#
IR
RD0
RD1
RD2
RD3
RD4
DVDD33
RD5
RD6
RD7
DVDD18
DQM0
RD15
RD14
RD13
RD12
DVSS33
RD11
RD10
RD9
RD8
Copyright 2008 LG Electronics. Inc.Todos los derechos reservados. 2-25 Slo para uso interno de LGE
Slo con fines de capacitacin y mantenimiento
1. IC501 MPEG(MT1389L)
DIAGRAMA DE BLOQUE
DVD
Debug CVBS, Y/C
PUH Port
108MHz
Component
Module TV Encoder
Video
RF Amplifier
Video DAC
Servo IO
Motor Servo
Drive Processor Video De-
Processor interlacer
Spindle
Control
FLASH MPEG-1/2/4
ROM Audio JPEG
Memory DSP
Controller Video Decoder
Internal
6ch Audio DACs
6ch Audio Analog
DRAM
outputs
System
GPIO CPU Audio Mic1
32-bit
RISC Audio Mic2
In ternal
Audio ADC
IR/VFD
MS/SD/MMC
Card MS/SD/MMC
Controller Flash Card
Slo para uso interno de LGE 2-26 Copyright 2008 LG Electronics. Inc.Todos los derechos reservados.
Slo con fines de capacitacin y mantenimiento
1. IC501 MPEG(MT1389L)
DESCRIPCIN DE PINS
Abbreviations:
SR: Slew Rate
PU: Pull Up
PD: Pull Down
SMT: Schmitt Trigger
4mA~16mA: Output buffer driving strength.
Pin Main Alt. Type Description
Analog I nterface (66)
125 RFIP Analog Input AC coupled DVD RF signal input RFIP
126 RFIN OPOUT Analog Input AC coupled DVD RF signal input RFIN
127 RFG OPINP Analog Input Main beam, RF AC input path
128 RFH OPINN Analog Input Main beam, RF AC input path
1 RFA Analog Input RF main beam input A
2 RFB Analog Input RF main beam input B
3 RFC Analog Input RF main beam input C
4 RFD Analog Input RF main beam input D
5 RFE Analog Input RF sub beam input E
6 RFF Analog Input RF sub beam input E
7 AVDD18_2 Analog power Analog 1.8V power
8 AVDD33_1 Analog power Analog 3.3V power
9 XTALI Input 27MHz crystal input
10 XTALO Output 27MHz crystal output
11 AGND33 Analog Ground Analog Ground
12 V20 Analog output Reference voltage 2.0V
13 V14 Analog output Reference voltage 1.4V
Current reference input. It generates reference current for
14 REXT Analog Input RF path. Connect an external 15K resistor to this pin and
AVSS
15 MDI1 Analog Input Laser power monitor input
16 MDI2 Analog Input Laser power monitor input
17 LDO1 Analog Output Laser driver output
18 LDO2 Analog Output Laser driver output
19 AVDD33_2 Analog Power Analog 3.3V power
20 DMO Analog Output Disk motor control output. PWM output
21 FMO Analog Output Feed motor control. PWM output
22 TRAY_OPEN Analog Output Tray PWM output/Tray open output
23 TRAY_CLOSE Analog Output Tray PWM output/Tray close output
Tracking servo output. PDM output of tracking servo
24 TRO Analog Output
compensator
Focus servo output. PDM output of focus servo
25 FOO Analog Output
compensator
1) Motor Hall sensor input
26 FG GPIO2 Analog
2) GPIO
27 USB_DP Analog Input USB port DPLUS analog pin
28 USB_DM Analog Input USB port DMINUS analog pin
29 VDD33_USB USB Power USB Power pin 3.3V
30 VSS33_USB USB Ground USB ground pin
31 PAD_VRT Analog Inout USB generating reference current
32 VDD18_USB USB Power USB Power pin 1.8V
95 DACVDDC Power Power
96 VREF Analog Bandgap reference voltage
97 FS Analog Full scale adjustment (suggest to use 560 ohm)
98 DACVSSC Ground Ground pin for video DAC circuitry
99 CVBS Analog Analog composite output
Copyright 2008 LG Electronics. Inc.Todos los derechos reservados. 2-27 Slo para uso interno de LGE
Slo con fines de capacitacin y mantenimiento
Pin Main Alt. Type Description
100 DACVDDB Power 3.3V power pin for video DAC circuitry
101 DACVDDA Power 3.3V power pin for video DAC circuitry
102 Y/G Analog Green, Y, SY, or CVBS
103 B/CB/PB Analog Blue, CB/PB, or SC
104 R/CR/PR Analog Red, CR/PR, CVBS, or SY
105 AADVSS Ground Ground pin for 2ch audio ADC circuitry
` 1) Audio ADC input 2
2) MS_CLK set B
3) MCDATA
106 AKIN2 Analog 4) Audio Mute
5) HSYN/VSYN output
6) C5
7) GPIO
1) 2ch audio ADC reference voltageC
107 ADVCM Analog 2) C6
3) GPIO
1) Audio ADC input 1
2) MS_D0 set B
3) Audio Mute
108 AKIN1 Analog
4) HSYN/VSYN output
5) C7
6) GPIO
109 AADVDD Power 3.3V power pin for 2ch audio ADC circuitry
110 APLLVDD3 Power 3.3V Power pin for audio clock circuitry
111 APLLCAP Analog InOut APLL external capacitance connection
112 ADACVSS2 Ground Ground pin for audio DAC circuitry
113 ADACVSS1 Ground Ground pin for audio DAC circuitry
1) Audio DAC sub-woofer channel output
2) While internal audio DAC not used:
114 ARF / LFE GPIO Analog Output
a. ACLK
b. GPIO
1) Audio DAC right Surround channel output
115 ARS GPIO Analog Output 2) While internal audio DAC not used:
a. ABCK
b. GPIO
1) Audio DAC right channel output
2) While internal audio DAC not used:
116 AR Analog Output a. SDATA2
b. GPIO
c. RXD2
117 AV CM Analog Audio DAC reference voltage
1) Audio DAC left channel output
2) While internal audio DAC not used:
118 AL GPIO Analog Output a. SDATA1
b. GPIO
c. RXD1
1) Audio DAC left Surround channel output
119 ALS GPIO Analog Output 2) While internal audio DAC not used:
a. ALRCK
b. GPIO
1) Audio DAC center channel output
2) While internal audio DAC not used:
120 ALF /CENTER GPIO Analog Output
a. ASDATA0
b. GPIO
121 ADACVDD1 Analog Power 3.3V power pin for audio DAC circuitry
122 ADACVDD2 Analog Power 3.3V power pin for audio DAC circuitry
123 AVDD18_1 Analog Power Analog 1.8V power
124 AGND18 Analog Ground Analog Ground
General Power/ Ground (7)
54, 90 DVDD18 Power 1.8V power pin for internal digital circuitry
Slo para uso interno de LGE 2-28 Copyright 2008 LG Electronics. Inc.Todos los derechos reservados.
Slo con fines de capacitacin y mantenimiento
Pin Main Alt. Type Description
79 DVSS18 Ground 1.8V Ground pin for internal digital circuitry
50, 68,84 DVDD33 Power 3.3V power pin for internal digital circuitry
60 DVSS Ground 3.3V Ground pin for internal digital circuitry
Micro Controller , Flash I nterface and GPIO(12)
InOut 1) General purpose IO 3
33 GPIO3 INT# 8mA, SR 2) Microcontroller external interrupt 1
PD, SMT
InOut
34 GPIO4 General purpose IO 4
4mA, PD
InOut
35 GPIO6 General purpose IO 6
4mA, PD
InOut
36 SF_CS_ 8mA, SR Serial Flash Chip Select
PU, SMT
InOut
37 SF_DO 8mA, SR Serial Flash Dout
PD, SMT
InOut
38 SF_DI 8mA, SR Serial Flash Din
PU, SMT
InOut
39 SF_CK 8mA, SR Serial Flash Clock
PD, SMT
InOut 1) Microcontroller port 1-6
40 UP1_6 SCL 8mA, SR 2) I2C clock pin
PU, SMT
InOut 1) Microcontroller port 1-7
41 UP1_7 SDA 4mA, SR 2) I2C data pin
PU, SMT
Input
42 ICE Microcontroller ICE mode enable
PD, SMT
Input
43 PRST# Power on reset input, active low
PU, SMT
Input
44 IR IR control signal input
SMT
Dram Interface (37) (Sorted by position)
InOut
45 RD0 DRAM data 0
4mA
InOut
46 RD1 DRAM data 1
4mA
InOut
47 RD2 DRAM data 2
4mA
InOut
48 RD3 DRAM data 3
4mA
InOut
49 RD4 DRAM data 4
4mA
InOut
51 RD5 DRAM data 5
4mA
InOut
52 RD6 DRAM data 6
4mA
InOut
53 RD7 DRAM data 7
4mA
InOut
55 DQM0 Data mask 0
4mA, PD
InOut
56 RD15 DRAM data 15
4mA
InOut
57 RD14 DRAM data 14
4mA
InOut
58 RD13 DRAM data 13
4mA
Copyright 2008 LG Electronics. Inc.Todos los derechos reservados. 2-29 Slo para uso interno de LGE
Slo con fines de capacitacin y mantenimiento
Pin Main Alt. Type Description
InOut
59 RD12 DRAM data 12
4mA
InOut
61 RD11 DRAM data 11
4mA
InOut
62 RD10 DRAM data 10
4mA
InOut
63 RD9 DRAM data 9
4mA
InOut
64 RD8 DRAM data 8
4mA
InOut
65 DQM1 Data mask 1
4mA, PD
InOut
66 RCLK Dram clock
4mA, PD
InOut
67 RA11 DRAM address bit 11
4mA, PD
InOut
69 RA9 DRAM address 9
4mA, PD
InOut
70 RA8 DRAM address 8
4mA, PD
InOut
71 RA7 DRAM address 7
4mA, PD
InOut
72 RA6 DRAM address 6
4mA, PD
InOut
73 RA5 DRAM address 5
4mA, PD
InOut
74 RA4 DRAM address 4
4mA, PD
Output
75 RWE# DRAM Write enable, active low
4mA, PD
Output
76 CAS# DRAM column address strobe, active low
4mA, PD
Output
77 RAS# DRAM row address strobe, active low
4mA, PD
InOut
78 BA0 DRAM bank address 0
4mA, PD
InOut
80 BA1 DRAM bank address 1
4mA, PD
InOut
81 RA10 DRAM address 10
4mA, PD
InOut
82 RA0 DRAM address 0
4mA, PD
InOut
83 RA1 DRAM address 1
4mA, PD
InOut
85 RA2 DRAM address 2
4mA, PD
InOut
86 RA3 DRAM address 3
4mA, PD
1) GPIO 7
2) Dram Clock Enable
InOut 3) MS_CLK set A
87 GPIO7 CKE
4mA, PD 4) Audio Mute
5) HSYN/VSYN input
6) C0
GPIO (6)
1) GPIO8
2) MS_BS set A
88 GPIO8 InOut 3) SD_CLK set A
4mA, PD 4) ASDATA2
5) ACLK
Slo para uso interno de LGE 2-30 Copyright 2008 LG Electronics. Inc.Todos los derechos reservados.
Slo con fines de capacitacin y mantenimiento
Pin Main Alt. Type Description
6) Audio Mute
7) HSYN/VSYN input
8) C1
1) GPIO9
2) MS_D0 set A
InOut 3) SD_CMD set A
89 GPIO9
4mA, PD 4) ASDATA1
5) ABCK
6) C2
7) RXD1
1) GPIO10
2) SD_CLK set B
3) SD_D0 set A
InOut 4) ASDATA0
91 GPIO10
4mA, PD 5) ALRCK
6) HSYN/VSYN output
7) C3
8) TXD1
1) GPIO11
2) SD_CMD set B
InOut 3) MS_BS set B
92 GPIO11 4mA, PD 4) Audio Mute
5) HSYN/VSYN output
6) C4
InOut 1) SPDIF output
93 SPDIF GPIO12
2mA, PD 2) GPIO12
1) GPIO13
InOut 2) SD_D0 set B
94 GPIO13 4mA, PD 3) ALRCK
4) Audio Mute
5) YUVCLK
Copyright 2008 LG Electronics. Inc.Todos los derechos reservados. 2-31 Slo para uso interno de LGE
Slo con fines de capacitacin y mantenimiento
2. IC401 MOTOR DRIVER
CONFIGURACIN DE PINS
DIAGRAMA DE BLOQUE
Slo para uso interno de LGE 2-32 Copyright 2008 LG Electronics. Inc.Todos los derechos reservados.
Slo con fines de capacitacin y mantenimiento
1. IC501 MPEG(MT1389L)
DESCRIPCIN DE PINS
Copyright 2008 LG Electronics. Inc.Todos los derechos reservados. 2-33 Slo para uso interno de LGE
Slo con fines de capacitacin y mantenimiento
3. IC101 MICOM1389L)
CONFIGURACIN DE PINS
PC5/DBGP0
PC7/DBGP2
PC6DBGP1
P83/AN3
P84/AN4
P85/AN5
P86/AN6
VDD3
VSS3
PC0
PC1
PC2
PC3
PC4
P30
P31
48 47 46 45 44 43 42 41 40 39 38 37 36 35 34 33
P70/INT0/T0LCP/AN8 49 32 P32/UTX1
P71/INT1/T0HCP/AN9 50 31 P33/URX1
P72/INT2/T0IN/NKIN 51 30 P34/UTX2
P73/INT3/T0IN 52 29 P35/URX2
RES 53 28 P36
XT1/AN10 54 27 P37
XT2/AN11 55 26 P27/INT5/T1IN
VSS1 56 25 P26/INT5/T1IN
LC87F5M64A
CF1 57 24 P25/INT5/T1IN
CF2 58 23 P24/INT5/T1IN/INT7
VDD1 59 22 P23INT4/T1IN
P80/AN0 60 21 P22/INT4/T1IN
P81/AN1 61 20 P21/INT4/T1IN
P82/AN2 62 19 P20/INT4/T1IN/INT6
P10/SO0 63 18 P07/T7O
P11/SI0/SB0 64 17 P06/T6O
1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16
P17/T1PWMH/BUZ
P05/CKO
P12/SCK0
P14/SI1/SB1
P15/SCK1
P16/T1PWML
P13/SO1
PWM2
PWM3
VDD2
VSS2
P00
P01
P02
P03
P04
Top view
Slo para uso interno de LGE 2-34 Copyright 2008 LG Electronics. Inc.Todos los derechos reservados.
Slo con fines de capacitacin y mantenimiento
DIAGRAMA DE BLOQUE
Interrupt control
IR PLA
Standby control
ROM correct
CF Flash ROM
generator
RC
Clock
Xtal
MRC
PC
Timer 4 Port 7
ALU
Timer 5 Port 8
Copyright 2008 LG Electronics. Inc.Todos los derechos reservados. 2-35 Slo para uso interno de LGE
Slo con fines de capacitacin y mantenimiento
1. IC501 MPEG(MT1389L)
DESCRIPCIN DE PINS
Slo para uso interno de LGE 2-36 Copyright 2008 LG Electronics. Inc.Todos los derechos reservados.
Slo con fines de capacitacin y mantenimiento
Pin Name I/O Description Option
Port 7 I/O 4-bit I/O port No
P70 to P73 I/O specifiable in 1-bit units
Pull-up resistor can be turned on and off in 1-bit units
Shared pins
P70 : INT0 input/HOLD reset input/timer 0L capture input/watchdog timer output
P71 : INT1 input/HOLD reset input/timer 0H capture input
P72 : INT2 input/HOLD reset input/timer 0 event input/timer 0L capture input/
high speed clock counter input
P73 : INT3 input (with noise filter)/timer 0 event input/timer 0H capture input
AD converter input port: AN8 (P70), AN9 (P71)
Interrupt acknowledge type
Rising/
Rising Falling H level L level
Falling
INT0 enable enable disable enable enable
INT1 enable enable disable enable enable
INT2 enable enable enable disable disable
INT3 enable enable enable disable disable
Copyright 2008 LG Electronics. Inc.Todos los derechos reservados. 2-37 Slo para uso interno de LGE
Slo con fines de capacitacin y mantenimiento
4. IC201 ADC(CS5345)
CONFIGURACIN DE PINS
SDOUT
DGND
MCLK
LRCK
OVFL
SCLK
TSTI
INT
NC
NC
NC
VD
48 47 46 45 44 43 42 41 40 39 38 37
SDA/CDOUT 1 36 VLS
SCL/CCLK 2 35 TSTO
AD0/CS 3 34 NC
AD1/CDIN 4 33 NC
VLC 5 32 AGND
RESET 6 CS5345 31 AGND
AIN3A 7 30 VA
AIN3B 8 29 PGAOUTB
AIN2A 9 28 PGAOUTA
AIN2B 10 27 AIN6B
AIN1A 11 26 AIN6A
AIN1B 12 25 MICBIAS
13 14 15 16 17 18 19 20 21 22 23 24
FILT+
VQ
TSTO
TSTO
AIN5A
AIN5B
AGND
VA
AIN4A/MICIN1
AIN4B/MICIN2
AFILTA
AFILTB
Slo para uso interno de LGE 2-38 Copyright 2008 LG Electronics. Inc.Todos los derechos reservados.
Slo con fines de capacitacin y mantenimiento
4. IC201 ADC(CS5345)
DIAGRAMA DE BLOQUE
VD VA VA
+1.8V 3.3 F
to +5V VLS PGAOUTA
0.1 F
3.3 F
PGAOUTB
MCLK
SDOUT
* 10 F 100 k
1800 pF 100
AIN1B Right Analog Input 1
INT
AIN2A Left Analog Input 2
OVFL 1800 pF * 10 F 100 100 k
RESET
Micro- * 10 F 100 k
Controller SCL/CCLK 1800 pF 100
AIN2B Right Analog Input 2
SDA/CDOUT
AD1/CDIN AIN3A Left Analog Input 3
1800 pF * 10 F 100 100 k
AD0/CS
* 10 F 100 k
1800 pF 100
2k 2k AIN3B Right Analog Input 3
See Note 1
+1.8V AIN4A/MICIN1 Left Analog Input 4
VLC
to +5V 1800 pF * 10 F 100 100 k
0.1 F
* 10 F 100 k
1800 pF 100
AIN4B/MICIN2 Right Analog Input 4
Copyright 2008 LG Electronics. Inc.Todos los derechos reservados. 2-39 Slo para uso interno de LGE
Slo con fines de capacitacin y mantenimiento
1. IC501 MPEG(MT1389L)
DESCRIPCIN DE PINS
Pin Name # Pin Description
Serial ControlData (Input/Output) - SDA is a data I/O in IC Mode. CDOUT is the output data line for
SDA/CDOUT 1
the control port interface in SPITM Mode.
SCL/CCLK 2 Serial Control Port Clock (Input) - Serial clock for the serial control port.
Address Bit 0 (IC) / Co ntrol Port Chip Select (SPI) (Input) - AD0 is a chip address pin in IC Mode;
AD0/CS 3
CS is the chip-select signal for SPI format.
Address Bit 1 (IC) / Ser ial Control Data Input (SPI) (Input) - AD1 is a chip address pin in IC Mode;
AD1/CDIN 4
CDIN is the input data line for the control port interface in SPI Mode.
ControlPort Power (Input) - Determines the required signal level for the control port interface. Refer
VLC 5
to the Recommended Operating Conditions for appropriate voltages.
RESET 6 Reset (Input) - The device enters a low-power mode when this pin is driven low.
AIN3A 7 Stereo Analog Input 3 (Input) - The full-scale level is specified in the ADC Analog Characteristics
AIN3B 8 specification table.
AIN2A 9 Stereo Analog Input 2 (Input) - The full-scale level is specified in the ADC Analog Characteristics
AIN2B 10 specification table.
AIN1A 11 Stereo Analog Input 1 (Input) - The full-scale level is specified in the ADC Analog Characteristics
AIN1B 12 specification table.
AGND 13 Analog Ground (Input) - Ground reference for the internal analog section.
VA 14 Analog Power (Input) - Positive power for the internal analog section.
AFILTA 15 Antialias Filter Connection (Output) - Antialias filter connection for the channel A ADC input.
AFILTB 16 Antialias Filter Connection (Output) - Antialias filter connection for the channel B ADC input.
VQ 17 Quiescent Voltage (Output) - Filter connection for the internal quiescent reference voltage.
TSTO 18 Test Pin (Output) - This pin must be left unconnected.
FILT+ 19 Positive Voltage Reference (Output) - Positive reference voltage for the internal sampling circuits.
TSTO 20 Test Pin - This pin must be left unconnected.
AIN4A/MICIN1 21 Stereo Analog Input 4 / MicrophoneInput 1 & 2 (Input) - The full-scale level is specified in the ADC
AIN4B/MICIN2 22 Analog Characteristics specification table.
AIN5A 23 Stereo Analog Input 5 (Input) - The full-scale level is specified in the ADC Analog Characteristics
AIN5B 24 specification table.
MicrophoneBias Supply (Output) - Low-noise bias supply for external microphone. Electrical charac-
MICBIAS 25
teristics are specified in the DC Electrical Characteristics specification table.
AIN6A 26 Stereo Analog Input 6 (Input) - The full-scale level is specified in the ADC Analog Characteristics
AIN6B 27 specification table.
PGAOUTA 28 PGA Analog AudioOutput(Output) - Either an analog output from the PGA block or high impedance.
PGAOUTB 29
VA 30 Analog Power (Input) - Positive power for the internal analog section.
31
AGND Analog Ground (Input) - Ground reference for the internal analog section.
32
33 No Connect - These pins are not connected internally and should be tied to ground to minimize any
NC
34 potential coupling effects.
TSTO 35 Test Pin (Output) - This pin must be left unconnected.
Serial Audio Interface Power (Input) - Determines the required signal level for the serial audio inter-
VLS 36
face. Refer to the Recommended Operating Conditions for appropriate voltages.
TSTI 37 Test Pin (Input) - This pin must be connected to ground.
38,
No Connect - These pins are not connected internally and should be tied to ground to minimize any
NC 39,
potential coupling effects.
40
SDOUT 41 Serial Audio Data Output (Output) - Output for twos complement serial audio data.
SCLK 42 Serial Clock (Input/Output) - Serial clock for the serial audio interface.
Left Right Clock (Input/Output) - Determines which channel, Left or Right, is currently active on the
LRCK 43
serial audio data line.
MCLK 44 Master Clock (Input/Output) - Clock source for the ADCs delta-sigma modulators.
DGND 45 Digital Ground (Input) - Ground reference for the internal digital section.
VD 46 Digital Power (Input) - Positive power for the internal digital section.
INT 47 Interrupt (Output) - Indicates an interrupt condition has occurred.
OVFL 48 Overflow (Output) - Indicates an ADC overflow condition is present.
Slo para uso interno de LGE 2-40 Copyright 2008 LG Electronics. Inc.Todos los derechos reservados.
Slo con fines de capacitacin y mantenimiento
5. IC704 PWM
CONFIGURACIN DE PINS
PWM8_M
PWM7_M
PWM6_M
PWM5_M
PWM4_M
PWM3_M
PWM2_M
PWM8_P
PWM7_P
PWM6_P
PWM5_P
PWM4_P
PWM3_P
PWM2_P
IO_VDD
IO_VDD
IO_VDD
IO_VSS
IO_VSS
IO_VSS
IO_VSS
IO_VSS
IO_VSS
DVDD
DVSS
75
74
73
72
71
70
69
68
67
66
65
64
63
62
61
60
59
58
57
56
55
54
53
52
51
OVERLOAD 76 50 IO_VSS
EPD_ENA 77 49 PWM1_P
SO/SDA 78 48 PWM1_M
SCK/SCL 79 47 IO_VDD
DVDD 80 46 PWM_HP_L_P
DVSS 81 45 PWM_HP_L_M
SI/I2C_AD0 82 44 IO_VSS
/CS/I2C_AD2
SPI/I2C
IO_VSS
XIN
83
84
85
86
PULSUS 43
42
41
40
DVSS
DVDD
PWM_HP_R_P
PWM_HP_R_M
XOUT 87 39 IO_VDD
DMIX_LRCK 88 38 IO_VSS
DMIX_BCK 89 37 PWM_SWL_P
DMIX_SDOUT 90 36 PWM_SWL_M
DVDD 91 35 DVSS
DVSS 92 34 DVDD
DMIX_MCLK 93 33 MIC_SDIN
IO_VDD 94 32 MIC_LRCK
IO_VSS 95 31 MIC_BCK
/RESET 96 30 MIC_MCLK
TEST_MODE1 97 29 IO_VDD
TEST_MODE2 98 28 IO_VSS
SCAN_ENA 99 27 EXT_MUTE
TEST_MODE3 100 26 SSDIN3
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
1
2
3
4
5
6
7
8
9
MSDIN0
MSDIN1
MSDIN2
MSDIN3
PLL_AVSS
DVSS
SSDIN0
SSDIN1
SSDIN2
PLL_DVSS
IO_VSS
PLL_AVDD
IO_VSS
IO_VSS
MLRCK
SBCK
SLRCK
IO_VSS
IO_VDD
MBCK
DVDD
IO_VDD
IO_VDD
PLL_DVDD
IO_VSS
DIAGRAMA DE BLOQUE
MBCK
MLRCK Input
MSDIN[0:3] Serial Audio
&
Output
Output
SBCK interface
MUX
SLRCK
SSDIN[0:3]
Serial DMIX_MCLK
Down Audio OLRCK
Sample OBCK
Mixer Output
Rate interface DMIX_SDOUT
Converter
Automatic
Gain PWM1_P/M
Limiter
Input PWM2_P/M
Mapper
Output Mapper
PWM3_P/M
PWM4_P/M
Bass Main Trim
Mixer EQ PWM5_P/M
MIC_MCLK Manager Volume Volume
Mic. PWM6_P/M
MIC_BCK
Input
MIC_LRCK PWM7_P/M
Processor
MIC_SDIN PWM PWM8_P/M
Modulator
Internal Clock Internal Reset PWM_HP_L_P/M
SPI/I2C
SO/SDA PWM_HP_R_P/M
SCK/SCL Host
Internal Controls Reset & Power Down
SI/I2C_AD0 Interface PWM_SWL_P/M
/CS/I2C_AD2 (I2C, SPI)
POP EPD_ENA
EXT_MUTE Crystal Power Supply
PLL NR
Oscillator OVERLOAD
XI N
XOUT
/RESET
PLL_DVDD
PLL_AVDD
PLL_DVSS
PLL_AVSS
IO_VDD
IO_VSS
DVDD
DVSS
Copyright 2008 LG Electronics. Inc.Todos los derechos reservados. 2-41 Slo para uso interno de LGE
Slo con fines de capacitacin y mantenimiento
1. IC501 MPEG(MT1389L)
DESCRIPCIN DE PINS
Slo para uso interno de LGE 2-42 Copyright 2008 LG Electronics. Inc.Todos los derechos reservados.
Slo con fines de capacitacin y mantenimiento
MIC_MCLK 30 O Main clock for external microphone input A/DC.
Clock frequency can be selected between 6.144MHz,
12.288MHz, and 24.576MHz.
MIC_BCK 31 I/O PCM bit clock input/output of external microphone.
Bit clock frequency is 3.072MHz (48kHz x 64, fixed)
MIC_LRCK 32 I/O PCM Word clock (left-right clock) input/output of external
microphone. Word clock rate is 48kHz (fixed).
MIC_SDIN 33 I PCM serial data input of external microphone.
Schmitt-Trigger input.
DMIX_MCLK 93 O Main clock for external down-mix line output D/AC.
DMIX_BCK 89 O PCM bit clock output of down-mix signal.
Bit clock frequency is 6.144MHz (96kHz x 64, fixed)
DMIX_LRCK 88 O PCM Word clock (left-right clock) output of down-mix signal.
Word clock rate is 96kHz (fixed).
DMIX_SDOUT 90 O PCM serial data output of down-mix signal.
Copyright 2008 LG Electronics. Inc.Todos los derechos reservados. 2-43 Slo para uso interno de LGE
Slo con fines de capacitacin y mantenimiento
SCK/SCL 79 I SCK for SPI mode or SCL for I2C mode.
Schmitt-Trigger input.
SI/I2C_AD0 82 I SI for SPI mode or Slave Address 0 for I2C mode.
Schmitt-Trigger input.
Internal pull-down resistor.
/CS/I2C_AD2 83 I Chip selector (CS) for SPI mode or Slave Address 2 for I2C
mode.
Schmitt-Trigger input.
Internal pull-down resistor.
Special Control Interface
EXT_MUTE 27 I External mute control input. Active High.
Assert HIGH to mute audio output.
Internal pull-down resistor.
OVERLOAD 76 I Power stage overload indication input.
Polarity is programmable. Schmitt-Trigger input.
When OVERLOAD is asserted, all PWM audio outputs go to
LOW. That shutdown process is programmable.
Internal pull-down resistor.
EPD_ENA 77 O External amplifier power device enable output. Active High.
Test Mode
TEST_MODE1 97 I Test mode selection pin 1.
In normal operation, it should be LOW or not connected.
Internal pull-down resistor.
TEST_MODE2 98 I Test mode selection pin 2.
In normal operation, it should be LOW or not connected.
Internal pull-down resistor.
SCAN_ENA 99 I Scan enable. Active High.
In normal operation, it should be LOW or not connected.
Internal pull-down resistor.
TEST_MODE3 100 I Test mode selection pin 3.
In normal operation, it should be LOW or not connected.
Internal pull-down resistor.
All inputs and bi-directional inputs are 5 Volt tolerant. The corresponding pins can be connected to the buses that can
swing between 0V and 5V. The output-only pins are not 5V tolerant and the buses they are connected to can swing only
between 0V and 3.3V.
Slo para uso interno de LGE 2-44 Copyright 2008 LG Electronics. Inc.Todos los derechos reservados.
Slo con fines de capacitacin y mantenimiento
DIAGRAMA DE CABLEADO
CABLE1
PN202
2007. 11. 30
Copyright 2008 LG Electronics. Inc.Todos los derechos reservados. 2-45 2-46 Slo para uso interno de LGE
Slo con fines de capacitacin y mantenimiento
DIAGRAMA DE BLOQUE
2007. 11. 30
Slo para uso interno de LGE 2-47 2-48 Copyright 2008 LG Electronics. Inc.Todos los derechos reservados.
Slo con fines de capacitacin y mantenimiento
DIAGRAMAS DE CIRCUITO AVISO IMPORTANTE DE SEGURIDAD LOS COMPONENTES ESPECIALES APARECEN NOTE :
12
11
10
1
NOTE) Warning
NOTE) Parts that are shaded are critical
NOTE)
NOTE)
With respect to risk of fire or
electricial shock.
2007. 11. 30
A B C D E F G H I J K L M N O P Q R S T
Copyright 2008 LG Electronics. Inc.Todos los derechos reservados. 2-49 2-50 Slo para uso interno de LGE
Slo con fines de capacitacin y mantenimiento
2. DIAGRAMA DEL CIRCUITO DE MPEG
12
11
10
2007. 11. 30
A B C D E F G H I J K L M N O P Q R S T
Slo para uso interno de LGE 2-51 2-52 Copyright 2008 LG Electronics. Inc.Todos los derechos reservados.
Slo con fines de capacitacin y mantenimiento
3. DIAGRAMA DEL CIRCUITO SERVO
12
11
10
2007. 11. 30
A B C D E F G H I J K L M N O P Q R S T
Copyright 2008 LG Electronics. Inc.Todos los derechos reservados. 2-53 2-54 Slo para uso interno de LGE
Slo con fines de capacitacin y mantenimiento
4. DIAGRAMA DEL CIRCUITO MICOM
12
11
10
2007. 11. 30
A B C D E F G H I J K L M N O P Q R S T
Slo para uso interno de LGE 2-55 2-56 Copyright 2008 LG Electronics. Inc.Todos los derechos reservados.
Slo con fines de capacitacin y mantenimiento
5. DIAGRAMA DEL CIRCUITO E/S
12
11
10
2007. 11. 30
A B C D E F G H I J K L M N O P Q R S T
Copyright 2008 LG Electronics. Inc.Todos los derechos reservados. 2-57 2-58 Slo para uso interno de LGE
Slo con fines de capacitacin y mantenimiento
6. DIAGRAMA DEL CIRCUITO DE AMP
12
11
10
2007. 11. 30
A B C D E F G H I J K L M N O P Q R S T
Slo para uso interno de LGE 2-59 2-60 Copyright 2008 LG Electronics. Inc.Todos los derechos reservados.
Slo con fines de capacitacin y mantenimiento
7. DIAGRAMA DEL CIRCUITO MIC
12
11
10
2007. 11. 30
A B C D E F G H I J K L M N O P Q R S T
Copyright 2008 LG Electronics. Inc.Todos los derechos reservados. 2-61 2-62 Slo para uso interno de LGE
Slo con fines de capacitacin y mantenimiento
8. DIAGRAMA DEL CIRCUITO FRONTAL
12
11
10
2007. 11. 30
A B C D E F G H I J K L M N O P Q R S T
Slo para uso interno de LGE 2-63 2-64 Copyright 2008 LG Electronics. Inc.Todos los derechos reservados.
Slo con fines de capacitacin y mantenimiento
9. DIAGRAMA DEL CIRCUITO TECLA
12
11
10
2007. 11. 30
A B C D E F G H I J K L M N O P Q R S T
Copyright 2008 LG Electronics. Inc.Todos los derechos reservados. 2-65 2-66 Slo para uso interno de LGE
Slo con fines de capacitacin y mantenimiento
10. DIAGRAMA DEL CIRCUITO MIC, USB Y PTB
12
11
10
2007. 11. 30
A B C D E F G H I J K L M N O P Q R S T
Slo para uso interno de LGE 2-67 2-68 Copyright 2008 LG Electronics. Inc.Todos los derechos reservados.
Slo con fines de capacitacin y mantenimiento
DIAGRAMAS DE PLACA DE CIRCUITO IMPRESO
1. DIAGRAMA DE PLACA P.C. PRINCIPAL (VISTA SUPERIOR)
Copyright 2008 LG Electronics. Inc.Todos los derechos reservados. 2-69 2-70 Slo para uso interno de LGE
Slo con fines de capacitacin y mantenimiento
DIAGRAMA DE PLACA P.C. PRINCIPAL (VISTA INFERIOR)
Slo para uso interno de LGE 2-71 2-72 Copyright 2008 LG Electronics. Inc.Todos los derechos reservados.
Slo con fines de capacitacin y mantenimiento
2. DIAGRAMA DE PLACA P.C. SMPS
Copyright 2008 LG Electronics. Inc.Todos los derechos reservados. 2-73 2-74 Slo para uso interno de LGE
Slo con fines de capacitacin y mantenimiento
3. DIAGRAMA DE PLACA P.C. TEMPORIZADOR (HT303) DIAGRAMA DE PLACA P.C. TEMPORIZADOR (HT353)
4. DIAGRAMA DE PLACA P.C. TECLA (HT303) DIAGRAMA DE PLACA P.C. TECLA (HT353)
Slo para uso interno de LGE 2-75 2-76 Copyright 2008 LG Electronics. Inc.Todos los derechos reservados.
Slo con fines de capacitacin y mantenimiento
SECCIN 3. VISTAS AMPLIADAS
NOTES) THE EXCLAMATION POINT WITHIN AN
EQUILATERAL TRIANGLE IS INTENDED
462 TO ALERT THE SERVICE PERSONNEL
SECCIN DEL ARMARIO Y ESTRUCTURA PRINCIPAL TO THE PRESENCE OF IMPORTANT
SAFETY INFORMATION IN SERVICE
LITERATURE.
463
A 250
A26
283
A
A50
B
463 463
463
A43
C
462
PN302 CABLE1
A47
MA
IN
E
SM
PS D C
D 300
PN202 465 A46
467 465
E
275
279
FR
ON A44
A41 T
JA
CK
262
261
260 261
Copyright 2008 LG Electronics. Inc.Todos los derechos reservados. 3-1 3-2 Slo para uso interno de LGE
Slo con fines de capacitacin y mantenimiento
VISTA AMPLIADA DEL MECANISMO DE LA PLETINA(DP-12TV)
A26
001
439 003
018
013
014
020
017
Slo para uso interno de LGE 3-3 3-4 Copyright 2008 LG Electronics. Inc.Todos los derechos reservados.
Slo con fines de capacitacin y mantenimiento
SECCIN DE ACCESORIOS DE EMBALAJE
804 BOLSA
803 EMBALAJE
803 EMBALAJE
802 CAJA
Copyright 2008 LG Electronics. Inc.Todos los derechos reservados. 3-5 Slo para uso interno de LGE
Slo con fines de capacitacin y mantenimiento
PARTE DE ALTAVOCES
850
Slo para uso interno de LGE 3-6 Copyright 2008 LG Electronics. Inc.Todos los derechos reservados.
Slo con fines de capacitacin y mantenimiento
2. SUBWOOFER PASIVO (SH33SD-W)
A90
952
WIRE90
950 956
954
951 955
953
Copyright 2008 LG Electronics. Inc.Todos los derechos reservados. 3-7 Slo para uso interno de LGE
Slo con fines de capacitacin y mantenimiento
Slo para uso interno de LGE Copyright 2008 LG Electronics. Inc.Todos los derechos reservados.
Slo con fines de capacitacin y mantenimiento
SECCIN 4. MECANISMO (DP-12TV)
[CONTENIDO]
VISTA AMPLIADA
1. VISTA AMPLIADA DEL MECANISMO DE LA PLETINA (DP-12TV) . . . . . . . . . . . . . . . 4-6
Copyright 2008 LG Electronics. Inc.Todos los derechos reservados. 4-1 Slo para uso interno de LGE
Slo con fines de capacitacin y mantenimiento
UBICACIN DE LAS PIEZAS DEL MECANISMO DE LA PLETINA
VISTA SUPERIOR Procedimiento Desmon Fig-
Piezas Tipo de fijacin
N inicio - taje ura
VISTA INFERIOR
Note
Al volver a montar, realice el procedimiento pero
en orden contrario.
La "parte inferior" en la columna del desmontaje
de la tabla anterior indica la pieza que debera
desmontarse en el lado inferior.
Slo para uso interno de LGE 4-2 Copyright 2008 LG Electronics. Inc.Todos los derechos reservados.
Slo con fines de capacitacin y mantenimiento
DESMONTAJE DEL MECANISMO DE LA PLETINA
BANDEJA DE
BASE PRINCIPAL DISCOS
MONTAJE DE LA
ABRAZADERA DE BRIDA DEL DISCO
LA PLACA
ABRAZADERA
MAGNTICA
BRIDA SUPERIOR
NIVELADOR
BASE PRINCIPAL
BASE PRINCIPAL
Copyright 2008 LG Electronics. Inc.Todos los derechos reservados. 4-3 Slo para uso interno de LGE
Slo con fines de capacitacin y mantenimiento
AMORTIGUADOR DE CAUCHO
Distingue las partes superiores e
inferiores (montar con cuidado)
AMORTIGUADOR
DE CAUCHO
AMORTIGUADOR Distingue las partes
superiores e inferiores
DE CAUCHO
(montar con cuidado)
BASE PU
(S2)
(S2)
AMORTIGUADOR
DE CAUCHO
TOMA GEAR
Fig. 4-3
3. SLED DEL CONJUNTO BASE (FIG. 4-3) 3-3. Parrilla del engranaje
1) Quite 4 tornillos (S2). 1) Quite el tornillo (S3)
2) Desconecte el conector FFC (C1) 4. CAUCHO POSTERIOR (FIG. 4-3)
3-1. Engranaje de alimentacin
3-2. Engranaje medio
Slo para uso interno de LGE 4-4 Copyright 2008 LG Electronics. Inc.Todos los derechos reservados.
Slo con fines de capacitacin y mantenimiento
GUA ARRIBA/ABAJO
POLEA
(L6)
CARGA DE LA CORREA
(H1)
(C2)
CONJUNTO PWB CARGANDO
(S5)
(S4)
BASE
PRINCIPAL
(S4)
(A) (A)
MONTAJE DEL ARMAZN
ARRIBA/ABAJO
(A)
(L5) (B)
GUA ARRIBA/ABAJO
FIG. (A) (B)
FIG. (B)
(C) GUA ARRIBA/ABAJO
(B)
GUA ARRIBA/ABAJO
FIG. (C)
Fig. 4-4
Copyright 2008 LG Electronics. Inc.Todos los derechos reservados. 4-5 Slo para uso interno de LGE
Slo con fines de capacitacin y mantenimiento
VISTA AMPLIADA DEL MECANISMO DE LA PLETINA (DP-12TV)
A26
001
439 003
018
013
014
020
017
435
016
015B
015
015A
440
026
010
442
012A
012
A03
037
012 442
019
Slo para uso interno de LGE 4-6 Copyright 2008 LG Electronics. Inc.Todos los derechos reservados.
Slo con fines de capacitacin y mantenimiento