TP Electronica
TP Electronica
TP Electronica
Trabajo Practico N5
Tema: Estudio del transistor como com onente! Asignatura: Electr"nica #eneral.
(ntroducci"n:
)n transistor es un dis ositi&o semiconductor con tres terminales utili'ado como am lificador e interru tor en el que una eque*a corriente o tensi"n a licada a uno de los terminales controla o modula la corriente entre los otros dos terminales. Es el com onente fundamental de la moderna electr"nica+ tanto digital como anal"gica. En los circuitos digitales se usan como interru tores+ , dis osiciones es eciales de transistores configuran las uertas l"gicas+ memorias
-A. , otros dis ositi&os/ en los circuitos anal"gicos se usan rinci almente como am lificadores.
0alores tomados
I" )*ce ' +/0, $' (&$ &'' &1$ .$' ' +*, ' ' ' ' ' ' '.'$ ' &,4$ &,'$ .,4 .,($ .,. '.( ' 1,($,3 3,$ 1,4 3,2 '.($ ' 2,33 -,3 (',3 ((,1 ((,. '.& '.4 '.. ' (',4 .' $(,2 1. 24 $ ('
' ' ' (',(( (',.. (',.(&,3 &3 &2,$ (4,2 .( 41,. ($,1 .&,3 31,4 ($,$ .$,$ 31,$
$a 'ona marcada con rojo se denomina 'ona de corte , la 'ona marcada con &erde 'ona de
2onclusiones
32on los datos obtenidos de las mediciones udimos obser&ar que cuando &ara la corriente de la base+ la corriente del colector es a roximadamente tantas &eces como lo indica el 4 5ganancia de corriente6 del transistor. 3 El transistor de uni"n bi olar+ se fabrica b1sicamente sobre un monocristal de #ermanio+ 7ilicio o Arseniuro de galio+ que tienen cualidades de semiconductores, estado intermedio entre conductores como los metales , los aislantes como el diamante. 7obre el sustrato de cristal+ se contaminan en forma mu, controlada tres 'onas+ dos de las cuales son del mismo ti o+ NPN o PNP+ quedando formadas dos uniones NP. $a 'ona N con elementos donantes de electrones 5cargas negati&as6 , la 'ona P de ace tadores o 89uecos8 5cargas ositi&as6. $a configuraci"n de uniones PN+ dan como resultado transistores PNP o NPN+ donde la letra intermedia siem re corres onde a la caracterstica de la base+ , las otras dos al emisor , al colector. 3 En una configuraci"n normal+ la uni"n emisor3base se olari'a en directa , la uni"n base3colector en in&ersa. :ebido a la agitaci"n t;rmica los ortadores de carga del emisor ueden atra&esar la barrera de otencial emisor3base , llegar a la base. A su &e'+ r1cticamente todos los ortadores que llegaron son im ulsados or el cam o el;ctrico que existe entre la base , el colector.
3$os transistores de uni"n bi olar tienen diferentes regiones o erati&as+ definidas rinci almente or la forma en que son olari'ados: -egi"n acti&a: 2uando un transistor no est1 ni en su regi"n de saturaci"n ni en la regi"n de corte entonces est1 en una regi"n intermedia+ la regi"n acti&a. En esta regi"n la corriente de colector 5(c6 de ende rinci almente de la corriente de base 5(b6+ de 4 , de las resistencias que se encuentren conectadas en el colector , emisor. Esta regi"n es la m1s im ortante si lo que se desea es utili'ar el transistor como un am lificador de se*al. -egi"n in&ersa: Al in&ertir las condiciones de olaridad del funcionamiento en modo acti&o+ el transistor bi olar entra en funcionamiento en modo in&erso. En este modo+ las regiones del colector , emisor intercambian roles. :ebido a que la ma,ora de los <=T son dise*ados ara maximi'ar la ganancia de corriente en modo acti&o+ el ar1metro beta en modo in&erso es dr1sticamente menor al resente en modo acti&o. -egi"n de corte: )n transistor est1 en corte cuando: (c > (e > ? En este caso el &oltaje entre el colector , el emisor del transistor es el &oltaje de alimentaci"n del circuito. Este caso normalmente se resenta cuando la (b >? -egi"n de saturaci"n: )n transistor est1 saturado cuando: (c > (e > (maxima
orni, !ioria, Peretto, "ie#er $%a &'(( Pgina $
En este caso la magnitud de la corriente de ende del &oltaje de alimentaci"n del circuito , de las resistencias conectadas en el colector o el emisor o en ambos. Este caso normalmente se resenta cuando la corriente de base es lo suficientemente grande como ara inducir una corriente de colector 4 &eces m1s grande. (nstrumentos utili'ados @AE: @A3BB?A <AC: :T3DED x 5 E(2%: F5:G -esistencia BH -esistencia &ariable x F Auente &ariable <AC :2 P%CE- 7)PP$@ I@E??5: Transistor NPN :DDF