Pratica Portas Logicas
Pratica Portas Logicas
Pratica Portas Logicas
o exemplo da operação XOR, uma variação da diagramas elétricos são comumente utilizados
porta OR. para comodidade. Nas equações lógicas as
entradas são geralmente representadas por
Tais operações lógicas são realizadas com as letras e as portas são representadas por
entradas do circuito, que podem ser 0 ou 1. símbolos. Nos diagramas lógicos cada porta
Cada operação vai gerar resultados diferentes tem um símbolo e estas são ligadas por linhas
para as entradas. A operação AND, por para representar as ligações. Nos diagramas
exemplo, só existe uma saída 1 quando todas elétricos é possível ver os CIs utilizados e os
as entradas forem 1 (equivale à multiplicação componentes elétricos, tais como chaves,
algébrica). A porta OR exibirá saída 1 sempre fontes de tensão, ground.
que pelo menos uma das entradas seja 1. A
porta NOT, por sua vez, sempre terá uma salda Algumas equações lógicas podem aparecer em
invertida em relação á entrada. Já a variação formas complicadas e com portas
XOR tem a propriedade de somente exibir desnecessária. Cabe ao uso da álgebra
saída 1 quando as entradas são diferentes. booleana para realizar a simplificação de tais
expressões. Há diversas propriedades e
A partir destes resultados é possível listar todas teoremas que visam simplificar ao máximo os
as entradas e sai das possíveis de um circuito. circuitos, otimizando espaço, tempo, energia e
A isto se dá o nome de tabela verdade:' A muitas vezes ajudando na prevenção de erros.
tabela verdade é útil na previsão de resultados
e na detecção de erros [1]. A primeira montagem utiliza uma porta NOR
de duas entradas e visa simplesmente observar
No dia a dia diversas situações podem ser o funcionamento da mesma.
representadas por 0 e 1, tomando os circuitos
digitais uma ferramenta poderosa para a Na segunda montagem são utilizadas portas
realização de tarefas. Há diversos modos de XOR e XNOR de três entradas, onde em um
interpretar as entradas. Alto e baixo, ligado e primeiro momento se testa os valores possíveis
desligado, presente e ausente, verdadeiro ou nas entradas. Depois fixa-se a entrada C com o
falso, aberto ou fechado, corrente ou não valor 0 na porta XOR e finalmente liga-se a
corrente. Se implementados de forma correta, porta XNOR com a entrada C fixa em 1.
estes circuitos se tornam aliados poderosas na
realização de tarefas e no processamento de Na terceira montagem é montado e observado
b) Tabela Verdade:
A B (A+B)*
0 0 1
1 0 0
3. VERIFICAÇÃO DA DO
0 1 0
FUNCIONAMENTO:
1 1 0
O funcionamento do circuito é mostrado na
c) Expressão Lógica: tabela a seguir, onde se testa as diferentes
combinações entre as chaves e os resultados
A seguinte expressão lógica se refere ao obtidos na saída (LED). Cada chave
circuito da montagem. representa a entrada lógica . A chave “A”
representa a entrada “A” e a “B” a entrada
x = (A+B)' (1)
“B” . Tem como ele abertas ou fechadas as
O estado do LED representa o nível lógico de Primeiro a tabela da porta XOR onde primeiro
saída (0- ligado e 1- desligado). é realizada a operação XOR entre as entradas
A e B. Logo após a saída desse pino é levada a
CHAVE A CHAVE B LED outra porta XOR com uma terceira entrada C:
ABERTA ABERTA LIGADO
FECHADA ABERTA DESLIGADO
ABERTA FECHADA DESLIGADO
FECHADA FECHADA DESLIGADO
TABELA 3: TABELA VERDADE DA
Montagem 2:
PORTA XOR DE TRÊS ENTRADAS
1. Descrição do Funcionamento:
a) Bloco Funcional:
ligar novamente as duas entradas à uma porta terceiro pino ligado a outra porta XOR com
XOR, mas desta vez a saída dessa operação uma terceira entrada C que está sempre em 0.
será ligada a outra porta XOR junto com uma Fazendo isso, o circuito irá se comportar como
S2 = (A B) 0 (3)
c) Expressão lógica:
d) Circuito Lógico:
As duas operações AND têm saída nos pinos 1
Y e 4Y.
O diagrama lógico apresentado a seguir
corresponde à montagem 3. Há duas entradas, Essas saídas são levadas ao CI 74LS32N, para
A e B. que são ambas invertidas em duas que seja realizada a operação lógica OR. Elas
portas NOT. Em seguida elas entram uma são conectadas aos pinos 2A e 2B do CI, tendo
porta AND. O resultado é levado à uma porta sua saída final no pino 2Y. Um led de prova
OR. Paralelamente, as duas entradas iniciais está ligado a esse pino e funciona de acordo
são levadas a uma porta AND, sem inversão, e com as saídas.
o resultado é enviado também para a porta OR.
Realizada a operação OR entre os dois FIGURA 10: ESQUEMA ELÉTRICO DA
MONTAGEM 3
resultados têm-se a saída S.
3. Verificação do Funcionamento
2. Diagrama Elétrico
O funcionamento da montagem pode ser visto
O circuito representado a seguir é o esquema
na tabela abaixo, onde se tem todas as
elétrico da montagem 3. Nele são utilizadas
combinações possíveis de chave e o resultado
duas chaves, A e B, para representarem as
que cada uma teve sobre o led. As chaves
entradas.
podem apresentar sinal 1 se estiverem fechadas
e sinal O se estiverem abertas. O led aceso
As chaves estão conectadas ao CI 74LS04N, o
representa o sinal 1 e apagado representa o
qual corresponde à portas NOT. As chaves se
sinal 0. A combinação de entradas e saídas é
ligam aos pinos 1 A e 2A, e tem saídas
compatível com a tabela verdade prevista.
respectivamente em I Y e 2Y, invertendo as
entradas. Depois os jumpers levam aos pinos I
A e I B do CI 74LS08N, que corresponde às
portas AND. Paralelamente as chaves também
são ligadas aos pinos 4A e 4B do mesmo CI,
9
Questões
FIGURA 11: LIGAÇÃO AND DE 3
1. Comentar a diferença entre diagrama lógico,
ENTRADAS
diagrama de pinos e diagrama elétrico.
REFERÊNCIAS ---------------------------------------------------------
---------------------------------------------------------
[1] TOCCI, Ronald Jr.; WIDNER, Neal, S.;
MOSS. Gregory L. Sistemas Digitais. 10ed. ---------------------------------------------------------
Pearson Prentice Hall, 2008. Capitulo 3. ---------------------------------------------------------
V. RESULTADOS E DISCUSSÕES ---------------------------------------------------------
--------------------------------------------------------- ---------------------------------------------------------
--------------------------------------------------------- ---------------------------------------------------------
--------------------------------------------------------- ---------------------------------------------------------
--------------------------------------------------------- ---------------------------------------------------------
--------------------------------------------------------- ---------------------------------------------------------
--------------------------------------------------------- ---------------------------------------------------------
--------------------------------------------------------- ---------------------------------------------------------
--------------------------------------------------------- ---------------------------------------------------------
--------------------------------------------------------- ---------------------------------------------------------
--------------------------------------------------------- ---------------------------------------------------------
--------------------------------------------------------- ---------------------------------------------------------
--------------------------------------------------------- ---------------------------------------------------------
--------------------------------------------------------- ---------------------------------------------------------
--------------------------------------------------------- ---------------------------------------------------------
--------------------------------------------------------- ---------------------------------------------------------
--------------------------------------------------------- ---------------------------------------------------------
--------------------------------------------------------- ---------------------------------------------------------
--------------------------------------------------------- ---------------------------------------------------------
--------------------------------------------------------- ---------------------------------------------------------
--------------------------------------------------------- ---------------------------------------------------------
--------------------------------------------------------- ---------------------------------------------------------
--------------------------------------------------------- ---------------------------------------------------------
--------------------------------------------------------- ---------------------------------------------------------
--------------------------------------------------------- ---------------------------------------------------------
--------------------------------------------------------- ---------------------------------------------------------
--------------------------------------------------------- ---------------------------------------------------------
--------------------------------------------------------- ---------------------------------------------------------
--------------------------------------------------------- ---------------------------------------------------------
--------------------------------------------------------- ---------------------------------------------------------
--------------------------------------------------------- ---------------------------------------------------------
--------------------------------------------------------- ---------------------------------------------------------