Compte Rendu Electronique Numerique (MAJID Amine)
Compte Rendu Electronique Numerique (MAJID Amine)
Compte Rendu Electronique Numerique (MAJID Amine)
13
Amine MAJID
2-Partie pratique :
Fig 1 :
Table de vérité :
A B C D S
0 0 1 1 0
0 1 0 1 1
1 0 1 0 1
1 1 1 1 0
Fig ; 2
Table de vérité :
A B C D S
0 0 1 1 0
0 1 1 0 1
1 0 0 1 1
1 1 1 1 0
TP 2 : L’ADDITIONNEUR
1.Additionneur :
1.1 Demi additionneur :
Figure 1 :
Table 1 :
A B Cout S
0 0 0 0
0 1 0 1
1 0 0 1
1 1 1 0
1.2 Additionneur complet :
Figure :
2.Partie pratique :
1.Shemas :
Fig 1
Table de vérité :
Fig 2 :
Table de vérité :
A B C S R
0 0 0 0 0
0 0 1 1 0
0 1 0 1 0
0 1 1 0 1
1 0 0 1 0
1 0 1 0 1
1 1 0 0 1
1 1 1 1 1
Fig. 3 :
Table de vérité :
A B C S R
0 0 0 0 0
0 0 1 1 0
0 1 0 1 0
0 1 1 0 1
1 0 0 1 0
1 0 1 0 1
1 1 0 0 1
1 1 1 1 1
Fig 4 :
Table de vérité :
C0 A1 B1 A2 B2 S1 S2 C2
0 0 0 0 0 0 0 0
0 0 0 0 1 0 1 0
0 0 0 1 0 0 1 0
0 0 0 1 1 0 0 1
0 0 1 0 0 0 0 0
0 0 1 0 1 1 1 0
0 0 1 1 0 1 1 0
0 0 1 1 1 1 0 1
0 1 0 0 0 1 0 0
0 1 0 0 1 1 1 0
0 1 0 1 0 1 1 0
0 1 0 1 1 0 0 1
0 1 1 0 0 0 1 0
0 1 1 0 1 0 0 1
0 1 1 1 0 1 1 1
0 1 1 1 1 1 1 0
1 0 0 0 0 1 0 0
1 0 0 0 1 1 1 0
1 0 0 1 0 0 1 1
1 0 0 1 1 0 0 0
1 0 1 0 0 0 0 1
1 0 1 0 1 0 0 1
1 0 1 1 0 0 1 1
1 0 1 1 1 0 1 0
1 1 0 0 0 0 0 1
1 1 0 0 1 1 0 0
1 1 0 1 0 0 1 1
1 1 0 1 1 1 1 0
1 1 1 0 0 0 1 1
1 1 1 0 1 1 0 1
1 1 1 1 0 1 0 1
1 1 1 1 1 1 1 0
TP 3 :
Décodeurs,Multiplexeurs,Démultiplexeurs
1.Décodeurs et transcodeurs :
1.1 Décodeurs :
Table 1 :table de vérité de decodeur binaire 2 vers 4
A B V S0 S1 S2 S3
X X 0 1 1 1 1
0 0 1 0 1 1 1
0 1 1 1 0 1 1
1 0 1 1 1 0 1
1 1 1 1 1 1 0
1.2 Transcodeur :
Table 2 : table de vérité d’un transcodeur binaire 4 vers 4
Nombres D C B A T Z Y X
0 0 0 0 0 0 0 0 0
1 0 0 0 1 0 0 0 1
2 0 0 1 0 0 0 1 1
3 0 0 1 1 0 0 1 0
4 0 1 0 0 0 1 1 0
5 0 1 0 1 0 1 1 1
6 0 1 1 0 0 1 0 1
7 0 1 1 1 0 1 0 0
8 1 0 0 0 1 1 0 0
9 1 0 0 1 1 1 0 1
10 1 0 1 0 1 1 1 1
11 1 0 1 1 1 1 1 0
12 1 1 0 0 1 0 1 0
13 1 1 0 1 1 0 1 1
14 1 1 1 0 1 0 0 1
15 1 1 1 1 1 0 0 0
2.Multiplexeur et démultiplexeur :
2.1 Le multiplexeur :
Table 3 : Table de vérité d’un multiplexeur 4 vers 1 :
A B V S
X X 0 0
0 0 1 E0-
0 1 1 E1-
1 0 1 E2-
1 1 1 E3-
A B V S0 S1 S2 S3
X X 1 1 1 1 1
0 0 0 E- 1 1 1
0 1 0 1 E- 1 1
1 0 0 1 1 E- 1
1 1 0 1 1 1 E-
3- Partie Pratique :
Fig 1 :
Table de vérité :
A B V S0 S1 S2 S3
X X 0 1 1 1 1
0 0 1 0 1 1 1
0 1 1 1 0 1 1
1 0 1 1 1 0 1
1 1 1 1 1 1 0
Fig 2 :
Table de vérité :
Nombres D C B A T Z Y X
0 0 0 0 0 0 0 0 0
1 0 0 0 1 0 0 0 1
2 0 0 1 0 0 0 1 0
3 0 0 1 1 0 0 1 0
4 0 1 0 0 0 1 1 0
5 0 1 0 1 0 1 1 1
6 0 1 1 0 0 1 0 1
7 0 1 1 1 0 1 0 0
8 1 0 0 0 1 1 0 0
9 1 0 0 1 1 1 0 1
10 1 0 1 0 1 1 1 1
11 1 0 1 1 1 1 1 0
12 1 1 0 0 1 0 1 1
13 1 1 0 1 1 0 1 1
14 1 1 1 0 1 0 0 1
15 1 1 1 1 1 0 0 0
Fig 3 :
Table de vérité :
A B V S
X X 0 0
0 0 1 E0
0 1 1 E1
1 0 1 E2
1 1 1 E3
Fig 4 :
Table de vérité :
A B V S0 S1 S2 S3
X X 1 1 1 1 1
0 0 0 E 1 1 1
0 1 0 1 E 1 1
1 0 0 1 1 E 1
1 1 1 1 1 1 E