TP2 Can Cna

Télécharger au format pdf ou txt
Télécharger au format pdf ou txt
Vous êtes sur la page 1sur 8

Burkina Faso

Institut Supérieur de Génie Electrique

Ouagadougou
ISGE/IC2/2023

CYCLE D’INGENIEUR DE CONCEPTION

Convertisseur Analogique Numérique et Numérique


Analogique

RAPPORT DE TRAVAIL PRATIQUE N°2

Présenté par : Enseignant :


SIMPORE Salathia Assalthiel Mr COMPAORE Hassane
YAMEOGO Cheick Adama
I. MISE EN ŒUVRE D’UN CONVERTISSEUR NUMERIQUE ANALOGIQUE
1. Etude préliminaires
A l’aide de la documentation constructeur du DAC0808 dans le répertoire commun répondre
aux questions suivantes dans le tableau ci-dessous :

1.1 Dessiner la représentation normalisée simplifiée de ce DAC en utilisant l’extrait de la


norme CEI 60617:

⧣/∩

21 26
20 27
19 28
18 1
⧣ ∩
17 2
15 3
14 4
8} {5

1.2 Donner son nombre de bits:


Nous avons affaire à un convertisseur numérique-analogique de 8 bits.

1.3 Donnons les plages d’alimentation VCC et VEE :


4.75V ≤ VCC ≤ 5.25V
-5V ≤ VEE ≤ -16.5V

1.4 Repérons sur les schémas ci-dessous les entrées numériques et préciser quel est le bit
de poids fort.

1.5 Repérons sur les schémas ci-dessous la sortie analogique.

1.6 Donnons le nom des tensions de référence Vref(-) et Vref(+) du modèle Orcad et
préciser leurs rôles.
Le rôle de la tension de référence est de fixé le quantum de notre convertisseur.
1.7 Complétons le schéma électrique afin d’avoir un signal de sortie qui puisse évoluer de
0 à 10 V. la sortie du convertisseur sera chargée par une résistance de 100 kΩ.
1.8 Calculons la valeur du quantum q du convertisseur pour une tension d’alimentation
de 10 V, en utilisant le schéma d’application présenté page 4 de la documentation
constructeur

39.21mV

A1 A2 ... A8
A7
I0

Fixer le quantum du convertisseur

2. Simulation sous Psipce


2.1 Réaliser sous Psipce le schéma suivant dans un nouveau projet nommé
CNA1.

Figure 1: Schema de montage


2.2 - Raccorder des bornes HI (niveau haut → 1) et LO (niveau bas → 0)
correctement afin de remplir le tableau ci-après par simulation.

2.3 Mesurer la tension de tension de sortie pour chaque combinaison du


tableau de simulation.

Tableau 1:Tableau obtenue après simulation

B7 B6 B5 B4 B3 B2 B1 B0 N10 Tension de
sortie
0 0 0 0 0 0 0 0 0 0V
0 0 0 0 0 0 0 1 1 39.06mV
0 0 0 0 0 0 1 0 2 78.13mV
0 0 0 0 0 0 1 1 3 117.19mV
0 0 0 0 0 1 0 0 4 156.25 mV
0 0 0 0 0 1 0 1 5 195.31 mV
0 0 0 0 0 1 1 0 6 234.38 mV
0 0 0 0 0 1 1 1 7 273.44 mV
0 0 0 0 1 0 0 0 8 312.50 mV
0 0 0 0 1 0 0 1 9 351.56 mV
0 0 0 0 1 0 1 0 10 390.63 mV
0 0 0 0 1 0 1 1 11 429.69 mV
0 0 0 0 1 1 0 0 12 468.75 mV
0 0 0 0 1 1 0 1 13 507.81 mV
0 0 0 0 1 1 1 0 14 546.88 mV
0 0 0 0 1 1 1 1 15 585.94 mV

3. Exploitation des résultats :


3.1 Déduire de vos mesures le quantum q, comparer le à la valeur trouvée
théoriquement.
𝑉𝑚𝑎𝑥−𝑉𝑚𝑖𝑛
 théoriquement q= 28 −1
q=39.21mV
 pratiquement en simulation : q= 39.06mV
La valeur théorique du quantum est sensiblement égale à la valeur pratique
obtenue en simulation.

3.2 Donner la relation liant la tension de sortie Vs aux codes d’entrée (B7 …
B0) et au quantum q.
VS=N*q+Vmin

VS = (B7+B6+B5+B4+B3+B2+B1+B0)*q+Vmin
3.3 Calculer les codes d’entrée en binaire et en décimal afin d’obtenir les
tensions de sorties suivantes :
B7 B6 B5 B4 B3 B2 B1 B0 N10 Tension de
sortie
1 0 0 0 0 0 0 0 0 5V
0 1 0 0 0 0 0 0 0 2.5V

Figure 2: pour Vs =5V

Figure 3:pour Vs=2.5V

4. Incidence de la tension de référence VREF sur le quantum q


4.1 Pour une tension de référence VREF de 5 V puis de 18 V, calculer le
quantum q :
 VREF = 5 V → q = 19.607mV
 VREF = 18 V → q =70.28mV
4.2 On souhaite avoir un quantum q de 50 mV, proposer une solution
d’alimentation :
𝑉𝑚𝑎𝑥−𝑉𝑚𝑖𝑛
q=  Vmax = q*28 − 1  Vmax= 50mV*255
28 −1
Vmax=12.8V
Il nous faudra une alimentation de12.8V.

4.3 Tester la solution sous Pspice et faire valider par le professeur votre travail
en préparant des commentaires sur la simulation réalisée.

Figure 4:pour un quantum de 50mV

II. MISE EN ŒUVRE D’UN CONVERTISSEUR ANALOGIQUE NUMERIQUE


Manipulation : Lancer PSPICE Réaliser le schéma électrique à partir du schéma ci-dessous :

Figure 5: convertisseur Analogique-Numérique

1. La fréquence de notre signal d’entrée est de 1kHZ.


2. La fréquence d’échantillonnage est fe=1/25us  fe= 40kHZ
3. Le théorème de Shannon est respecté car fe> 2fmax.
4. Faire une simulation (Transient) du montage sur une période du signal d’entrée :

Figure 6:Courbe de simulation du montage précédent


P

Pour une certaine plage de tension, un certain code lui est attribué. C’est ce code qui est représenté
à la sortie du Bus.

III. CAN + CNA


Manipulation : Réaliser le schéma électrique à partir du schéma ci-dessous

Figure 7: schéma de simulation


1. Faire une simulation (Transient) du montage sur une période du signal d’entrée :

2. Etes-vous satisfaits du résultat obtenu ? Comment peut-on se rapprocher encore plus


du signal initial ?

On n’est pas satisfait du résultat obtenue car au départ nous avions un signal
sinusoïdal. Pour se rapprocher on peut faire traverser le signal de sortit par un filtre
passe bas R=500 ohm et c=300nF. Ainsi on aura la courbe ci-dessous :

Pour la faire encore Plus ressembler la courbe de départ nous devons amplifier le signal filtré
à travers deux AOP inverseur, pour conserver le signe positif.

Vous aimerez peut-être aussi