Notice Quartus

Télécharger au format pdf ou txt
Télécharger au format pdf ou txt
Vous êtes sur la page 1sur 16

Notice de prise en main du logiciel Quartus II

Table des matires

1 Prsentation .......................................................... 4 2 Cration d'un projet ................................................ 4 3 Saisie d'un projet .................................................... 7 3.1 Saisie graphique ............................................... 7 3.2 Saisie textuelle en VHDL .................................. 8 4 Compilation et Simulation ..................................... 10 4.1 La compilation ................................................. 10 4.2 La simulation ................................................... 11 5 Programmation d'un circuit ................................... 14 5.1 Affectation des pins ......................................... 14 5.2 Programmation du circuit ................................ 16

1. Prsentation
Quartus est un logiciel dvelopp par la socit Altera, permettant la gestion complte d'un flot de conception CPLD ou FPGA. Ce logiciel permet de faire une saisie graphique ou une description HDL (VHDL ou verilog) d'architecture numrique, d'en raliser une simulation, une synthse et une implmentation sur cible reprogrammable. Il comprend une suite de fonctions de conception au niveau systme, permettant daccder la large bibliothque dIP dAltera et un moteur de placement-routage intgrant la technologie doptimisation de la synthse physique et des solutions de vrification. De manire gnrale, un flot de conception ayant pour but la configuration de composants programmables se droulent de la manire suivante :

2. Cration d'un projet


Quartus est un logiciel qui travaille sous forme de projets c'est dire qu'il gre un design sous forme d'entits hirarchiques. Un projet est l'ensemble des fichiers d'un design que ce soit des saisies graphiques, des fichiers VHDL ou bien encore des configurations de composants (affectation de pins par exemple). Pour lancer le logiciel, on cliquera sur : Dmarrer Programmes >Altera >Quartus II 5.1 La fentre suivante s'ouvre :

Afin de crer un nouveau projet aller dans le menu : File >New Project Wizard Puis se laisser guider. Une nouvelle fentre permettant de configurer le projet apparat. Dans cette dernire trois champs sont renseigner :

- L'emplacement du rpertoire o seront stocks tous les fichiers. Il est conseill de crer un rpertoire propre afin d'assurer la sauvegarde des donnes d'une sance sur l'autre, - Le nom du projet, - Le nom de l'entit matre du projet. On appelle entit matre, le design qui correspond la couche hirarchique la plus haute. Par exemple s'il on conoit un schma nomm additionneur dans lequel il y aura plusieurs composants graphiques ou dcrit en VHDL, alors additionneur sera l'entit matre. En d'autres termes, additionneur ne dpend pas d'autres fichiers, c'est le niveau le plus haut dans le design. Cliquer sur Next, puis quand la fentre Add Files apparat recliquer sur Next. Dans la fentre suivante intitule Family & Device Settings, choisir le circuit logique programmable que l'on souhaite utiliser. Dans notre cas, nous choisirons un FPGA de la famille FLEX10K savoir le EPF10K20RC240-4 qui se trouve tre celui de la carte de TP. Bien que le nom du composant paraisse pour le moins exotique, cela nous renseigne sur : - le fait que c'est un composant reprogrammable (EP) Composant Programmable et Effaable (contrairement la srie Hard Copy HC),

- le type de famille. Ici F10K correspond la Famille FLEX10K - le nombre de portes ici 20 000, - le botier : RC correspond un botier de type RQFP dit aussi botier "ailes de mouettes: (profils des broches), - le nombre de broches : 240, - la vitesse : -4. Plus le chiffre est petit (entre 2 et 4) et plus le circuit est rapide.

Quand la fentre EDA Tool Settings apparat cliquer sur Next. Une fentre rcapitulative apparat :

Valider les choix par Finish ou bien faire Back pour des modifications ventuelles. Dans le navigateur de Projet, un onglet avec le type composant et l'entit matre apparat :

3. Saisie d'un projet


Cette tape permet de dfinir et configurer les diffrentes parties du projet. Quartus accepte plusieurs types de saisie savoir : - une saisie graphique en assemblant des symboles, - une saisie textuelle l'aide de diffrents langages (VHDL, Verilog, AHDL,...)

3.1. Saisie graphique


Pour saisir un projet en mode graphique, aller dans le menu : File >New La fentre suivante apparat :

Choisir Block Diagram/Schematic File et faire OK. Une feuille blanche se cre intitule Block1.bdf. On prendra soin de sauver cette feuille sous le nom de l'entit matre (ALU exemple). C'est maintenant cette feuille de saisie graphique qui a la hirarchie la plus haute dans le projet. Il convient maintenant d'insrer des symboles dans notre feuille. Pour cela, nous pouvons soit choisir des composants de la librairie Altera soit en crer en les dcrivant en VHDL. L'insertion d'un symbole se fait en cliquant dans la feuille avec le bouton de droite et en allant dans Insert >Symbol. La fentre suivante s'ouvre :

On remarquera sur l'onglet de gauche (Librairies), les bibliothques propres au projet (personnel) et les bibliothques natives d'Altera.

3.2. Saisie textuelle en VHDL


La saisie d'un composant VHDL se fait de la mme manire que prcdemment. Pour cela, aller dans le menu : File >New La fentre suivante apparat :

Choisir VHDL File et faire OK. Un petit diteur de texte apparat. Afin de fixer les ides, nous allons crer un petit composant ralisant un ET logique sur 4 bits par le programme suivant :
library ieee; use ieee.std_logic_1164.all; ENTITY ET4 IS PORT( a, b : IN bit_vector(3 downto 0); s : OUT bit_vector(3 downto 0)); END ET4 ; ARCHITECTURE data_flow OF ET4 IS BEGIN s<= a AND b; END data_flow ;

Une fois le code VHDL saisie, il convient de le sauver 1 (File >Save sous le nom ET4 par exemple) puis d'en vrifier la syntaxe. Pour cela, on cliquera sur l'icne entour not 1 et l'on suivra l'volution de la vrification en 2 et les diffrentes informations s'afficheront en 3.

______________________________________
Il est important de sauver le fichier sous le mme nom que l'entit. Bien que cela ne soit pas indispensable comme sous Maxplus, cela vite des intersections d'entit entre fichiers. Dans notre cas, l'entit s'appelle ET4 donc nous sauverons le fichier sous ET4.vhdl. On prendra aussi garde ne pas appeler une entit du mme nom qu'un composant natif Altera comme par exemple AND4.
1

Une fois que le fichier est OK, on peut alors crer un symbole graphique qui nous permettra d'insrer le composant dans la feuille graphique initiale (ALU). Pour cela, aller dans File Create/Update >Create Symbol File from Current File Le symbole correspondant notre composant VHDL est maintenant cr. Nous pouvons l'instancier dans la feuille graphique ALU en l'insrant comme cela est expliqu prcdemment. Normalement, le composant ET4 doit se trouver sous l'onglet Projet. Afin d'en faire une simulation, on lui adjoindra des composants d'entres/sorties (IO) permettant de reprer les signaux. Ces derniers se trouvent dans la librairie : Altera >Primitives >Pin La liaison entre les composants se fait l'aide de l'icne entour en rouge dans la fentre cidessous. On notera la diffrence entre les quipotentielles simples (trait fin) et les bus (trait large). On doit se trouver avec un schma de ce type :

Il est possible de renommer les pins en double-cliquant dessus. Une fentre de proprits apparat et il suffit de se laisser guider.

4. Compilation
Cette tape consiste maintenant compiler le schma prcdemment ralis. Durant la compilation, Quartus va raliser 4 tapes :

- La transformation des descriptions graphiques et textuelles en une structure lectronique base de portes et de registres : C'est la synthse logique. - L'tape de Fitting (ajustement) consiste voir comment les diffrentes portes et registres (produit par la synthse logique) peuvent tre placs en fonction des ressources matrielles du circuit cible (FLEX 10K20) : C'est la synthse physique. - L'assemblage consiste produire les fichiers permettant la programmation du circuit. Ce sont des fichiers au format Programmer Object Files (.pof), SRAM Object Files (.sof), Hexadecimal (Intel-Format) Output Files (.hexout), Tabular Text Files (.ttf), and Raw Binary Files (.rbf). Dans notre cas, nous utiliserons toujours le format SOF pour les FPGA et le format POF pour les CPLD. - L'analyse temporelle permet d'valuer les temps de propagation entre portes et le long des chemins choisis lors de ltape de fitting . ..... Pour lancer la compilation, cliquer sur : Processing >Compiler Tool. La fentre suivante apparait. On cliquera sur Start pour la compilation.

Normalement il ne doit pas y avoir de warning ou d'erreur. Si ce n'est pas le cas vrifiez dans la zone Processing (en bas o s'affichent les messages) la source du problme. En cliquant sur Report, on trouve une multitude d'information entre autres le pourcentage d'occupation du schma dans le circuit programmable, les temps de propagation, les frquences maximums d'utilisation etc Afin d'illustrer cette partie, on pourra par exemple lancer la commande Tools >RTL Viewer qui permet de voir comment le schma (ALU) contenant le code VHDL a t transform en portes et bascules. Cela permet de voir comment la synthse logique s'est droule. Dans notre cas, nous retrouverons bien les 4 portes AND.

10

De mme, nous pouvons visualiser la synthse physique en utilisant la commande : Tools >Technology Map Viewer On retrouve les 4 instances places dans le circuit et repres par leurs rfrences.

5. Simulation
Afin de simuler le design ralis, il convient de lui injecter des stimuli. Lorsque ces stimuli sont gnrs partir d'un fichier on dit que l'on utilise un fichier de Bench. Dans le cas prsent, nous allons simuler notre schma en gnrant les stimuli partir du Wave Editor. Pour cela, faites File >New, aller dans l'onglet Other Files et slectionnez Vector Waveform File (Fichier de simulation).

Faire une sauvegarde du fichier par File >Save en lui donnant un nom comprhensible (par exemple Simul_ALU). Le fichier sera du type .vwf. Pour changer la dure de simulation, on fera Edit >End Time et pour raliser des zooms ou voir toute la simulation, il est possible de cliquer dans la fentre avec le bouton de droite et de choisir Zoom dans le menu. Il ne reste plus qu' insrer les diffrents signaux de simulation c'est dire les signaux d'entre et les sorties. Pour cela, on fera Edit >Insert Node or Bus. Dans la fentre

11

Cliquer sur Node Finder, ce qui permet de lancer le navigateur de signaux

Dans le Node Finder, cela se droule en 5 tapes : 1. Cliquer sur list afin de faire apparatre les signaux du design, 2. Slectionner les signaux voulus, 3. Cliquer sur la flche correspondante 4. Vrifier que tous les signaux que vous voulez visualiser sont dans Selected Nodes 5. Valider par OK Cliquer sur OK dans la fentre Insert Node or Bus Les signaux apparaissent maintenant dans le visualiseur de signal. Si des bus ont t slectionns, il est possible de les "dplier" en bit bit en cliquant sur le + (Zone 1).

12

Afin de donner des valeurs de stimuli, on slectionne la souris une partie du signal (2) et avec le menu (3) on lui attribue une valeur. On notera la possibilit d'insrer automatiquement une horloge (clock) ou un compteur. En dernier lieu, il ne reste plus qu' lancer la simulation par la commande : Tools Simulator Tool. Dans cette fentre, il faut tout d'abord spcifier le fichier de simulation (par exemple Simul_ALU.wvf ) dans la partie 1. La zone 2 permet de choisir si l'on veut prendre en compte les dlais (timing) ou non (functional). Dans ce dernier cas, il faut gnrer un modle fonctionnel en cliquant sur le bouton 3. Le bouton Start(4) permet de lancer la simulation et il est possible de voir le rsultat en cliquant sur Report(5).

13

Afin de permettre le rafrachissement automatique du visualiseur de signal, il suffit de modifier une option en cliquant avec le bouton de droite sur l'entit matre (ALU) dans le Project Navigator, puis en choisissant le menu Settings. Dans la nouvelle fentre aller dans l'onglet Simulator Settings et cocher la case Overwrite simulation input file with simulation results

6. Programmation d'un circuit


C'est l'tape ultime. Pour cela, il faut assigner les pins d'entre/sortie du design aux broches du circuit physique. Si rien n'est spcifi, Quartus affectera comme bon lui semble des pins (A viter!).

6.1. Affectation des pins


Afin de choisir quelle broche physique du circuit doit tre connecte, lancer l'outil d'assignement de pins par : Assignements Pins

14

Dans la fentre correspondante, il est possible de choisir diffrents types d'assignement. Dans notre cas, nous slectionnerons dans la partie 1 l'onglet Pin. Dans le menu de gauche, prendre garde dvalider le bouton (2) permettant de faire afficher toutes les pins et bien valider le bouton (3) ne permettant l'affichage que des pins utilises. De cette manire dans la partie 4 ne doivent s'afficher que les pins utilises dans le design. Afin de raliser l'affectation, on double clique dans la colonne Location de la partie 4 au niveau de la pin voulue de manire faire apparatre un menu droulant o sont rpertories les broches disponibles du circuit.

La liste des broches utilisables pour le FPGA et sortant sur les connecteurs est donnes en annexe. On notera que certaines broches sont rserves pour des horloges, des resets, des CS (Chip Select),... ou sont directement cbles sur des priphriques tels que les afficheurs, les boutons poussoirs,...

15

Dans le cas du design de la porte NAND, on peut par exemple cbler sur chacun des poussoirs un bit de l'entre A et un bit de l'entre B, puis cbler la sortie sur une led de l'afficheur. On notera que l'tat bas est 5V et l'tat haut est 0V sans mettre des inverseurs aux entres et sorites.

6.2. Programmation du circuit


La programmation du circuit se fait via le protocole JTAG (Joint Test Action Group). Pour cela vrifier que les connections entre le PC (port parallle) et la carte via le module ByteBlaster sont oprationnelles. Si tout est bon et que la carte Altera est sous tension, lancer le programmateur par Tools Programmer, puis cliquer sur le bouton Autodetect (1). Si le PC ne dtecte pas la carte, une erreur doit apparatre du type Unable to scan device Chain. Hardware is not connected.

Vrifier dans la partie 2 que le fichier .sof est bien l et que la case Program/Configure est coche, puis cliquer sur Start.

16

Vous aimerez peut-être aussi