Informe Final Lab 2 Grupo V
Informe Final Lab 2 Grupo V
Informe Final Lab 2 Grupo V
FACULTAD DE INGENIERIA
INGENIERIA ELECTRONICA
LA PAZ – BOLIVIA
Transferencia de Registros
1. Objetivo:
. Introducción al diseño mediante el lenguaje de transferencia de registros.
2. Pre informe
2.1 Escriba el programa AHPL correspondiente a la descripción del siguiente
diagrama de flujo.
Programa Ahpl
MODULE: TRANSFER_REG
MEMORY: S [4]
INPUTS: X [4], a, b
OUTPUTS: Z [4]
1. S ← X
→(a , a ∧ b , a ∧b) ∕ (1,2,3)
2. S ← S ⊕(1,1,0,1)
3. S ← S 3 , S 0 :2
→ ( a , a ) / ( 4,5 )
4. S ← S1 : 3 , S0
→1
Z=S ⊕ X
→1
END SEQUENCE
END
Donde:
X, S, Z: vectores de 4 bits a, b: señales de control, X, a, b (ENTRADAS), Z (SALIDA)
Dibuje, utilizando registros y compuertas, los circuitos de control y datos
2.2 Explique el funcionamiento del circuito diseñado.
El circuito consta de un clear que pone en ‘0’ todas las salidas de los FF D a excepción
del primer flip flop que se pone ne ‘1’.Posteriormente se tiene las entradas X (dip-
switch), que consiste en 4 bits, este dato de transfiere a ‘S’.
Además se tiene dos entradas de control ‘a’ y ‘b’, si ’a’ está en 0 vuelve al paso ‘1’ y si
está en ‘1’ pasa al siguiente comando de control ‘b’, si esta en ‘0’ pasa a 3 y si esta en
1 va al paso 2.
2.3. Dibuje el Layout respectivo, con las especificaciones de todos los circuitos
integrados. Opcionalmente puede utilizar el chip 74LS194 para las rotaciones.
Componentes
Ci 74194
El 74LS194 es un circuito integrado que tiene dos formas de operar paralelo o serie,
en forma serie contiene cuatro salidas que pueden ser desplazados hacia la derecha o
hacia la izquierda, la dirección depende de dos pines los cuales son S1 & S0. En
forma de paralelo las salidas depende de las entradasC.
Ci 74157
Ci 7474
Especificaciones
Flip-flop de tipo: D
Retardo de propagación: 13 ns
Frecuencia: 33 MHz
Salida de Corriente: 8 mA
Tipo de Disparo: Positivo
Tipo de salida: Diferencial / Complementarias
Rango tensión de alimentación: 4.75 V a 5.25 V
Ci 7408
74LS08 Compuerta AND es un circuito integrado que consta de cuatro compuertas
AND de dos entradas independientes. Su función es realizar una multiplicación de las
entradas, siguiendo los principios básicos de una multiplicación ordinaria de números
binarios.
Modelo 74LS08
Tipo: TTL
Familia: LS
Tipo de lógica: AND/Lógica Directa
Voltaje de operación: 5.25 V a 4.75 V
Corriente: 8 mA
Temperatura de trabajo: 75 °C a 0 °C
No. de Entradas: 2
No. de Salidas: 1
Compuertas: 4
Pines: 14
Especificaciones
IC, QUAD XOR GATE, 2I / P.
Tipo lógico: Puerta XOR
Salida de corriente: 8 mA
N º de Entradas: 2
Rango tensión de alimentación: 4.75 V a 5.25 V
Rango temperatura de funcionamiento: 0 ° C a +70 ° C
Encapsulado DIP
14 pines
INFORME FINAL
4.1. Grafique los diagramas de tiempo, utilizando Wavedrom, de todos los pasos
de control, los registros y vectores de datos del punto 3.3.
a) X=1,1,1,0 a=1, b=0
Paso: 1
X 0,0,0,0
a=1 b=1
S=X,X,X,X
Paso: 2
X 1010
a=1 b=1
S=1,0,1,0
Paso: 3
X 1010
a=0 b=1
S=0,1,1,1
Paso: 4
X 1010
a=0 b=1
S=1,0,1,1
Paso: 1
X 1010
a=0 b=1
S=0,1,1,1
e) X=1,0,1,0
4.2. Modifique el programa AHPL del circuito armado en laboratorio para que el
vector S rote a la izquierda en el paso 2 y rote a la derecha en el paso 5. Dibuje
los circuitos de datos y control correspondientes, utilizando flip flops JK.
MODULO: TRANFER_REG
MEMORY: S[4]
INPUTS: X[4], a, b
OUTPUTS: Z[4]
1. S ← X
→(a , a ∧ b , a ∧b) ∕ ( 1,2,3)
2. S ← S1 : 3 , S0
3. S ← S3 , S 0 : 2
→ ( a , a ) / ( 4,5 )
4. S ← S1 : 3 , S0
→1
5. S ← S3 , S 0 : 2
Z=S ⨁ X
→1
END SEQUENCE
END
4.3. Conclusiones.