Laboratorio 05-Electronica y Circuitos Digitales-2022-I
Laboratorio 05-Electronica y Circuitos Digitales-2022-I
Laboratorio 05-Electronica y Circuitos Digitales-2022-I
CESAR VALLEJO
FACULTAD DE INGENIERIA
Y ARQUITECTURA
LABORATORIO DE ELECTRÓNICA Y CIRCUITOS DIGITALES
GUIA - INFORME Nº 5
PROFESOR :
GRUPO :
ALUMNO :
CODIGO :
NOTA:
2
EXPERIENCIA No 2: Registro PIPO
2. Ahora construiremos un registro PIPO (Parallel Input-Parallel Output) en
base a los FF – D (74LS74), para lo cual desarrollaremos el siguiente
circuito. De manera análoga este circuito secuencial posee datos de entrada
en forma paralela y salida de manera paralela.
4
EXPERIENCIA No 5: Contador Ascendente/Descendente
5. Diseñe un contador UP / DOWN de 3 bits asíncronos con pin de control
usando FF –JK, para este diseño debemos de unir la experiencia 3 y 4 antes
trabajados acondicionándole una entrada de control, a partir de la tabla de
verdad siguiente:
Tabla de Verdad del Contador UP/DOWN con pin de control (C)
DECIMAL CONTROL QC QB QA
0 0 0 0 0
1 0 0 0 1
2 0 0 1 0
3 0 0 1 1
4 0 1 0 0
5 0 1 0 1
6 0 1 1 0
7 0 1 1 1
0 0 0 0 0
7 1 1 1 1
6 1 1 1 0
5 1 1 0 1
4 1 1 0 0
3 1 0 1 1
2 1 0 1 0
1 1 0 0 1
0 1 0 0 0
7 1 1 1 1
QB = Qb*C´ + Qb´*C
QA = Qa*C´ + Qa´*C
5
EXPERIENCIA No 6: Contador Ascendente Síncrono de 2 Bits
6. Para esta experiencia desarrollaremos un contador ascendente síncrono de 2
bits usando 2 FF – JK, donde para poder hallar nuestras ecuaciones para
hacer las conexiones de los respectivos FF, haremos uso de la tabla de
excitación del FF - JK
0 1 2 3
Ponemos al alcance la tabla de excitación, que nos permitirá hallar los valores
de J y K para que se pueda completar el cuadro de diseño final
6
Tabla de excitación del Flip-Flop JK
Qn Qn+1 J K
0 0 0 X
0 1 1 X
1 0 X 1
1 1 X 0