Datasheet (4) .En - Es
Datasheet (4) .En - Es
Datasheet (4) .En - Es
com
Controlador CA-CC
CXA3810M
Descripción
El CXA3810M tiene una configuración óptima para realizar varios circuitos de fuente de alimentación de manera fácil y compacta al incluir
la corrección del factor de potencia, el controlador resonante y varias funciones de protección en un solo paquete. (Aplicaciones: circuito
de alimentación, etc.)
Características
-controlador resonante
Estructura
Paquete
SOP de 24 pines
ony se reserva el derecho de modificar los productos y las especificaciones sin previo aviso. Esta información no transmite ninguna licencia ni ninguna
implicación o de otro modo bajo ninguna patente u otro derecho. Los circuitos de aplicación que se muestran, si los hay, son ejemplos típicos que ilustran el
funcionamiento de los dispositivos. Sony no puede asumir responsabilidad por ningún problema que surja del uso de estos circuitos.
-1- E10629
1000
Disipación de potencia permitida [mW]
800
600
400
200
-2-
Diagrama de bloques
CCV
19
CCV
AC_DETIN 3
Entrada de CA
22 AC_DETOUT
Detector
AC_VRMS 4
1MΩ CCV
TSD
ES
UVLO/TSD VBGR
17 VREF
PFC PFC_ES
CCV CCV AC_VRMS ENCENDIDO APAGADO
RM_ES
1,85 V/1,65 V
50kΩ 50kΩ Pestillo NG
MODO1 2
MODO
Detector COMÚN CCV
MODO2 2 4 Control B_OK
Externo 20 B_OK
4,0 V Pestillo
RM_OFFADJ 1 1
RM_Parar RM_SS_OK
PFC_VSENSE
AC_VRMS X
X2.Y
Y
PFC_TONMAX 10
PFC_SALIDA
PFC_CS 6
PFC_OCP
V_OCP
AC_VRMS X 1/X
Dinámica
V_DPL Límite de potencia CCV
Control A tiempo
1 PFC_SALIDA
Control
PFC_ZCD 5 ZCD_Comp 1
VREF 1,5 V/1,3 V
PFC_OVP 9 0,1 µA
Voltaje_amperio
PFC_VSENSE 8
2.5V
PFC_VAO 7
RM_RT 16 CCV
RM RM
RM_FMIN 12 Fmín CNT
OSC Control CCV
RM_CS2 14 DB 300ns
18
TIERRA
-3-
Configuración de clavijas
PFC_SALIDA 1 24 MODO2
MODO1 2 23 RM_SALIDA
AC_DETIN 3 22 AC_DETOUT
AC_VRMS 4 21 RM_OUTN
PFC_ZCD 5 20 B_OK
PFC_CS 6 19 CCV
Vista superior
PFC_VAO 7 18 TIERRA
PFC_VSENSE 8 17 VREF
PFC_TONMAX 10 15 RM_CS1
RM_OFFADJ 11 14 RM_CS2
RM_FMIN 12 13 RM_SS
-4-
Tabla de pines
Conexión
Alfiler final de
Símbolo Descripción
No. proteccion
diodo
7 PFC_VAO Salida del amplificador de error de control de voltaje PFC VREF, TIERRA
13 RM_SS Configuración de temporizador de sobrecorriente y arranque suave del controlador resonante VREF, TIERRA
18 TIERRA TIERRA —
19 CCV Entrada de fuente de alimentación TIERRA
-5-
Descripción de pines
CCV
VREF
Salida del controlador de puerta PFC
Ordenador personal h
PC 1 MOSFET
1 PFC_SALIDA O VCC a GND
Nch (Conéctese a la puerta
NMOS para PFC)
Nch
TIERRA
CCV
(Conexión GND:
2 MODO1
Yo VCC a GND secuencia normal VCC
24 MODO2 2 Nch
conexión: en espera
24
modo)
TIERRA
CCV
TIERRA
CCV
Ordenador personal h
Nch
TIERRA
CCV
VREF
Nch
PFC
5 PFC_ZCD I 4,4 V a 0,6 V 5 Ordenador personal h
(Conectar al inductor de refuerzo
del devanado auxiliar)
PAGSch
TIERRA
-6-
VREF
TIERRA
VREF
TIERRA
VREF
PAGSch
TIERRA
VREF
PAGSch
Ordenador personal h
TIERRA
VREF
Ordenador personal h
Nch
TIERRA
-7-
VREF
TIERRA
VREF
Nch
controlador resonante
frecuencia mínima
12 RM_FMIN I 1,2 V ajuste
12
(Conectar al mínimo
Ordenador personal h
TIERRA
VREF
Nch PAGSch
TIERRA
VREF
controlador resonante
VREF a entrada de detección de sobrecorriente
14 RM_CS2 Yo 14
– 0.3V PC (conectar a la resistencia para detección
de corriente)
TIERRA
VREF
Ordenador personal h
controlador resonante
VREF a entrada de detección de sobrecorriente
15 RM_CS1 I
– 0.3V 15 Ordenador personal h
(conectar a la resistencia para detección
de corriente)
TIERRA
-8-
VREF
controlador resonante
PAGSch Ordenador personal h
control de frecuencia
dieciséis RM_RT I (3,5 V) (Conéctese al acoplador de
fotos para la salida
dieciséis reacción)
TIERRA
CCV
Nch
TIERRA
18 TIERRA — — — TIERRA
CCV
20 B_OK O VREF Salida de señal PFC-OK
Ordenador personal h
PC
VCC a GND 20
22
Nch Nch
22 AC_DETOUT O Salida de señal de detección de apagado de CA
TIERRA
Controlador resonante
CCV Controlador MOSFET Lowside
21 RM_OUTN O producción
(Conectar al transformador de
Ordenador personal h
accionamiento)
VCC a GND
21
Controlador resonante
23
Nch Controlador MOSFET Highside
23 RM_SALIDA O producción
(Conectar al transformador de
TIERRA
accionamiento)
-9-
Características electricas
-Bloques compartidos
(A menos que se especifique lo contrario, las condiciones son Ta = 27[-C], VCC = 12[V], MODO1 = TIERRA, MODO2 = TIERRA)
Consumo actual
Istb MODO = VCC — 700 1000 -A
en modo de espera
AC_DETIN = 1,0 V,
Consumo actual
Yo actuo PFC_VSENSE = 1,0 V — 3.0 3.5 mamá
en modo de operación
* Sin conmutación
Inicio de operación PFC vpfcon Voltaje pico AC_DETIN (aumento) 1.80 1.85 1,90 V
y voltaje de parada Vpfcoff Tensión pico AC_DETIN (caída) 1.60 1,65 1.70 V
Histéresis Vpfchys Vpfcon – Vpfcoff 0.17 0.20 0.23 V
Detección de CA
voltaje de referencia Vthach1 CA_VRMS = 7,5 V 4.675 4.875 5.075 V
Alto 1
Detección de CA
voltaje de referencia Vthach2 CA_VRMS = 2,0 V 1.1 1.3 1.5 V
Alto 2
Tiempo de retardo de detección de AC_DETIN < AC_VRMS - 65%
Tdlyacoff 6.4 8 9.6 Sra
apagado de CA (Estado B)
recuperación de CA AC_DETIN > AC_VRMS - 65%
Tdlyacon 8 10 12 Sra
tiempo de retardo de detección (Estado C)
- 10 -
Salida Bajo voltaje Vacío VCC = 18V, salida = 10mA — 0.5 1.0 V
Salida Alto voltaje vacío VCC = 18V, Isalida = –10mA 17.0 17.5 — V
6. Bloque de circuito de detección de voltaje del pin MODE (pin MODE1, MODE2)
Detección de MODO
Modelo V 5.2 — 5.6 V
voltaje bajo
Detección de MODO
Vmodeh 7.6 — 8.4 V
voltaje alto
pull-up interno
Rmodo MODO = 0.1V 35 50 sesenta y cinco k-
valor de la resistencia
7. Temporizador de reloj
- 11 -
-Bloque PFC
(A menos que se especifique lo contrario, las condiciones son Ta = 27[-C], VCC = 12[V], MODO1 = TIERRA, MODO2 = TIERRA)
Salida Bajo voltaje Vpoutl VCC = 18V, salida = 10mA — 0.03 0.1 V
Salida Alto voltaje Vboca VCC = 18V, Isalida = –10mA 17.85 17.9 — V
Hora de levantarse*1 Tpoutr VCC = 18 V, CCARGA= 1000pF — 35 100 ns
Otoño*1 tpoutf VCC = 18 V, CCARGA= 1000pF — 25 100 ns
* 1El tiempo de subida y el tiempo de caída usan VCC - 0.1 a VCC - 0.9 como voltajes de juicio.
Salida Bajo voltaje Vacío VCC = 18V, salida = 10mA — 0.5 1.0 V
Salida Alto voltaje vacío VCC = 18V, Isalida = –10mA 17.0 17.5 — V
desplegable interno
Rvrms CA_VRMS = 1,0 V 0.8 1.0 1.2 METRO-
valor de la resistencia
Descarga de CA apagada
Rvrmsdchg CA_VRMS = 7,0 V 104 130 156 k-
valor de la resistencia
Recuperación de pandeo
Detección de sobrecorriente
Vthcs1 CA_VRMS = 1,65 V 0.365 0.400 0.435 V
voltaje1
Detección de sobrecorriente
Vthcs2 CA_VRMS = 2,55 V 0.365 0.400 0.435 V
voltaje2
Detección de límite de potencia
VthDPL1 CA_VRMS = 2,55 V 0.439 0.488 0.537 V
voltaje1
Detección de límite de potencia
VthDPL1 CA_VRMS = 6,0 V 0.216 0.240 0.264 V
voltaje2
Tiempo de borrado Tléb PFC_CS = 1,0 V 200 250 300 ns
CS a DRV
Tiempo de retardo Tcsdly PFC_CS = 0V - 1V (entrada de forma 100 150 200 ns
de onda rectangular)
- 12 -
13. Bloque de circuito de salida de amplificador de error para control de voltaje PFC (pin PFC_VAO)
- 13 -
14. Bloque de circuito de control de tiempo de encendido máximo PFC (pin PFC_TONMAX)
CT = 470pF
tiempo de descarga Tdischg — — 150 ns
PFC_TONMAX = 3,3 V a 0,1 V
PFC_VSENSE = 2,0 V,
Tiempo de activación de salida PFC1 tonelada1 CA_VRMS = 2,5 V 25.74 27.68 29.62 -s
CT = 470pF
PFC_VSENSE = 2,0 V,
Tiempo de activación de salida PFC2 tonelada2 CA_VRMS = 5,0 V 6.38 7.09 7.80 -s
CT = 470pF
16. Bloque de circuito de ajuste de voltaje de parada del controlador resonante (clavija RM_OFFADJ)
- 14 -
Sobretensión PFC
Vovp11 2.857 2.922 2.981 V
voltaje de detección
- 15 -
18. Bloque de circuito de salida del controlador resonante (pines RM_OUTP, RM_OUTN)
Salida Bajo voltaje Vroutl VCC = 18V, salida = 10mA — 0.05 0.1 V
Salida Alto voltaje Vrouth VCC = 18V, Isalida = –10mA 17.9 17.95 — V
Hora de levantarse*1 Vroutr VCC = 18 V, CCARGA= 1000pF — 35 100 ns
Otoño*1 Vroutf VCC = 18 V, CCARGA= 1000pF — 35 100 ns
* 1El tiempo de subida y el tiempo de caída usan VCC - 0.1 a VCC - 0.9 como voltajes de juicio.
19. Bloque de circuito de arranque suave del controlador resonante (pin RM_SS)
20. Bloque de circuito de control de frecuencia del controlador resonante (pin RM_RT)
Oscilación máxima
Frmmax Irt = 2mA, Rfmín = 39k- 800 — — kHz
frecuencia
21. Bloque de circuito de ajuste de frecuencia mínima del controlador resonante (clavija RM_FMIN)
- dieciséis -
22. Bloque de circuito de detección de corriente del controlador resonante (clavija RM_CS1)
Lado positivo
Vcs1p Cuando RM_OUTP = Alto 0.209 0.220 0.231 V
detección
Lado negativo
Vcs1n Cuando RM_OUTN = Alto – 0.295 – 0.260 – 0.235 V
detección
CS a DRV
Tiempo de retardo de detección Tcsdly RM_CS = –0,3 V - 0,3 V 100 150 200 ns
(entrada rectangular)
23. Bloque de circuito de detección de corriente del controlador resonante (clavija RM_CS2)
Carga continua
Vcs2 Cuando RM_OUTP = Alto 0.158 0.175 0.193 V
voltaje de detección
Nota) La inspección de envío se realiza a temperatura ambiente. (El diseño está garantizado con respeto
a la fluctuación de la temperatura.)
- 17 -
Articulo
(Ta = 27-C) (Ta = –25 a +85-C) (*1) Unidad
- 18 -
Articulo
(Ta = 27-C) (Ta = –25 a +85-C) (*1) Unidad
Valor de la resistencia desplegable interna 0.8 1.0 1.2 0.8 1.0 1.2 METRO-
Valor de la resistencia de descarga de CA apagada 104 130 156 104 130 156 k-
Tensión de conmutación automática de recuperación de caída 4.95 5.10 5.25 4.95 5.10 5.25 V
Voltaje de desactivación de protección ZCD 7.14 7.29 7.44 7.14 7.29 7.44 V
Bloque de circuito de detección de sobrecorriente PFC (pin PFC_CS)
- 19 -
Articulo
(Ta = 27-C) (Ta = –25 a +85-C) (*1) Unidad
B_OK Umbral de nivel bajo 2.254 2.3 2.346 2.254 2.3 2.346 V
Voltaje de inicio de operación del controlador
2.100 2.143 2.186 2.100 2.143 2.186 V
resonante
Tensión de parada de PFC durante el modo de espera activo 1.654 1.688 1.722 1.654 1.688 1.722 V
Voltaje de cancelación de parada de PFC durante el modo de espera
1.523 1.554 1.585 1.523 1.554 1.585 V
activo
Voltaje de detección de sobretensión PFC 2.857 2.922 2.981 2.855 2.922 2.983 V
Corriente de arranque 0.05 0.1 0.2 0.05 0.1 0.2 -A
Bloque de circuito de salida del controlador resonante (pines RM_OUTP, RM_OUTN)
- 20 -
Articulo
(Ta = 27-C) (Ta = –25 a +85-C) (*1) Unidad
Detección del lado positivo 0.209 0.22 0.231 0.209 0.22 0.231 V
Detección de lado negativo – 0.295 – 0,26 – 0.235 – 0.295 – 0,26 – 0.235 V
Tiempo de retardo de detección 100 150 200 100 150 200 ns
Tiempo de máscara de detección 384 480 576 384 480 576 ns
Relación de voltaje de detección de sobrecorriente
10 15 20 10 15 20 %
cuando cae +B
Corriente de compensación del pin RM_CS1 6.6 9.5 12.5 6.6 9.5 12.5 -A
Bloque de circuito de detección de corriente del controlador resonante (pin RM_CS2)
Voltaje de detección de carga continua 0.158 0.175 0.193 0.158 0.175 0.193 V
Tiempo de máscara de detección (384) (480) (576) (384) (480) (576) ns
Tiempo de detección de carga continua — (10) — (10) s
Corriente de compensación del pin RM_CS2 – 1.0 0 1.0 – 1.0 0 1.0 -A
* 1 Las clasificaciones son valores de garantía de diseño dentro de este rango de temperatura.
* 2 Los valores de especificación a temperatura ambiente pueden no cumplirse debido a la dependencia de la temperatura.
- 21 -
Salida de compensación
DQ DQ DQ cuadrado q
CK Q CK Q CK Q RQ
CLK
CLK
Salida de compensación
Los relojes utilizados para cada tiempo de configuración se generan dividiendo la frecuencia del reloj de 1 MHz. La variación del tiempo de
configuración del filtro de vibración de 1 ms - 3 veces en el ejemplo anterior es la siguiente. Se produce una variación de 2 ms < tiempo de
configuración < 3 ms debido al tiempo de inversión de Comp out. Además, teniendo en cuenta la variación de 1 kHz del reloj básico, el
reloj de 1 ms (1024 -s) tiene una variación de 0,972 ms a 1,075 ms (-5 %), por lo que en la variación máxima, la variación del tiempo de
configuración es de 1,944 ms < configuración tiempo < 3.225 ms.
A continuación se muestra el tiempo de configuración del contador de prevención de detección errónea (cuando el reloj básico de 1 MHz no tiene variación)
utilizado para este IC.
- 22 -
R1
AC_DETIN
R2
AC_VRMS
C1
AC_65
sesenta y cinco% Vth1
Lógica AC_DETOUT
VRMS_OK
1,85 V/1,65 V
- 23 -
La Fig. 2-2 muestra el diagrama de transición de estado para el circuito de detección de CA APAGADA. Las condiciones de transición de
estado están relacionadas con las señales de entrada POR, AC65 y VRMSOK, y los valores del temporizador en cada estado. POR es la señal
de reinicio del IC, y AC65 y VRMSOK son las salidas de cada comparador que se muestra en la Fig. 2-1. 4-s: se aplica un procesamiento de
filtro de 3 veces a estas señales. La frecuencia operativa de la lógica de transición de estado es de 7,8 kHz. Además, independientemente
de las transiciones de estado que se muestran en la Fig. 2-2, se debe configurar VRMSOK2 = Alto (voltaje de clavija AC_VRMS > 1,85 V) para
obtener AC_DETOUT = Salida alta en el arranque. Después de detectar VRMSOK2 = Alto (1ms - 3 veces), AC_DETOUT pasa a Alto.
AC65 = 1
AC80 = L
después de 12 ms esperar
ESPERE C B
AC80 = H
AC_DETOUT = H AC_DETOUT = H AC_DETOUT = H
VRMSOK = H
VRMSOK = H
VRMSOK = L
ra
pe
es
AC
de
po
80
m
tie
=
de
1
s
m
8
VRMSOK = L
12 ms de tiempo de espera VRMSOK = 0
EN ESO VRNNG NG
POR = H NINGÚN
REINICIAR
no sincronizado Expresar
AC_DETOUT = L
El pin AC_DETOUT es la señal de salida para esta función, y emite alta cuando el estado de entrada de CA es normal, o
baja cuando se detecta AC APAGADO u otro estado anormal. Cambiar "L" a "H" del pin AC_DETOUT requiere detectar el
período "C" una vez o permanecer en el período "C" 10 ms o más.
- 24 -
La figura 2-3 muestra una imagen de las transiciones de estado cuando continúa la entrada de CA normal.
AC_DETIN
sesenta y cinco%
8ms 8ms
AC65
Estado lógico B C B C B
AC_DETOUT H
En las páginas siguientes se describen otros comportamientos durante el arranque o el corte de tensión de CA.
- 25 -
AC_DETIN
sesenta y cinco%
VDD
POR
AC_VRMS 1,85 V
12ms
AC_DETOUT L H
t1 t2
-Cuando se cancela POR después del encendido, el estado cambia a "INIT". AC_DETOUT es Salida baja en los
estados "RESET" e "INIT".
-Cuando el voltaje del pin AC_VRMS aumenta a 1,85 V o más en el estado "INIT", el estado cambia a
"WAIT" (t1).
-Cuando el voltaje del pin AC_DETIN excede el 65 % del voltaje del pin AC_VRMS después de que hayan transcurrido 12 ms
en el estado "WAIT", el estado cambia a "C" (t2) y comienza el ciclo de evaluación del estado normal.
- 26 -
AC_DETIN
1,85 V
(VCA = 65 Vrms)
VDD
POR
AC_VRMS 1,85 V
12ms
AC_DETOUT H
t1 t2 t3
-Cuando el voltaje del pin AC_VRMS no alcanza 1,85 V dentro de los 12 ms en el estado "INIT" después de que se
cancela POR, se considera un error de entrada de CA, el estado cambia a "VRNG" y AC_DETOUT continúa
emitiendo Low (t1).
-Cuando el IC detecta que el voltaje del pin AC_VRMS ha aumentado a 1,85 V o más en el estado "VRNG", el
estado pasa a "ESPERAR" (t2).
-Cuando el IC detecta el período "C" después de que hayan pasado 12 ms en el estado "ESPERAR", se configura la salida
AC_DETOUT = "H" (t3).
- 27 -
AC_DETIN
AC APAGADO
sesenta y cinco%
VDD
POR
AC_VRMS 1,85 V
AC_DETOUT L
t1
-Cuando el voltaje del pin AC_VRMS cae a 1,85 V o menos en el estado "WAIT", se juzga AC OFF, el
estado cambia a "VRNG" (t1). En este caso, el pin AC_DETOUT no emite "H" porque no se detecta el
período "C".
AC_DETIN AC APAGADO
sesenta y cinco%
AC_VRMS
1,85 V
25ms
AC_DETOUT L
-Cuando el voltaje del pin AC_VRMS es de 1,85 V o más, pero el voltaje del pin AC_DETIN no ha alcanzado el
65 % del voltaje del pin AC_VRMS (el estado no ha pasado a "C") dentro de los 25 ms posteriores a la
transición del estado a "WAIT", AC OFF es juzgado, el estado cambia a "NG" y AC_DETOUT emite Low. En
este caso, el pin AC_DETOUT no emite High porque no se detecta el período "C".
- 28 -
AC_DETIN
sesenta y cinco%
8Sra
AC65
Estado lógico B C B C B
AC_DETOUT H
-Cuando el voltaje del pin AC_DETIN aumenta al 65 % o más del voltaje del pin AC_VRMS dentro de los 8 ms posteriores a
la transición del estado a "B", el estado cambia a "C".
-AC_DETOUT continúa dando salida alta incluso si el voltaje AC_DETIN no disminuye a 0 V cuando el
estado continúa repitiendo el ciclo de "C" - "B" - "C".
AC_DETIN
AC APAGADO
sesenta y cinco%
8ms
AC65
Estado lógico C B NG
AC_DETOUT H L
-Cuando el voltaje del pin AC_DETIN no aumenta al 65 % o más del voltaje del pin AC_VRMS dentro de los 8
ms posteriores a la transición del estado a "B", se juzga AC OFF, el estado cambia a "NG" y AC_DETOUT
emite Low.
-Cuando el voltaje del pin AC_DETIN no cae al 65% o menos del voltaje del pin AC_VRMS después de que el
estado cambia a "C", AC OFF no se juzga y AC_DETOUT continúa emitiendo High. En otras palabras, AC
OFF no se juzga en el estado "C".
-AC APAGADO en el estado "C" se considera después de que el voltaje del pin AC_DETIN cae al 65 % o menos del
voltaje del pin AC_VRMS y el estado cambia a "B" o el voltaje del pin AC_VRMS cae a 1,85 V o menos.
- 29 -
AC_DETIN
sesenta y cinco%
AC_VRMS 1,85 V
AC65
Estado lógico NG C B C B
AC_DETOUT L H
t1
-Cuando el voltaje del pin AC_DETIN aumenta al 65 % o más del voltaje del pin AC_VRMS mientras
que el voltaje del pin AC_VRMS es de 1,85 V o más en el estado "NG", el estado cambia a "C", el
AC_DETOUT emite High (t1) y comienza el ciclo de juicio del estado normal.
AC_DETIN
sesenta y cinco%
AC_VRMS 1,85 V
AC65
12ms
AC_DETOUT L H
-Cuando el voltaje del pin AC_VRMS cae a 1,85 V o menos en el estado "NG", el estado cambia a
"VRNG".
-Cuando se ingresa CA nuevamente y el voltaje del pin AC_VRMS aumenta a 1.85 V o más, el estado cambia a
"ESPERAR". Luego, cuando la entrada de CA aumenta al 65% o más, el estado cambia a "C". Después de eso, se
configura AC_DETOUT = Salida alta y comienza el ciclo de juicio de estado normal.
- 30 -
8ms
C
Estado lógico C B NG B C B
H L H
t1 t2
-Este IC tiene la función de descargar el pin AC_VRMS en el estado "NG" para volver rápidamente al estado
de AC_DETOUT = "H" cuando se detecta AC OFF porque el voltaje de entrada de AC cambia rápidamente.
-Cuando han pasado 8 ms o más después de que el estado cambia a "B", el estado cambia a "NG" y comienza la
descarga del pin AC_VRMS (t1).
-La descarga del pin AC_VRMS continúa hasta que el voltaje del pin AC_DETIN supera el 65 % del
voltaje del pin AC_VRMS (t2) o el voltaje del pin AC_VRMS cae a 1,85 V o menos.
-Cuando el voltaje del pin AC_DETIN excede el 65% del voltaje del pin AC_VRMS, el estado cambia a
"C". y AC_DETOUT da salida a Alto (t2) y comienza el ciclo de juicio de estado normal.
- 31 -
Se pueden configurar cuatro modos normales de modo de espera, modo de inicio de secuencia, modo de inicio rápido y modo de espera activo de
acuerdo con el voltaje de entrada del pin MODE. Además, este IC tiene dos modos de prueba que se usan para configurar el controlador resonante
mínimo y para verificar el punto de sobrecorriente de PFC. La siguiente tabla muestra la configuración de voltaje de pin MODE1, MODE2 y el tiempo
de configuración de transición de modo en cada modo.
- 32 -
La Fig. 4 muestra el diagrama de transición de estado entre los modos de funcionamiento. La transición entre el modo de espera
activo y el modo de arranque rápido requiere la inversión simultánea de la lógica MODE1 y MODE2. Siempre cambie la lógica a
través de MODE1 = "L", MODE2 = "L" porque el estado puede pasar al modo de espera si el estado de MODE1 = "H", MODE2 = "H"
ocurre incluso en un segundo.
Condición de transición a
PRUEBA
se describe el modo de prueba
por separado.
ESPERA
MODO1 = L
MODO2 = L
MODO1 = L
Activo MODO2 = H Rápido
ESPERA
MODO1 = H
Puesta en marcha
MODO2 = L
ODA1 = H
METRO
ODA2 = H
METRO
MODO1 = L
MODO2 = L SEC
MODO1 = L puesta en marcha
MODO2 = H
Pestillo c condición
Pestillo c condición Pestillo c condición
satisfacerD
MODO1 = H satisfacerD satisfacerD
MODO2 = H
NG
- 33 -
Cuando se detecta que el voltaje de salida de PFC (+B) aumenta a 370 V o más, la señal B_OK pasa a salida alta. Además, cuando
se detecta que el voltaje de salida de PFC cae a 354 V o menos, la señal B_OK pasa a salida baja. Detección el tiempo de
configuración es una correspondencia de 128 s, 3 veces tanto para subida como para bajada. La Fig. 5 muestra el gráfico de
tiempos de salida de la señal B_OK. Además, la señal B_OK también es Baja durante las siguientes operaciones.
-Durante el enclavamiento NG
H
MODO1
MODO2
2.400V 2.400V
(370V) (370V)
PFC_VSENSE
(+B) 2.300V
(354V)
B_OK L
- 34 -
-Bloque PFC
Este IC tiene un circuito de control del convertidor de corrección del factor de potencia en modo de conducción crítica. La figura 6-1 describe una descripción
general del funcionamiento.
ILLINOIS
Vout
Q1
PFC_SALIDA
Extracción de bordes
1,3 V
PFC_ZCD
ZCD_Comp S q
VREF PFC_DRV
Tonmax_Comp R q
Amplificador de voltaje
PFC_VSENSE
2.5V
PFC_VAO
Este IC realiza el control de PFC en el modo de conducción crítica que aplica la autooscilación. La figura 6-2 muestra la forma de
onda de salida de cada bloque en estado estable.
t1: cuando MOSFET Q1 se enciende, SW1 se apaga y la corriente del inductor (IL) aumenta desde cero en la pendiente
Vino/L. Al mismo tiempo, la carga comienza en el capacitor interno CT1 y continúa hasta que el voltaje de CT1 alcanza
el voltaje del pin PFC_VAO. El valor del voltaje del pin PFC_VAO corresponde al voltaje de salida del PFC (Vout).
t2: Cuando el voltaje CT1 alcanza el voltaje del pin PFC_VAO, Tonmax_Comp se invierte y se emite una señal alta.
salida, la señal RESET entra en el circuito de enclavamiento RS y Q1 se apaga. Cuando Q1 se apaga, el voltaje del
inductor se invierte y se suministra corriente al lado de salida a través del diodo. Además, durante este período, la
corriente del inductor disminuye en la pendiente (Vout – Vin)/L y se genera un voltaje positivo en el devanado auxiliar
(voltaje de pin PFC_ZCD). La carga almacenada en el CT1 se descarga instantáneamente al configurar SW1 en ON.
t3: Cuando la corriente del inductor llega a 0A, el voltaje del inductor cae rápidamente y, al mismo tiempo, la
El voltaje del pin PFC_ZCD también cae. Cuando el IC detecta que el voltaje del pin PFC_ZCD ha caído a 1,3 V o menos,
la señal SET se envía al circuito de bloqueo RS, Q1 se vuelve a encender y la operación cambia al siguiente ciclo de
conmutación.
La conmutación del modo de conducción crítica continúa repitiendo las operaciones anteriores. Tenga en cuenta que el circuito
de control PFC en el modo de conducción crítica, la conmutación cambia constantemente de acuerdo con el valor instantáneo del
voltaje de entrada de CA.
- 35 -
PFC_SALIDA
Salida ZCD_Comp
Condensador de temporización
interno CT1 voltaje
Salida Tonmax_Comp
(Señal de REINICIO)
t1 t2 t3
- 36 -
PFC realiza una operación de ráfaga en el modo de espera activo. La Fig. 7-1 muestra el contorno de la operación de ráfaga de PFC. Cuando
Se detecta que el voltaje + B cae a 240 V o menos. Se inicia la operación PFC, y cuando se detecta que el voltaje + B aumenta a 260 V o más,
se detiene la operación PFC.
260V
240V
+B
PFC_SALIDA
L
La Fig. 7-2 muestra el esquema del inicio del PFC en modo de espera activo. El IC pasa del modo de espera al modo de espera
activo mediante la configuración de voltaje de MODE1 y MODE2 (t1), y el PFC se inicia y comienza la operación de ráfaga después
de una correspondencia de 1 ms - 3 veces cuando el voltaje del pin AC_VRMS es de 1,85 V o más (t2). El voltaje de sujeción de
PFC_VAO se fija en 1,2 V en el modo de espera activo. Cuando el IC pasa del modo de espera activo al modo de inicio de
secuencia (t3), el PFC cambia de funcionamiento en ráfaga a funcionamiento normal con oscilación continua.
MODO1
MODO2
1,85 V
AC_VRMS 1ms×3 veces
PFC_VAO
t1 t2 t3
- 37 -
El circuito de detección de corriente cero realiza una operación de modo de conducción crítica, por lo que este circuito detecta que la
corriente del inductor se ha convertido en 0A. La Fig. 8 muestra el diagrama del circuito equivalente. Cuando el voltaje del devanado
auxiliar del inductor conectado al pin PFC-ZCD se establece en la polaridad que se muestra en la Fig. 8, se genera un voltaje positivo en el
devanado auxiliar cuando MOSFET_Q1 está APAGADO y se genera un voltaje negativo en el devanado auxiliar l cuando MOSFET_Q1 está
encendido. Este voltaje de devanado auxiliar varía mucho según el voltaje de entrada y la configuración del circuito, por lo que se
proporcionan circuitos internos de fijación de límite superior e inferior. Se requiere una resistencia (Rzcd) para limitar el flujo de salida y
entrada de corriente al circuito de abrazadera para garantizar el funcionamiento normal del IC. Establezca el valor Rzcd para que la
corriente de este circuito de sujeción sea de -3 mA o menos.
El control de modo de umbral que utiliza la autooscilación requiere una señal de activación para realizar un
funcionamiento estable durante el arranque o en condiciones de carga ligera. Además, la señal de
activación se genera automáticamente y MOSFET_Q1 se enciende.
Además, se proporciona una función de límite de frecuencia de oscilación máxima interna (Fpfcmax) para evitar que la frecuencia de
oscilación de PFC aumente excesivamente durante una operación anormal cuando se detecta un cortocircuito en el diodo de salida u otro
estado de sobrecorriente. Después de que se detecta una sobrecorriente, la salida de PFC se apaga a la fuerza mediante el control de
pulso por pulso. En este caso, un contador (T_offmin: 4-s (típ.)) que fija temporalmente la salida de PFC baja opera mediante una señal de
detección de sobrecorriente. .La señal de PFC_ZCD se enmascara durante ese período y se genera un pulso de salida alta después de que
finaliza la operación del contador.
Q1
PFC_CS
PFC_SALIDA
Rzcd
VCC
1,5 V
Más bajo
Extracción de bordes
Abrazadera
Reiniciar
Temporizador
PFC_CS 200 µs
inversamente proporcional
a VRMS
- 38 -
El tiempo de ENCENDIDO de PFC_OUT (Tonmax) está determinado por el voltaje del pin AC_VRMS, el capacitor (Ct) conectado al
pin PFC_TONMAX y la corriente de carga (Ichg) del IC. El tiempo de ENCENDIDO máximo se obtiene mediante la siguiente
ecuación.
C
Tonmáx [-s - 0---.--3---6
=- - - -5-----
- - - - ---- - t----[-p
- - - - -F----]
- + 0.227
AC_VRMS [V]2
Cuando Ct = 470pF, AC_VRMS = 2,5 V, el tiempo máximo de encendido es de 26,5 s (típ.). Además, el tiempo de encendido del pin
PFC_OUT según el voltaje del pin PFC_VAO (Vvao) se obtiene mediante la siguiente ecuación. La tensión de compensación
(Voffset) es de 0,18 V (típ.).
El tiempo máximo de encendido está limitado por el voltaje de referencia de 3,0 V generado en el IC, aunque el voltaje de
sujeción máximo del pin PFC_VAO es de 3,3 V (típ.).Fig. 9 muestra el diagrama del circuito equivalente cerca del pin
PFC_TONMAX.
PFC_VSENSE Vvao
2.5V
PFC_VAO
VREF
CCV
AC_VRMS
S q PFC_SALIDA
Multiplicador
R q
XX2
3,0 V
PFC_TONMAX
Voffset
PFC_OUT1 Control MAX_ON
Connecticut
- 39 -
Este IC tiene una función que limita la potencia que utiliza la operación de detección de corriente mediante el pin PFC_CS como contramedida contra el devanado
de estrangulamiento y el chirrido del capacitor de película debido al control de sobrecorriente durante el arranque y la recuperación de caída de voltaje de
entrada de CA.
El umbral (Vthcs1, Vthcs2) del nivel de detección de sobrecorriente (0,4 V) se establece para el pin PFC_CS, y el voltaje del pin
PFC_OUT se reduce a la fuerza a Bajo cuando el voltaje del pin PFC_CS alcanza los 0,4 V. Además, el umbral (VthDPL1, VthDPL2)
que es el nivel de límite de potencia dinámico se establece para el pin PFC_CS, y este valor es la suma de la composición
inversamente proporcional al pin AC_VRMS y la composición de corrección proporcional al pin AC_VRMS. La composición de
corrección permite la adquisición de más potencia en el rango de voltaje de entrada de CA más alto cuando el ángulo de
conducción se vuelve más estrecho a medida que el voltaje de entrada de CA es más alto.
0,60
0.50
0.488
Ovmi
rcurr ent d mi
tectio n nivel mi
yo
0.40 0.4
Voltaje de detección FPC OCP/DPL [V]
PAGS
poder limite mivelocidad
0.30
0.240
0.20 0.200
0.10
0.040
0
1.0 2.0 3.0 4.0 5.0 6.0 7.0 8.0
AC_VRMS [V]
La figura 10-1 muestra la detección de sobrecorriente y el nivel de límite de potencia del pin PFC_CS. El voltaje de umbral del límite de
potencia se puede obtener mediante la siguiente ecuación.
1.20
VthDPL[V] = ------------------------------------- + 6,67 - 10–3- AC_VRMS [V]
AC_VRMS [V]
- 40 -
Cuando el voltaje del pin PFC_CS alcanza el umbral anterior, el voltaje del pin PFC_VAO cambia paso a paso
por el límite de potencia dinámico. Los detalles de la operación son los siguientes. El voltaje del pin
PFC_VAO se sujeta al voltaje del pin PFC_VAO anterior o inferior cuando el voltaje del pin PFC_CS alcanza el
nivel de límite de potencia dinámico.
El voltaje de la abrazadera PFC_VAO se selecciona de los seis puntos de 1,2 V a 2,7 V en incrementos de 0,3 V. Cuando el voltaje del pin
PFC_CS no alcanza el umbral del límite de potencia dinámico en el ciclo de conmutación del lado maestro, el valor de la abrazadera se
establece en el voltaje por 0,3 V más alto al comienzo del siguiente ciclo, en otras palabras, cuando se emite el pulso de ENCENDIDO del
pin PFC_OUT.
La operación de control de voltaje de abrazadera anterior se realiza cada salida de pulso ON del pin PFC_OUT. El ajuste
del voltaje de bloqueo del pin PFC_VAO evita chirridos debido a la operación de detección de sobrecorriente. La Fig. 10-2
muestra el diagrama de tiempo de la secuencia de control del voltaje de bloqueo del pin PFC_VAO.
Vthcs1
Vthdy1
PFC_CS
PFC_SALIDA
3,3 V
PFC_VAO 2,7 V
Voltaje de abrazadera 2,4 V 2,4 V
2,1 V 2,1 V
1,8 V
2.9V
2,7 V
2,4 V
PFC_VAO 2,1 V
1,8 V
- 41 -
11. Bloqueo del circuito de control de secuencia de PFC cuando se recupera la caída de entrada de CA
Este IC incorpora un circuito de control de secuencia de recuperación de PFC para evitar la sobrecorriente de PFC
cuando se recupera de una caída de voltaje de entrada de CA. avería porque la corriente de drenaje excesiva fluye
hacia el MOSFET del convertidor elevador. El circuito de control de la secuencia de recuperación realiza el
siguiente control para evitar este fenómeno. Además, el fenómeno en el que la corriente fluye desde el lado de
entrada de CA hacia la dirección de salida del PFC ocurre solo cuando el voltaje de entrada de CA es mayor que el
voltaje de salida del PFC. Cuando el voltaje de entrada de CA es más bajo que el voltaje de salida de PFC, la
operación de PFC debe iniciarse lo antes posible después de que la CA se recupere del punto de vista del tiempo
de mantenimiento del voltaje de salida. Por lo tanto, el funcionamiento de esta función varía según el voltaje de
entrada de CA. Este IC toma muestras del voltaje del pin AC_VRMS en el momento en que cambia el voltaje del pin
AC_DETOUT de "H" a "L" mediante la detección de AC OFF. Cuando el voltaje del pin AC_VRMS es superior a 5,1 V
(1), el control a continuación está habilitado, y cuando el voltaje del pin AC_VRMS es inferior a 5,1 V (2), el control a
continuación está habilitado.
El temporizador de reinicio de PFC está deshabilitado para que la operación de conmutación MOSFET no ocurra cuando el voltaje
del pin AC_DETOUT cambia a "L". Cuando el temporizador de reinicio se habilita nuevamente es el momento en que el voltaje del
pin AC_DETOUT cambia a "H" por detección Período "C" después de la recuperación de CA.
La operación de detección de corriente cero por el pin PFC_ZCD se desactiva 10 ms después de que el voltaje del pin AC_DETOUT
sea "L" y el voltaje del pin AC_DETIN caiga a 1,95 V o menos para que la operación PFC no se reinicie por detección de error en el
circuito de detección de corriente cero de el devanado del estrangulador por el pin PFC_ZCD cuando la corriente fluye desde el
lado de entrada de CA a la salida de PFC. Cuando el circuito de detección de corriente cero se habilita nuevamente es el
momento en que el voltaje del pin AC_DETOUT cambia a "H" por detección de la segunda "C" período después de la recuperación
de CA.
Además, cuando el voltaje del pin AC_DETIN aumenta a 1,95 V o más dentro de los 10 ms después de que el voltaje del
pin AC_DETIN cae a 1,95 V o menos, no se considera una interrupción instantánea de la entrada de CA, sino un cambio
rápido de la entrada de CA, como se muestra en la Fig. 11-2. Este control no se realiza porque se requiere la operación
continua de PFC para limitar la disminución del voltaje de salida de PFC lo más pequeña posible.
El voltaje del pin PFC_VAO aumenta y alcanza un voltaje de sujeción alto pronto porque el voltaje de salida del PFC cae cuando
ocurre una caída de entrada de CA. La protección contra sobrecorriente PFC puede funcionar cuando la entrada de CA se
recupera de este estado. Para evitar esto, el voltaje del pin PFC_VAO se mantiene para que no aumente más de 20 ms después de
que el voltaje del pin AC_DETOUT sea "L". Cuando se cancela la retención del voltaje del pin PFC_VAO es el momento en que el
voltaje del pin AC_DETOUT cambia a _H“ mediante la detección del segundo período "C" después de la recuperación de CA.
- 42 -
1,95 V
AC_DETOUT
20ms
10ms
AC_DETIN
1,95 V
AC_DETOUT
20metros
10metros
- 43 -
El temporizador de reinicio de PFC está deshabilitado para que la operación de conmutación MOSFET no ocurra cuando el voltaje del pin
AC_DETOUT cambia a "L". Cuando el temporizador de reinicio se habilita nuevamente, es el momento en que se detecta el primer período
"C" después de la recuperación de CA.
Cuando el voltaje de entrada de CA es bajo, la operación de detección de corriente cero por el pin PFC_ZCD siempre está
habilitada porque se requiere la operación continua de PFC para limitar la disminución del voltaje de salida de PFC lo
más pequeño posible.
El voltaje del pin PFC_VAO se mantiene para evitar el fenómeno en el que funciona la protección contra sobrecorriente del PFC
cuando regresa de la caída de entrada de CA 20 ms después de que el voltaje del pin AC_DETOUT sea "L". Cuando se cancela la
retención del voltaje del pin PFC_VAO es el momento en que se detecta el primer período "C" después de la recuperación de CA.
sesenta y cinco%
AC_DETIN
AC_DETOUT
20ms
PFC_ZCD Normal
Figura 11-3
- 44 -
La Fig. 12 muestra el circuito equivalente del área alrededor de los pines _VSENSE y PFC_OVP.
Vout
(+B)
R1
R2
PFC_OVP PFC_VSENSE
VREF
0,1 µA 0,1 µA
Salida PFC
2.922V 2.700V
pestillo de sobretensión Salida PFC
(+B = 450V) (+B = 416V)
(OVP1) detener
2.600V
(+B = 400V) Salida PFC
dejar de cancelar
PFC no funciona
2.400V
detección
(+B = 370V)
B_OK
Alto juicio
2.300V (inverso)
(+B = 354V) B_OK
Bajo dudgment
2.143V
controlador resonante
(+B = 330V)
inicio de operación
1.688V
parada PFC
(+B = 260V)
cuando está activo ESPERA
1.554V
PFC detener cancelar
(+B = 240V)
cuando está activo ESPERA
1.419V
operación resonante
(+B = 220V)
cuando está activo ESPERA
Pasador PFC_VSENSE
0,3 V
cortocircuito
detección
controlador resonante
detener
RM_OFFADJ
Fig. 12. Circuito equivalente del bloque de detección de voltaje de salida de PFC
- 45 -
El pin PFC_VSENSE detecta el voltaje de salida del PFC y también es el circuito que realiza el control de la secuencia de subida
durante el arranque y protege contra las fluctuaciones del voltaje de salida debido a cambios rápidos de carga.
La salida PFC_OUT se detiene cuando se detecta PFC_VSENSE > 2,7 V (+B > 416 V). La
salida PFC_OUT se cancela cuando se detecta PFC_VSENSE < 2,6 V (+B < 400 V).
La operación del controlador resonante se inicia cuando se detecta PFC_VSENSE > 2.143V (+B > 330V).
La operación del controlador resonante se detiene cuando se detecta PFC_VSENSE < RM_OFFADJ.
La salida PFC_OUT se detiene cuando se detecta PFC_VSENSE > 1.688V (+B > 260V). La
salida PFC_OUT se cancela cuando se detecta PFC_VSENSE < 1.554V (+B < 240V).
La operación del controlador resonante se inicia cuando se detecta PFC_VSENSE > 1.419V (+B > 220V). El
funcionamiento del controlador resonante se detiene cuando se detecta PFC_VSENSE > 1,419 V (+B > 220 V).
Detiene la salida de PFC_OUT cuando se detecta PFC_VSENSE < 0,3 V por la apertura de la resistencia R1, el cortocircuito de
la resistencia R2, etc. Además, cuando el pin PFC_VSENSE está abierto, el voltaje del pin se eleva a la fuerza por la constante
de 0,1 µA suministrada internamente. actual, y el IC se traba cuando se detecta PFC_VSENSE > 2.922V.
El pin PFC_OVP es un pin de protección para cuando ocurre una anomalía en el pin PFC_VSENSE. El pin PFC_VSENSE, el pin
PFC_OVP detecta el voltaje de salida del PFC y solo tiene una función de protección contra sobrevoltaje. El voltaje de detección del
pin PFC_OVP es el mismo que el voltaje de detección de PFC_VSENSE, y el voltaje de referencia se establece desde la misma
escalera de resistencia.
La operación del pestillo del IC resulta después de que se detecte FC_OVP > 2.922V (+B > 450V).
Cuando el pin PFC_OVP está abierto al igual que el PFC_VSENSE, el voltaje del pin se eleva a la fuerza por la corriente
constante de 0,1 µA suministrada internamente, y el IC se bloquea cuando se detecta PFC_OVP > 2,922 V.
- 46 -
SS_Actual FMIN_Actual
VREF
3,6 V S q
IRT
norte
EN Legumbres
RM_RT R q distribución P
banda muerta
2,4 V
300ns
reflujo_ng
cs1_ng RM_SALIDA RM_OUTN
conductor conductor
RM_SALIDA RM_SALIDA
400
350
300
Frecuencia (RM_OUT) [kHz]
250
200
150
100
50
0
0 50 100 150 200
- 47 -
IFMIN× 0,05
VREF
oc[3:0] OCP/ZCS
cs1_ng
IFMIN
1,2 V Lógica de control
RM_FMIN
IFMIN_LC
OSC LC_DET
La figura 13-3 muestra el circuito equivalente del bloque de control de frecuencia mínima.
La frecuencia mínima se puede configurar conectando externamente una resistencia al pin RM_FMIN. El gráfico de la Fig.
13-4 muestra las características de frecuencia mínima en relación con el valor de la resistencia externa.
200
180
160
Frecuencia (RM_OUT) [kHz]
140
120
100
80
60
40
20
0
0 100 200 300 400
R (RM_FMIN) [kΩ]
La frecuencia de oscilación mínima disminuye cuando el pin RM_FMIN se deja abierto o el led de corriente del pin
disminuye. La operación del pestillo del IC resulta forzada cuando se detecta que el led de corriente del pin es
continuamente de 1,25 A o menos (LC_DET) durante 6 s (2,1 s × 3 veces). Este voltaje de pin es equivalente a 925k si
se convierte en un valor de resistencia conectado al pin. Conecte una resistencia de 700k o menos al pin RM_FMIN
teniendo en cuenta la irregularidad de las características del IC.
- 48 -
VREF
6,0 µA
2.5V oc_ng
OSC
RM_SS RSS 4,0 V
pestillo del temporizador
1,0 µA
Yo (RM_RT) = 0A
600
Fmín = 46. 1kHz
400
300
200
100
0
0.0 0.5 1.0 1.5 2.0 2.5 3.0 3.5
V (RM_SS) [V]
- 49 -
VREF
0,22 V
CS1_DET (+0,22 V)
0.175V CS1_DET
CS2_DET (+0,175 V)
CS1_DET (–0,26 V)
RM_CS1
RM_CS2
TIERRA
La figura 14 muestra el circuito equivalente del bloque de detección de sobrecorriente resonante. Se monitorea el voltaje
entre los pines RM_CS1 y RM_CS1GND, y se detectan sobrecorrientes en las direcciones positiva (+0,22 V) y negativa (-0,25
V) de acuerdo con la operación de los pines RM_OUTP y RM_OUTN. Cuando el voltaje de salida del PFC cae (PFC_VSENSE <
2.143V), el voltaje de umbral de sobrecorriente cambia a 1.15 veces el funcionamiento normal tanto en dirección positiva
como negativa. El umbral positivo da como resultado +0,253 V y el umbral negativo da como resultado - 0,299 V. La
operación en el modo de detección de sobrecorriente es como se muestra en la Fig. 14-2. Cuando se detecta una
sobrecorriente, independientemente de la dirección positiva o negativa, el pulso de salida se apaga a la fuerza mediante
el control pulso por pulso. Además, cuando se detecta una sobrecorriente, la frecuencia mínima de oscilación se controla
a 1. 2 veces el valor de ajuste. A partir de entonces, el límite mínimo de frecuencia de oscilación cambia en el orden de 1,2
veces - 1,15 veces - 1,1 veces - 1,05 veces - 1,0 veces el valor de configuración con cada pulso de banda muerta, y se
realiza el control para volver a la frecuencia de configuración original con cada pulso ( 4 pasos). La frecuencia de
oscilación mínima se controla a 1,2 veces el valor de ajuste de esta manera cada vez que se detecta una sobrecorriente
nuevamente durante el período de límite de frecuencia. Además, en el modo de detección de sobrecorriente, el capacitor
conectado al pin RM_SS se carga con aproximadamente 5,0 A, y cuando el voltaje del pin RM_SS alcanza los 4,0 V (128 s, 5
veces), el IC está NG bloqueado y la salida se apaga. apagado (ambos pines RM_OUTP y RM_OUTN tienen salida baja).
(Operación de bloqueo del temporizador) Aprox. 1.0-A se descarga constantemente desde el pin RM_SS hacia el interior
del IC,
- 50 -
Detección positiva
+ 220mV
corriente resonante
Detección negativa
– 250mV
DET CS1
SALIDA
FUERA
DBpulso
Periodo de carga S
fmin×1.2
fmin
La Fig. 14-1 también muestra el circuito de detección de sobrecorriente de pulso continuo (CS2_DET: detección de
+0,175 V) al monitorear el voltaje entre RM_CS2 y RM_CS2GND. La operación del modo de detección de
sobrecorriente continua difiere de la operación que se muestra en la Fig. 14-2, y en su lugar, continúa el
funcionamiento normal. Cuando la detección de sobrecorriente CS2 continúa durante aproximadamente 10 s
(configurado por 2,1 s - 5 veces), se produce un enganche NG y el IC se detiene a la fuerza. el contador se pone a
cero. Luego, cuando se detecta nuevamente una sobrecorriente, el contador de 10 s comienza desde cero.
- 51 -
VREF
(123µs×5 veces)
R M_OFFADJ
Parada de circuito resonante
(1ms×3 veces)
PFC_VSENSE
La Fig. 15 muestra el circuito equivalente interno del pin RM_OFFADJ. El pin RM_OFFADJ es el pin de ajuste de voltaje de umbral para
detener el circuito de resonancia cuando cae el voltaje de salida del PFC. El circuito de resonancia se detiene cuando el voltaje del pin
PFC_VSENSE cae al voltaje del pin RM_OFFADJ o menos. El voltaje de parada puede establecerse mediante el circuito de voltaje dividido
VREF mediante una resistencia externa encerrada por la línea punteada roja en la Fig. 15.
Nota) Cuando el voltaje de salida de PFC se establece en 385 V (PFC_VSENSE = 2,5 V) y se ingresa el pin RM_OFFADJ
1,883 V, el circuito resonante se detiene cuando el voltaje de salida del PFC cae a 290 V o menos (1 ms × 5
veces).
El pin RM_OFFADJ tiene una función de detección de error de bloqueo que se activa a 4,0 V o más, por lo que el IC se puede configurar a
la fuerza para que funcione con bloqueo utilizando la detección de sobrevoltaje del lado secundario u otra señal agregando
externamente el circuito encerrado por la línea de puntos azul en la Fig. 15.
- 52 -
Los resultados de la operación de enclavamiento después de que PFC_OVP > 2.922V (+B > 450V) se detectan y configuran en 1ms - 3 veces.
La operación del pestillo del IC se produce cuando ocurre una anomalía en el pin, como el pin PFC_VAO abierto o el pin PFC_TONMAX
en cortocircuito a GND, y el estado de detección de sobrecorriente se detecta continuamente debido a la oscilación anormal del PFC.
Cuando se detecta un sobrevoltaje de PFC 4 veces o más por medio ciclo comercial durante Operación de detección de CA excepto el
período "C", esto se cuenta como una vez NG. La operación de bloqueo se produce cuando el contador de 2,1 s detecta este estado
NG 5 veces consecutivas.
La operación de enclavamiento resulta cuando se detecta consecutivamente el estado de límite de potencia dinámico habilitado por el
mismo método de detección que el enclavamiento de detección de sobrecorriente continua PFC.
Cuando ocurre una anomalía en el pin, como el pin PFC_OUT abierto, el voltaje de entrada de CA es alto y la carga es liviana,
el voltaje de salida del PFC (+ voltaje B) mantiene el estado alto y el circuito resonante continúa funcionando. Para evitar este
fenómeno, la operación de bloqueo se produce cuando PFC_VSENSE < 2,4 V (+B < 370 V) se detecta continuamente durante
2,1 s, 5 veces.
Cuando se detecta RM_CS > 0,22 V o RM_CS < -0,25 V, el pin RM_SS se carga con una corriente de carga de 5,0 A. La
operación de enclavamiento da como resultado una vez que se detecta RM_SS > 4,0 V y se configura en 128 s, 5 veces.
La operación de enclavamiento resulta después de que RM_CS > 0,175 V se detecta continuamente y se configura en 2,1 s - 5 veces.
La operación de bloqueo se produce después de que se detecta una temperatura de chip de aproximadamente 140 °C y un tiempo de retraso de
aproximadamente 30 s debido al circuito analógico.
-Pestillo RM_OFFADJ
Los resultados de la operación de enclavamiento después de que se detecte RM_OFFADJ > 4,0 V y se configuren 128 s, 5 veces.
-Otro pestillo
La operación de enclavamiento resulta después de detectar y configurar cualquiera de las siguientes operaciones entre 2,1 s y 3 veces.
La operación del circuito se detiene después del bloqueo NG que no sea el bloqueo debido a TSD, pero el pin VREF
continúa emitiendo High y la función de detección de CA permanece habilitada. Además, el bloqueo B_OK emite Low.NG
se cancela al pasar al modo de espera. Durante TSD enganche las salidas del pin VREF Low, y el estado de enganche TSD
se cancela solo apagando y encendiendo el IC, o detectando VCC UVLO (VCC < 9.6V).
- 53 -
Gráfico de tiempo
H
MODO1
H 32 µs×3 veces 32 µs×3 veces
MODO2
PFC_VSENSE (+B)
2,5 V (385 V)
2.143V (330V)
OFFADJ
RM_SS
1ms×5 veces
(*El voltaje +B muestra un ejemplo de configuración de que PFC_VSENSE = 2,5 V cuando +B = 385 V.)
H
MODO1
H 32 µs×3 veces 32 µs×3 veces
MODO2
PFC_VSENSE (+B)
2,5 V (385 V)
2.143V (330V)
OFFADJ
RM_SS
1ms×5 veces
(*El voltaje +B muestra un ejemplo de configuración de que PFC_VSENSE = 2,5 V cuando +B = 385 V.)
- 54 -
VSENSE (+B)
2,5 V (385 V)
2.143V (330V)
APAGADO_ADJ→
← Rango de explosión de PFC
1.419V (220V)
8ms ×4 ti es
metro 1ms ×5 tiempos es
REG12
(*El voltaje +B muestra un ejemplo de configuración de que PFC_VSENSE = 2,5 V cuando +B = 385 V.)
- 55 -
Circuito de aplicación
tulator
registro
acoplador
Phoa
12V
dieciséis
24
23
22
21
B_OK 20
19
18
17
15
14
13
TIERRA
MODO2
CCV
VREF
RM_SALIDA
RM_OUTN
RM_RT
RM_SS
RM_CS1
RM_CS2
AC_DETOUT
PFC_TONMAX
PFC_VSENSE
RM_OFFADJ
AC_DETIN
PFC_SALIDA
RM_FMIN
AC_VRMS
PFC_VAO
PFC_OVP
PFC_ZCD
MODO1
PFC_CS
10
11
12
1
2
3
4
5
6
7
8
9
0,47 µF
27kΩ
330kΩ
330kΩ
330kΩ
330kΩ
ENTRADA DE CA
85 - 264V
Los circuitos de aplicación que se muestran son ejemplos típicos que ilustran el funcionamiento de los dispositivos. Sony no puede asumir responsabilidad por ningún problema
que surja del uso de estos circuitos o por cualquier infracción de patentes de terceros y otros derechos debido a los mismos.
- 56 -
5.20 12.0
5.15
5.00
4.95 10.8
4.90
10.4
4.85
4.80 10.0
– 30 –5 20 45 70 95 120 – 30 –5 20 45 70 95 120
temperatura [˚C]
temperatura [˚C]
Consumo de corriente en modo de espera CCV = 12V Voltaje de parada de operación VCC_UVLO
Consumo de corriente en modo de espera [µA]
1100 10.4
1000 10.2
Voltaje de parada de operación [V]
10.0
900
9.8
800
9.6
700 9.4
600 9.2
500 9.0
400 8.8
– 30 –5 20 45 70 95 120 – 30 –5 20 45 70 95 120
1.6
3.0 1.5
1.4
2.5 1.3
1.2
2.0
1.1
1.5 1.0
– 30 –5 20 45 70 95 120 – 30 –5 20 45 70 95 120
- 57 -
Voltaje de inicio de operación de PFC Salida AC_DETOUT Alto voltaje VCC = 18V
1.92 18.0
1,90 17.8
1.88
17.6
1.86
17.4
1.84
17.2
1.82
1.80 17.0
1.78 16.8
– 30 –5 20 45 70 95 120 – 30 –5 20 45 70 95 120
temperatura [˚C] temperatura [˚C]
Voltaje de parada de operación PFC Salida AC_DETOUT Bajo voltaje VCC = 18V
1.72 1.2
1.70 1.0
1.68
0.8
1.66
0.6
1.64
0.4
1.62
1.60 0.2
1.58 0.0
– 30 –5 20 45 70 95 120 – 30 –5 20 45 70 95 120
Voltaje de histéresis de operación PFC Salida B_OK Alto voltaje VCC = 18V
Tensión de histéresis de operación PFC [V]
0.24 18.0
0.23
Salida B_OK Tensión alta [V]
17.8
0.22
17.6
0.21
0.20 17.4
0.19
17.2
0.18
17.0
0.17
0.16 16.8
– 30 –5 20 45 70 95 120 – 30 –5 20 45 70 95 120
- 58 -
Salida B_OK Bajo voltaje VCC = 18V Resistencia de descarga cuando AC APAGADO
160
1.0
150
0.8
140
0.6 130
120
0.4
110
0.2
100
0.0 90
– 30 –5 20 45 70 95 120 – 30 –5 20 45 70 95 120
temperatura [˚C] temperatura [˚C]
Detección MODE1 Alto voltaje Salida PFC_OUT Alto voltaje VCC = 18V
Detección MODE1 Alto voltaje [V]
8.6
8.4
17.96
8.2
17.92
8.0
17.88
7.8
7.6 17.84
7.4 17.80
– 30 –5 20 45 70 95 120 – 30 –5 20 45 70 95 120
temperatura [˚C]
temperatura [˚C]
Detección MODE1 Bajo voltaje Salida PFC_OUT Bajo voltaje VCC = 18V
Salida PFC_OUT Baja tensión [V]
0.12
Detección MODE1 Bajo voltaje [V]
5.7
5.6 0.10
5.5 0.08
5.4
0.06
5.3
0.04
5.2
0.02
5.1
5.0 0.00
– 30 –5 20 45 70 95 120 – 30 –5 20 45 70 95 120
- 59 -
120 0,60
100
PFC_OUT tiempo de subida [ns]
0,55
80
60 0.50
40
0,45
20
0 0.40
– 30 –5 20 45 70 95 120 – 30 –5 20 45 70 95 120
temperatura [˚C]
temperatura [˚C]
120 0.30
100
PFC_OUT tiempo de caída [ns]
80
60 0.25
40
20
0 0.20
– 30 –5 20 45 70 95 120 – 30 –5 20 45 70 95 120
0.50 320
Tiempo de supresión de PFC_CS [ns]
300
0,45
280
260
0.40
240
0.35 220
200
0.30 180
– 30 –5 20 45 70 95 120 – 30 –5 20 45 70 95 120
temperatura [˚C]
temperatura [˚C]
- 60 -
220 230
80 170
– 30 –5 20 45 70 95 120 – 30 –5 20 45 70 95 120
temperatura [˚C]
temperatura [˚C]
1.40 5.0
4.8
1.35
4.6
1.30
4.4
1.25
4.2
1.20 4.0
1.15 3.8
– 30 –5 20 45 70 95 120 – 30 –5 20 45 70 95 120
1,65 1.2
PFC_ZCD umbral de tensión [V]
1.60 1.0
1.55 0.8
1.50 0.6
1.45 0.4
1.40 0.2
1.35 0.0
– 30 –5 20 45 70 95 120 – 30 –5 20 45 70 95 120
temperatura [˚C] temperatura [˚C]
- 61 -
220
35
210 30
200 25
20
190
15
180 10
170 5
– 30 –5 20 45 70 95 120 – 30 –5 20 45 70 95 120
temperatura [˚C] temperatura [˚C]
Frecuencia de oscilación máxima resonante de PFC [kHz]
170 0
– 30 –5 20 45 70 95 120 – 30 –5 20 45 70 95 120
3.60 30
PFC_TONMAX a tiempo [µs]
3.50 29
3.40 28
3.30 27
3.20 26
3.10 25
3.00 24
– 30 –5 20 45 70 95 120 – 30 –5 20 45 70 95 120
temperatura [˚C]
temperatura [˚C]
- 62 -
8.0 3.02
PFC_TONMAX en tiempo2 [µs]
7.5
2.98
7.0
2.94
6.5
2.90
6.0
5.5 2.86
5.0 2.82
– 30 –5 20 45 70 95 120 – 30 –5 20 45 70 95 120
temperatura [˚C]
temperatura [˚C]
45
40 2.74
35 2.72
30
25 2.70
20
15 2.68
10 2.66
5
0 2.64
2 3 4 5 6 – 30 –5 20 45 70 95 120
VRM [V] temperatura [˚C]
2.53 2.66
2.52 2.64
Tensión de control PFC [V]
2.51 2.62
2.50 2.60
2.49 2.58
2.48 2.56
2.47 2.54
– 30 –5 20 45 70 95 120 – 30 –5 20 45 70 95 120
temperatura [˚C]
temperatura [˚C]
- 63 -
Tensión de inicio resonante PFC_VSENSE Salida RM_OUT Alto voltaje VCC = 18V
PFC_VSENSE voltaje de inicio resonante [V]
2.30 18.00
2.20 17.95
2.15
2.10 17.90
2.05
2.00 17.85
– 30 –5 20 45 70 95 120 – 30 –5 20 45 70 95 120
Tensión de detección de sobretensión PFC_OVP Salida RM_OUT Bajo voltaje VCC = 18V
2.98
0.10
2.94
2.90
0.05
2.86
2.82 0.00
– 30 –5 20 45 70 95 120 – 30 –5 20 45 70 95 120
RM_OFFADJ voltaje de detección de error externo RM_OUT tiempo de subida VCC = 18V
4.3 120
4.2 100
RM_OUT tiempo de subida [ns]
4.1 80
4.0 60
3.9 40
3.8 20
3.7 0
– 30 –5 20 45 70 95 120 – 30 –5 20 45 70 95 120
temperatura [˚C] temperatura [˚C]
- 64 -
RM_OUT tiempo de caída VCC = 18V Tensión final de arranque suave RM_SS
100 2.6
RM_OUT tiempo de caída [ns]
80 2.5
60 2.4
40 2.3
20 2.2
0 2.1
– 30 –5 20 45 70 95 120 – 30 –5 20 45 70 95 120
temperatura [˚C]
temperatura [˚C]
20 4.3
Corriente de carga RM_SS [µA]
4.2
15
4.1
10 4.0
3.9
5
3.8
0 3.7
– 30 –5 20 45 70 95 120 – 30 –5 20 45 70 95 120
2.8 8
Tensión de sujeción RM_SS [V]
2.7 7
2.6 6
2.5 5
2.4 4
2.3 3
2.2 2
– 30 –5 20 45 70 95 120 – 30 –5 20 45 70 95 120
temperatura [˚C] temperatura [˚C]
- sesenta y cinco -
1100 50
frecuencia de oscilación [kHz]
RM_RT máximo resonante
48
ajuste 1 [kHz]
1000
46
900
44
800
42
700 40
– 30 –5 20 45 70 95 120 – 30 –5 20 45 70 95 120
330 102
320 100
ajuste 2 [kHz]
310
98
300
96
290
280 94
270 92
260 90
– 30 –5 20 45 70 95 120 – 30 –5 20 45 70 95 120
4.6 160
4.4
155
4.2
durante el arranque suave
ajuste 3 [kHz]
150
4.0
3.8 145
3.6
140
3.4
135
3.2
3.0 130
– 30 –5 20 45 70 95 120 – 30 –5 20 45 70 95 120
temperatura [˚C] temperatura [˚C]
- 66 -
0.24 400
350
tensión de detección [V]
0.23
300
0.22 250
200
0.21
150
0.20 100
– 30 –5 20 45 70 95 120 – 30 –5 20 45 70 95 120
– 0,22 600
Tiempo de máscara de sobrecorriente RM_CS1 [ns]
– 0,23
550
– 0,24
tensión de detección [V]
– 0,25 500
– 0,26
– 0,27 450
– 0,28
400
– 0,29
– 0,30 350
– 30 –5 20 45 70 95 120 – 30 –5 20 45 70 95 120
220 0.20
Sobreintensidad continua RM_CS2
Detección de sobrecorriente RM_CS1
200
0.19
tensión de detección [V]
180
tiempo de retardo [ns]
160 0.18
140 0.17
120
0.16
100
80 0.15
– 30 –5 20 45 70 95 120 – 30 –5 20 45 70 95 120
temperatura [˚C]
temperatura [˚C]
- 67 -
RM_CS
[µA]
13
12
11
10
9
8
RM_CS
7
6
– 30 –5 20 45 70 95 120
temperatura [˚C]
1100
1080
1060
reloj de 1ms [µs]
1040
1020
1000
980
960
– 30 –5 20 45 70 95 120
temperatura [˚C]
- 68 -
(Unidad: milímetro)
SDT: 875336310
+ 0.4 + 0.4
15,0 – 0,1 1,85 – 0,15
24 13
0.15
+ 0.2
0,1 – 0,05
7,9 ± 0,4
+ 0.3
5,3 – 0,1
6.9
1 12
1.27 + 0.1
0,5 ± 0,2
0,45 ± 0,1 0,2 – 0,05
0,24 millones
- 69 -
AOI: 875337210
- 70 - corporación sony