Tarea2 Alvarez Condorvilca Vilca
Tarea2 Alvarez Condorvilca Vilca
Tarea2 Alvarez Condorvilca Vilca
INTEGRANTES:
APELLIDOS Y NOMBRES CUI FIRMA
1
Laboratorio de Arquitectura de Computadoras
2
Laboratorio de Arquitectura de Computadoras
HOL 31, 30 I, O HOLD: Indica que otro maestro está solicitando un bus local "espera". Para
D, ser reconocido, HOLD debe estar activo ALTO. El procesador que recibe la
HLD "espera" emitirá la solicitud HLDA (HIGH) como reconocimiento, en
A medio de un ciclo de reloj T4 o Ti. Simultáneamente con la emisión de
HLDA, el procesador hará flotar el bus local y las líneas de control.
Después de que se detecte HOLD como BAJO, el procesador baja HLDA,
y cuando el procesador necesita ejecutar otro ciclo, volverá a controlar el
bus local y
las líneas de control. HOLD y HLDA tienen resistencias pull-up internas.
̅S̅S̅ O̅ 34 O STATUS LINE: Es lógicamente equivalente a SO en el modo máximo. La
combinación de SSO, IO/ M y DT/R permite al sistema decodificar
completamente el estado actual del ciclo del bus.
IO/M DT/R SSO Características
0(LOW) 0 0 Reconocimiento DE
0 0 1 interrupción Lectura puerto I/O
0 1 0 Escritura puerto I/O
0 1 1 Detener
1(HIGH) 0 0 Acceso al código
1 0 1 Leer memoria
1 1 0 Escribir
1 1 1 memoria Pasivo
S2, S1, 26 –28 O STATUS: Está activo durante el reloj alto de T4, T1 y T2, y vuelve al
S0 estado pasivo (1,1,1) durante T3 o durante Tw cuando READY es HIGH.
Este estado es utilizado por el controlador de bus 8288 para generar toda la
memoria y el control de acceso de señales E / S. Cualquier cambio de S2,
S1 o S0 durante T4 se utiliza para indicar el comienzo de un ciclo de bus, y
el retorno al estado pasivo en T3 y Tw se utiliza para indican el final de un
ciclo de bus.
Estas señales flotan a 3 estados APAGADO durante el "reconocimiento de
retención". Durante el primer ciclo de reloj después de que RESET se
activa, estas señales están activas ALTA. Después este primer reloj, flotan a
3 estados OFF.
RQ/GT0 30, 31 I/O REQUEST/GRANT: Los pines son utilizados por otros maestros de bus
, locales para forzar al procesador para liberar el bus local al final del bus
RQ/GT1 actual del ciclo del procesador. Cada pin es bidireccional y RQ / GT0 tiene
mayor prioridad que RQ /
GT1. RQ / GT tiene una resistencia pull-up interna, por lo que puede
dejarse sin conectar.
La secuencia de solicitud / concesión es la siguiente:
1. Un pulso de un CLK de ancho de otro maestro de bus local
indica una solicitud de bus (‘‘hold’’) al 8088 (pulso 1).
2. Durante un ciclo de reloj T4 o TI, un pulso de un reloj de ancho
desde el 8088 al maestro solicitante (pulso 2), indica que el 8088 ha
permitido que el local bus para flotar y que entrará en el estado de
"confirmación de retención" en el próximo
CLK. La unidad de interfaz de bus de la CPU está desconectada
lógicamente del local autobús durante el "reconocimiento en espera". Se
aplican las mismas reglas que para HOLD / HOLDA
en cuanto a cuándo se suelta el autobús.
3
Laboratorio de Arquitectura de Computadoras
4
Laboratorio de Arquitectura de Computadoras
S4 S3 Características
0 (BAJO) 0 Datos alternativos
0 1 Pila
1 (ALTO) 0 Código o ninguno
1 1 Datos
S6 es 0 (BAJO)
5
Laboratorio de Arquitectura de Computadoras
6
Laboratorio de Arquitectura de Computadoras
7
Laboratorio de Arquitectura de Computadoras
8
Laboratorio de Arquitectura de Computadoras
REFERENCIAS