Informe Previo 3
Informe Previo 3
Informe Previo 3
MARCOS
(Universidad del Perú, DECANA DE AMÉRICA)
A B CIN S Cout
0 0 0 0 0
0 0 1 1 0
0 1 0 1 0
0 1 1 0 1
1 0 0 1 0
1 0 1 0 1
1 1 0 0 1
1 1 1 1 1
A B C F
0 0 0 1
0 0 1 1
0 1 0 0
0 1 1 1
1 0 0 0
1 0 1 1
1 1 0 0
1 1 1 0
3. Para el circuito mostrado obtener la tabla de verdad para la salida “Z” en función de A,
B, y C.
A B C Z
0 0 0 0
0 0 1 0
0 1 0 0
0 1 1 0
1 0 0 0
1 0 1 0
1 1 0 0
1 1 1 0
5. Diseñar un circuito lógico de 3 entradas con puertas NAND, que realice una lógica
mayoritaria, es decir la salida es igual a 1, si la mayoría de las entradas son 1. De otra
forma la salida será igual a 0.
TABLA DE VERDAD
A B C Z
0 0 0 0
0 0 1 0
0 1 0 0
0 1 1 1
1 0 0 0
1 0 1 1
1 1 0 1
1 1 1 1
6. Simplificar las siguientes funciones lógicas utilizando los mapas de Karnaugh: (a)
F(w,x,y,z) = (0,1,2,4,5,6,8,9,12,13,14) (b) F(A, B, C, D) = A’B’C’ + B’CD’ + A’BCD + AB’C’
Implementar solo con compuertas NAND.