Examen de
Examen de
Examen de
EXAMEN DE
VERDADERO/
FALSO
(v)
(f)
(v)
(v)
(f)
(f)
7. Corte y saturacin son los dos estados normales de un amplificador lineal con
transistores.
(f)
(V)
(f)
de ca interna.
(V)
(f)
(V)
EXAMEN DE
ACCIN
DE CIRCUITO
AUTOEVALUACIN
(a) incrementar
(b) decrecer
(c) no cambiar
(a) incrementar
(b) decrecer
(c) no cambiar
(a) incrementar
(b) reducir
(c) no cambiar
4. Si VBB se reduce en la figura 4-16, la corriente el colector se
(a) incrementar
(b) reducir
(c) no cambiar
(a) incrementar
(b) reducir
(c) no cambiar
(a) incrementar
(b) reducir
(c) no cambiar
se
(a) incrementar
(b) reducir
(c) no cambiar
8. Si se reduce el valor de RC en la figura 4-24, el valor de IC(sat) se
(a) incrementar
(b) reducir
(c) no cambiar
(a) incrementar
(b) reducir
(c) no cambiar
(a) incrementar
(b) reducir
(c) no cambiar
(a) incrementar
(b) reducir
(c) no cambiar
12. Si el emisor en la figura 4-38 se desconecta de tierra, el voltaje en el colector
se
(a) incrementar
(b) reducir
(c) no cambiar
AUTOEVALUACIN
(a) p, n, p
(b) n, p, n
3. Para que opere como amplificador, la base de un transistor npn debe estar
(d) 0 V
(d) respuestas a) y c)
5. La bCD de un transistor es su
(a) 0.02
(b) 100
(c) 50
(d) 500
(a) 0 V
(b) 0.7 V
(c) 0.3 V
(d) VBB
(a) directa-inversa
(b) directa-directa
(c) inversa-inversa
es
(a) 5
(b) 500
(c) 50
(d) 100
(a) 2.2
(b) 110
(c) 20
(d) 44
(b) interruptor
(a) 0 V
(b) mnimo
(c) mximo
(e) respuestas a) y b)
(f) respuestas c) y d)
(a) 0.7 V
(c) mnimo
(d) mximo
(a) IB _ IC(sat)
(b) IB IC(sat)/_CD
(d) no es un factor
(a) IC _ CDI
(b) IC _ CDI
(c) IC _ I
(d) IC
(a) VCC
(b) 0 V
(c)Flotante
(d) 0.2 V
21. Un multmetro digital que mide una unin de transistor abierta muestra
(a) 0 V
(b) 0.7 V
(c) OL
(d) VCC
UNIDAD 5
EXAMEN DE
VERDADERO/
FALSO
(v)
(f)
(v)
(F)
(V)
(F)
(v)
(F)
(v)
(V)
EXAMEN DE
ACCIN
DE CIRCUITO
(a) incrementa
(b) reduce
(c) no cambia
(a) incrementa
(b) reduce
(c) no cambia
(a) incrementa
(b) reduce
(c) no cambia
(a) incrementa
(b) reduce
(c) no cambia
5. Si RE en la figura 5-16 se reduce, la corriente en el colector se
(a) incrementa
(b) reduce
(c) no cambia
(a) incrementa
(b) reduce
(c) no cambia
(a) incrementa
(b) reduce
(c) no cambia
(a) incrementa
(b) reduce
(c) no cambia
(a) incrementa
(b) reduce
(c) no cambia
10. Si R2 en la figura 5-25 se incrementa, la corriente en el emisor se
(a) incrementa
(b) reduce
(c) no cambia
AUTOEVALUACIN
(a) bCDIB
(b) IC(sat)
(d) IE IB
2. Idealmente, una recta de carga de cd es una lnea trazada sobre las curvas
caractersticas de colector entre
(d) IB = 0 y IB = IC>bCD
(d) respuestas a) y c)
(e) respuestas b) y c)
4. La resistencia de entrada en la base de un transistor polarizado depende
principalmente de
(a) bCD
(b) RB
(c) RE
(d) bCD y RE
(a) RENT(BASE) 7 R2
(b) R2 7 10RENT(BASE)
(d) R1 V R2
es aproximadamente
(a) 2.25 V
(b) 2.95 V
(c) 3.65 V
(d) 0.7 V
7. La polarizacin con divisor de voltaje
(d) respuestas a) y c)
(a) es 5.3 mA
(b) es 2.7 mA
(c) es 180 mA
(e) Respuestas a) y c)
(f) Respuestas c) y d)
(a) _10 V
(b) 0 V
(c) 3.13 V
(d) 0.7 V
(a) 5.17 mA
(b) 10 mA
(c) 4.83 mA
(d) 0 mA
UNIDAD 8
EXAMEN DE
VERDADERO/
FALSO
(v)
(f)
(v)
(F)
(F)
(V)
de transferencia.
(V)
en la compuerta.
(F)
(V)
10. El D-MOSFET puede ser operado en dos modos.
(v)
(f)
(v)
(F)
(V)
EXAMEN DE
ACCIN
DE CIRCUITO
(a) incrementa
(b) reduce
(c) no cambia
(a) incrementa
(b) reduce
(c) no cambia
(a) incrementa
(b) reduce
(c) no cambia
(a) incrementa
(b) reduce
(c) no cambia
5. Si VGS se incrementa en la figura 8-47, ID se
(a) incrementa
(b) reduce
(c) no cambia
(a) incrementa
(b) reduce
(c) no cambia
(a) incrementa
(b) reduce
(c) no cambia
(a) incrementa
(b) reduce
(c) no cambia
AUTOEVALUACIN
1. El JFET es
(d) respuestas a) y c)
(e) respuestas a) y b)
(b) VDD
(c) VP
(d) 0 V
5. La regin de corriente constante de un FET queda entre
(c) 0 e IDSS
6. IDSS es
330 , IDSS es
(a) 19.5 mA
(b) 10.5 mA
(c) 15 mA
(d) 1 mA
9. En corte, el canal de un JFET est
(b) es de _4 V
(d) es de _4 V
(a) es un canal n
(b) es un canal p
(a) 100 M
(b) 1 M
(c) 1000 M
(d) 1000 m
13. Para cierto JFET de canal p, VGS(corte) _ 8 V. El valor de VGS para
polarizacin de punto medio aproximada
es
(a) 4 V
(b) 0 V
(c) 1.25 V
(d) 2.34 V
(b) 0 V
(a) VGS
(b) VGS
(c) la transconductancia
(c) en corte
(d) en saturacin
21. Cierto E-MOSFET de canal p tiene un VGS(umbral)__2 V. Si VGS _ 0 V, la
corriente en el drenaje es
(a) 0 A
(b) ID(encendido)
(c) mxima
(d) IDSS
(b) es positivo
(c) es negativo
(d) es igual a 0 V
23. Todos los dispositivos MOS son propensos a sufrir daos a consecuencia de
(a) es de 0 A
(c) es de 20 mA
25. Un IGBT en general se utiliza en