Familias Logicas

Descargar como docx, pdf o txt
Descargar como docx, pdf o txt
Está en la página 1de 23

INSTITUTO TECNOLGICO DE DURANGO

Electrnica digital

Unidad 3
Familias lgicas

Alumno: Emmanuel Isa Ramrez Carrasco


N de control: 13040440
Profesor: Ing. Miguel ngel Esparza vila

Mecatrnica 6u
17 de septiembre 2015

Introduccin a la familia lgica


Una familia lgica es un conjunto de circuitos integrados que implementan
distintas operaciones lgicas compartiendo la tecnologa de fabricacin y en
consecuencia, presentan caractersticas similares en sus entradas, salidas y
circuitos internos. La similitud de estas caractersticas facilita la implementacin de
funciones lgicas complejas al permitir la directa interconexin entre los chips
pertenecientes a una misma familia.
El progreso de la tecnologa de fabricacin de los semiconductores permiti, a
mediados de la dcada de los 60s, la difusin de varios componentes electrnicos
en un nico sustrato semiconductor. Se desarroll as el circuito integrado
monoltico (Monolithic Integrated Circuit), conocido como chip y se inici el
desarrollo de la microelectrnica que es el rea de la electrnica aplicada
dedicada al estudio de los mtodos y procesos de realizacin de circuitos
integrados monolticos.
A fin de desarrollar circuitos de alta velocidad los transistores conducen en zona
activa y de esta manera se minimiza el tiempo de conmutacin entre conduccin y
corte. Casi inmediatamente aparecieron otras familias lgicas basadas en
transistores bipolares conmutando entre corte y saturacin a fin de reproducir
dentro de un chip los circuitos que hasta ese momento se realizaban utilizando
componentes discretos.
Las familias pueden clasificarse en bipolares y MOS, podemos mencionar algunos
ejemplos. Familias bipolares: RTL, DTL, TTL, ECL, HTL, IIL. Familias MOS:
PMOS, NMOS, CMOS. Las tecnologas TTL (lgica transistor- transistor) y CMOS
(metal oxido-semiconductor complementario) son los ms utilizadas en la
fabricacin de CIs SSI (baja escala de integracin) y MSI (media escala de
integracin).

Lgica con dispositivos discretos


Esta tecnologa recibe el nombre de Tecnologa resistencia-transistor porque las
puertas lgicas estn formadas por resistencias y un transistor. El primer circuito
que se utiliz, ha mediado de los 60s, fue el de la figura 6.13 que representa una
puerta NO-O (NOR) en lgica negativa implementada con resistencias y un
transistor bipolar PNP de germanio. El principal inconveniente de este circuito es
la necesidad de utilizar una alimentacin auxiliar para la polarizar inversamente la
base del transistor cuando todas las entradas del mismo se encuentran en cero a
fin de reducir la corriente de prdida del colector. Este inconveniente se evit
despus mediante la utilizacin de transistores NPN de silicio, tal como se indica
en la figura 6.14. Ahora un inconveniente del circuito 6.14 es que la corriente de
base proporcionada por una sola entrada debe ser suficiente para saturar el
transistor, lo que hace que el transistor se sobresature y que disminuya la
frecuencia mxima de conmutacin del circuito cuando se pone en nivel uno ms
de una entrada.

Circuitos digitales con diodos


El diodo semiconductor presenta un estado de conduccin y otro de no
conduccin bien diferenciados, segn su nodo sea negativo o positivo,
respectivamente, con relacin al ctodo y por ello es un elemento idneo para la
realizacin de circuitos digitales.

En la figura 6.6 se representa una puerta lgica implementada con diodo que
tienen sus nodos conectados entre s y a una resistencia. si cualquiera de las
entradas se conecta al nivel de cero (masa) de la fuente que genera +Vcc, la
salida toma un nivel de tensin aproximadamente igual al de la masa
(incrementando en la cada de tensin directa en el diodo que es
aproximadamente 0.7V si el diodo es de silicio). Solamente si las tres entradas a,
b y c estn en el nivel +Vcc, la salida est tambin a dicho nivel. El lector puede
deducir que esta puerta realiza la funcin Y en lgica positiva y la funcin O en
lgica negativa.
La figura 6.7 representa otra puerta implementada con diodos que tienen sus
ctodos conectados entre s y a una resistencia. Se propone al lector que analice
su comportamiento elctrico y que deduzca que realiza la funcin O lgica positiva
y la funcin Y lgica negativa.

Familia lgica RTL


RTL son las iniciales de las palabras inglesas Resistor, Transistor, Logic. Es decir
es una familia cuyas puertas se construyen con resistencias y transistores. Fue la
primera familia lgica en aparecer antes de la tecnologa de integracin. Pertenece
a la categora de familias lgicas bipolares. El esquema bsico de una puerta NOR
es el siguiente:

Caractersticas de esta familia


- Puerta bsica. NOR
- Frecuencia de utilizacin tpica 8MHz
- Inmunidad al ruido BAJA
- Potencia tpica disipada 12 mW
- Nmero de funciones realizables ALTO
- Intervalo de temperatura de funcionamiento
-55C a 125C 0C a 75C
- Tensin de alimentacin 3v
- Cargabilidad de salida (fan-out) BAJA

Es posible mejorar el tiempo de propagacin aadiendo un condensador en


paralelo con cada una de las resistencias Rc, con lo que obtendramos una nueva
familia lgica, que se denominara RCTL. Sin embargo, el elevado nmero de
resistencias y condensadores dificulta la integracin por lo que tanto esta tcnica,
como la RTL, no se utiliza en los modernos diseos aunque pueda an
encontrarse en equipos muy antiguos.

Familia lgica DTL


Las siglas DTL vienen de las iniciales de las palabras inglesas Diode Transistor
Logic. Es decir estamos tratando con una familia compuesta bsicamente por
diodos y transistores (sin olvidar a las resistencias). Los diodos se encargan de
realizar la parte lgica y el transistor acta como amplificador inversor. Esta
separacin de funciones nos permite empezar a estudiar esta familia viendo cmo
se construye la lgica con los diodos. En las DTL se observa que la impedancia de
salida a nivel alto es tres veces mayor que en RTL. Si consideramos que una
puerta DTL va a excitar a una serie de puertas de su misma familia conectadas a
su salida, y que cada una de ellas tiene una capacidad parsita a masa, veremos
que las capacidades de las puertas de carga aparecen en paralelo y de la que nos
resultar una constante de tiempo de valor igual al producto del nmero de
puertas por la capacidad parsita y por la resistencia de salida de la puerta que
soporta la carga. De donde resultar, como principal consecuencia o
caracterstica, que nos disminuir considerablemente la velocidad de conmutacin
en las transiciones de un nivel a otro.
Caractersticas de esta familia
- Puerta bsica. NAND
- Frecuencia de utilizacin tpica Entre 12MHz y 30MHz
- Inmunidad al ruido BUENA
- Potencia tpica disipada 8mW a 12mW
- Nmero de funciones realizables ALTO
- Intervalo de temperatura de funcionamiento -55C a 125C 0C a 75C
- Tensin de alimentacin 5v - Cargabilidad de salida (fan-out) Limitada a 8 por el
fabricante
- La velocidad de conmutacin, en el caso que estamos considerando viene fijada
por: la velocidad de los dispositivos que la componen y Las constantes de tiempo
de los circuitos.

Familia lgica ECL


La familia ECL, lo que quiere decir Lgica de Emisores Acoplados
(emmitercoupled logic) son unos circuitos integrados digitales los cuales usan
transistores bipolares, pero a diferencia de los TTL en los ECL se evita la
saturacin de los transistores, esto da lugar a un incremento en la velocidad total
de conmutacin. La familia ECL opera bajo el principio de la conmutacin de
corriente, por el cual una corriente de polarizacin fija menor que la corriente del
colector de saturacin es conmutada del colector de un transistor al otro. Este tipo
de configuraciones se les conoce tambin como la lgica de modo de corriente
(CML; current-mode logic). El circuito bsico para los ECL es principalmente la
configuracin de amplificador diferencial. El funcionamiento de este amplificador
es muy simple, se tiene una corriente fija IE que es producida por la fuente VEE,
esta corriente que pasa a travs de la resistencia de 1k permanece alrededor de 3
mA durante la operacin normal de la compuerta. Ahora bien, depende del nivel de
voltaje en la base de los transistores de entrada para definir que transistor debe
conducir, esto significa que la corriente cambiar entre el colector de Q1 y Q2 y el
de Q3. Los niveles lgicos para la familia ECL son los siguientes:
0 lgico -1.7 V

1 lgico -0.8 V

Familia Lgica IIL o I2 L


La lgica de inyeccin integrada (en ingls integrated injection logic, IIL, I 2 L o
I2L) es una familia de circuitos digitales construidos con transistores de juntura
bipolar de colector mltiple (BJT). Cuando se introdujo su velocidad era
comparable a los TTL adems de que casi eran de tan baja potencia como los
CMOS, Volvindose ideal para su uso en circuitos integrados VLSI. Aunque los
niveles lgicos son muy cercanos entre s (Alto: 0.7 V, Bajo: 0.2 V), I2L tena una
alta inmunidad al ruido debido a que operaba por corriente en vez de voltaje .
Evolucin de las familias lgicas
Aprovechando los avances de la reduccin de los transistores y la correspondiente
disminucin de sus capacitancias, para conseguir incrementar la velocidad de
conmutacin de los transistores, las familias bipolares y las familias MOS fueron
evolucionando.

Las familias TTL


Dentro de las familias que utilizan como elementos activos los transistores
bipolares, el estndar es la lgica de transistor-transistor (TTL) introducida en
1962. La familia original con el correr del tiempo se ampli a un conjunto de
familias lgicas que, si bien tienen diferencias en cuanto a velocidad, consumo de
energa y costo, son todas compatibles entre s; es decir que en un mismo sistema
digital pueden utilizarse componentes de varias familias TTL sin problemas de
interconexin entre ellos. Fue la ms popular hasta la dcada de los `80 El
consumo relativamente alto de los circuitos con transistores bipolares limit el nivel
de integracin (cantidad de transistores que pueden integrarse de manera fiable
en un mismo chip) y, en consecuencia, la complejidad del circuito. Su nivel de
integracin es medio (menos de 10000 transistores por chip). Los integrados de
esta familia se identifican con un cdigo de 4 5 cifras que comienza con el
nmero 74 para la serie de especificaciones estndares o comerciales (p. ej. 7402,
74152) o bien con el nmero 54 para la serie de especificaciones militares (p. ej.
5470, 54107).

Tensin de alimentacin nominal de +5V.


Los circuitos TTL, en general, pueden operar con tensiones de CC entre 4,75 y
5,25 V pero el valor nominal de la tensin de trabajo es +5 V. Por esta razn los
aparatos que incluyen CI TTL se deben alimentar con fuentes reguladas de 5 V.

Niveles de voltaje: de 0 a 0,8 a para el estado bajo y de 2,4 a 5,0 V para el


estado alto. En general los circuitos TTL interpretan cualquier voltaje entre 0 y 0,8
V como un cero (0) lgico o bajo y cualquier voltaje entre 2,4 y 5 V como un uno
(1) lgico o alto. El mximo voltaje positivo que puede aplicarse a una entrada TTL
es +5,5 V y el mximo negativo es 0,4 V. Al excederse estos parmetros, los
dispositivos TTL generalmente se destruyen.

RUIDO (Familia TTL)


El ruido es el elemento ms comn que puede hacer que nuestro circuito no
funcione habiendo sido diseado perfectamente. El ruido puede ser inherente al
propio circuito (como consecuencia de proximidad entre pistas o capacidades
internas) o tambin como consecuencia de ruido exterior (el propio de un ambiente
industrial).
Si trabajamos muy cerca de los lmites impuestos por VIH y VIL puede que el ruido
impida el correcto funcionamiento del circuito. Por ello debemos trabajar teniendo
en cuenta un margen de ruido:
VMH (margen de ruido a nivel alto) = VOH mn - VIH mn =.4v
VML (margen de ruido a nivel bajo) = VIL mx - VOL mx =1v
VOH y VOL son los niveles de tensin del uno y el cero respectivamente para la
salida de la puerta lgica.
Supongamos que trabajamos a un nivel bajo de VOL = 0'4 V con VIL mx = 0'8 V.
En estas condiciones tendremos un margen de ruido para nivel bajo de:
VML = 0.8 0.4 = .4 V

Abanicos de entrada (fan-in) y de salida (fan-out)


La familia TTL utiliza dos parmetros para determinar cuntos dispositivos TTL se
pueden conectar entre s. Estos parmetros se denominan abanico de entrada
(fan-in) y abanico de salida (fan-out).

El fan-in mide el efecto de carga que presenta una entrada a una salida. Cada
entrada de un circuito TTL estndar se comporta como una fuente de corriente
capaz de suministrar 1,6 mA. A este valor de corriente se le asigna un fan-in de 1.
Dede la siguiente
El fan-out mide la capacidad de una salida de manejar una o ms entradas. Cada
salida de un dispositivo TTL estndar se comporta como un disipador de corriente
capaz de aceptar hasta 18 mA, es decir de manejar hasta 10 entradas TTL
estndares. Por tanto, el fan-out de una salida TTL estndar es 10. Existen
dispositivos TTL especiales llamados buffers (separadores) y drivers
(manejadores) que tienen fan-outs de 30, 50 e incluso 100.
El requerimiento de potencia a la salida de un circuito lgico depende del estado
de esa salida y de la carga conectada. Como ya se dijo, el fabricante estipula
valores mximos para estas corrientes que aseguran el funcionamiento dentro de
las especificaciones: IOL e IOH.
Tambin asegura los valores mximos de corriente que puede circular por cada
entrada en cada uno de los posibles estados. Un nivel bajo en una entrada puede
provocar una circulacin de corriente saliente por esa entrada, mientras que un
nivel alto en la entrada debe satisfacer el requerimiento de potencia de la misma.
En forma genrica estos valores se identifican en las peores condiciones por:
IIL: valor mximo de corriente saliente por la entrada en estado bajo.
IIH: valor mximo de corriente que requiere la entrada en estado alto
Nota: Los valores mximos y mnimos de las corrientes en nivel alto y bajo de
entradas y sala, dependen de la compuerta que se utilice.
- Si hay entradas no utilizadas, en compuertas NAND, OR, AND, conectarlas a
una
entrada
que
si
se
est
utilizando.
- Es mejor que las salidas no utilizadas de unas compuertas estn a nivel alto
pues as consumen menos corriente y la unin base-emisor no quedara polarizada
directamente.

Las familias CMOS


La familia lgica CMOS es, junto con la TTL, una de las familias lgicas ms
populares. Utiliza transistores MOSFET complementarios (canal N y canal P)
como elementos bsicos de conmutacin. CMOS es una abreviatura de
Complementary Metal Oxide Semiconductors (semiconductores complementarios
de xido metlico).

Amplios mrgenes de tensin de alimentacin


Los dispositivos de la serie 40xx pueden operar con tensiones entre +3 y +15
voltios y los de la serie 40xxB con tensiones entre +3 y +18 voltios. Este amplio
rango de alimentacin permite utilizar fuentes de voltajes no reguladas. La tensin
de alimentacin se designa como VDD.

Niveles de voltaje

Los circuitos CMOS pueden trabajar sobre un amplio rango de tensiones de


alimentacin, tpicamente de 3 a 15 V. Ms aun, el retardo de propagacin es
inversamente proporcional a la tensin de alimentacin, brindando a diseador un
compromiso simplemente entre velocidad y consumo. Los parmetros de niveles
de tensin tambin dependen de la tensin de alimentacin. De esta forma se
pueda comparar CMOS con TTL, implcitamente asumimos un tensin de
alimentacin de +5V para los CMOS. Por ejemplo podemos tener un CI CMOS de:

Ruido (CMOS)

VOH= 4.95

VIH= 3.5V

VOL=0.05V

VIL=1.5V

Margen de ruido en alto: Es el valor en tensin de ruido que podra sumarse a la seal
que entra a la compuerta en estudio, sin que sta deje de interpretar dicho nivel total
como un 1 lgico. Para este ejemplo, la salida como peor caso podra presentar un
valor de tensin de 4,95 V, mientras que la entrada interpreta como correcto un 1 lgico
hasta un valor de tensin de 3,50 V. El margen de ruido, en este caso, es de 4,95 V 3,5
V = 1,45 V.

Margen de ruido en bajo: Es el valor en tensin de ruido que podra sumarse a la


seal que entra a la compuerta en estudio, sin que sta deje de interpretar este
nivel total como un 0 lgico. Para este ejemplo, la salida como peor caso
podra presentar un valor de tensin de 0,05 V, mientras que la entrada interpreta
como correcto un 0 lgico hasta un valor de tensin de 1,50 V. El margen de
ruido, en este caso, es de 1,5 V 0,05 V = 1,45 V.
Los circuitos CMOS son esencialmente inmunes al ruido electromagntico externo
generado por aparatos elctricos, lneas de transmisin, descargas atmosfricas,
etc. Esta caracterstica los hace excelentes en aplicaciones industriales y
automotrices, donde son comunes los altos niveles de ruido.

Fan-Out, IOH e IOL


Si bien estas corrientes son pequeas, los circuitos CMOS sin buffer
(nomenclatura: -UB). A la salida lo eran todos los primeros CMOS, son ms
rpidos que los CMOS con buffer. Estos ltimos tienen las ventajas de ofrecer
mayores nivele de corriente, y de independizar a estas de la tensin de entrada de
la misma compuerta. La salida con buffer son ms fciles de encontrar en circuitos
CMOS. Por otro lado, las impedancias de entrada de los CMOS son muy altas;
magnitudes usuales corriente de entrada de son:

Por lo tanto, el fan-out para compuertas CMOS excitando compuertas CMOS


queda principalmente limitado por la carga capacitiva que ve la compuerta
excitadora. Valores usuales para la capacitancia de entrada de una compuerta
CMOS son: 5 a 15pf.
Nota: Las entradas CMOS nunca deben dejarse desconectadas, ya que estas son
muy sensibles a la electrosttica y al ruido, pueden conectarse a tierra a VDD o
bien a otra entrada.

Subfamilias TTL

Existen varias series o subfamilias TTL, adems e la serie TTL estndar


74. Cada una de estas subfamilias posee caractersticas propias que las
hacen adecuadas para aplicaciones o necesidades muy especficas. Las
ms conocidas son:
TTL de baja potencia. Comprenden los dispositivos designados como
74L00, 74L04. Consumen 10 veces menos potencia que los dispositivos
TTL estndares correspondientes pero son 4 veces ms lentos.
TTL de alta velocidad. Comprende los dispositivos designados como
74Hxx y 74Hxxx; por ejemplo: 74H05, 74H123. Consumen 2.5 veces
ms potencia que los dispositivos TTL estndares pero son 2 veces ms
rpidos.
TTL Shottky. Comprende los dispositivos designados como 74Sxx y
74Sxxx; por ejemplo 74S181, 74S11. Consumen 1.8 veces ms potencia
que los dispositivos TTL estndares pero son 4 veces ms rpidos.
TTL Shottky de baja potencia. Comprende los dispositivos
designados como 74LSxx 74LSxxx (74LS83, 74LS221, etc.). Consumen 5
veces menos potencia que los dispositivos TTL estndares y son igual de
rpidos. Esta es la subfamilia ms utilizada entre todas las divisiones de
la familia TTL.
TTL Shottky avanzada de baja
designados como 74ALSXX y
74ALS73. Consumen la mitad
dispositivos LS equivalentes y son

potencia. Comprende los dispositivos


74ALSXXX; por ejemplo: 74ALS00,
de la potencia requerida por los
el doble de rpidos.

TTL Shottky avanzada. Comprende los dispositivos designados como


74AS xx y 74ASxxx; por ejemplo 74AS00, 74AS73. Proporciona los ms
cortos tiempos de propagacin que el estado actual de la tecnologa
bipolar puede ofrecer y su consumo es intermedio entre TTL estndar y
LS.

Subfamilias CMOS

Series 4000/14000: Las primeras series CMOS fueron la serie 4000, que fue
introducida por RCA y la serie14000 por Motorola. La serie original es la 4000A; la
4000B representa mejora con respecto a la primera y tiene mayor capacidad de
corriente en sus salidas. A pesar de la aparicin de la nueva serie CMOS, las
series 4000 siguen teniendo uso muy difundido. La serie 4000A es la lnea ms
usada de Circuitos Integrados digitales CMOS, contiene algunas funciones
disponibles en la serie TTL 7400 y est en expansin constante. Algunas
caractersticas ms importantes de esta familia lgica son:

a) La disipacin de potencia de estado esttico de los circuitos lgicos CMOS


es muy baja. b) Los niveles lgicos de voltaje CMOS son 0 V para 0 lgico y
VDD para 1 lgico. El suministro VDD puede estar en el rango 3 V a 15 V
para la serie 4000. La velocidad de conmutacin de la familia CMOS 4000A
vara con el voltaje de la fuente.(consultar el apartado de los niveles de
voltaje). c) Todas las entradas CMOS deben estar conectadas a algn nivel
de voltaje.
Serie 74C: Esta serie CMOS su caracterstica principal es que es compatible
terminal por terminal y funcin por funcin, con los dispositivos TTL que tienen el
mismo nmero (muchas de las funciones TTL, aunque no todas, tambin se
encuentran en esta serie CMOS). Esto hace posible remplazar algunos circuitos
TTL por un diseo equivalente CMOS. Por ejemplo, 74C74 contiene dos flip-flops
tipo D disparados por flanco y tiene la misma configuracin de terminales que el CI
TTL 7474, que tambin ofrece dos flipflops tipo D disparados por flanco. El resto
de las caractersticas son iguales a la serie 74C. Las series HC/ HCT tienen como
caracterstica principal su alta velocidad. )
Serie 74HC: (CMOS de alta velocidad) Esta es una versin mejor de la serie 74C.
La principal mejora radica en un aumento de diez veces en la velocidad de
conmutacin (comparable con la de los dispositivos de la serie 74LS de TIL). Otra
mejora es una mayor capacidad de corriente en las salidas. La serie 74HC son los
CMOS de alta velocidad, tienen un aumento de 10 veces la velocidad de
conmutacin.
La serie 74HCT: es tambin de alta velocidad, y tambin es compatible en lo que
respecta a los voltajes con los dispositivos TTL. ) Serie 74HCT Esta serie tambin
es una serie CMOS de alta velocidad, y est diseada para ser compatible en lo
que respecta a los voltajes con los dispositivos TTL, es decir, las entradas pueden
provenir de salidas TTL (esto no es cierto para las dems series CMOS.)

Configuraciones de las compuertas lgicas


Colector abierto
Las compuertas de colector abierto son una variante tcnica de las compuertas
TTL comunes .Se caracterizan, entre otras cosas, por manejar voltajes de salida
superiores al de alimentacin y porque se pueden conectar en paralelo.
Se utilizan tambin como
amplificadores de corriente y
para formar compuertas de
varias entradas con compuertas
sencillas de una o dos entradas.
Esta aplicacin se conoce en
electrnica digital como lgica
alambrada AND.
Para comprender cmo
opera una compuerta de colector
abierto es importante conocer
primero cmo est estructurada
internamente una compuerta
TTL comn.

En la figura se muestra el circuito interno de uno de los 6 inversores que


constituyen el circuito integrado TTL 7404.
Obsrvese que Q3 y Q4 estn conectados en serie entre el positivo de la fuente y
tierra. Cuando uno de ellos conduce (on) el otro se bloquea (off) y viceversa.
Esta disposicin de transistores, tpica de la mayora de dispositivos TTL, se
denomina totem-pole o de poste totmico y permite, entre otras cosas operar a
muy altas velocidades. Sin embargo presenta el inconveniente de que no se
pueden conectar dos o ms salidas totem-pole a un mismo punto porque se puede
producir una condicin de cortocircuito. La solucin a este problema es utilizar
salidas de colector abierto.
En la figura de la pgina siguiente se
muestra la versin de colector abierto
correspondiente al inversor indicado
en la figura de ms arriba. Asimismo
se muestran los smbolos utilizados
en los circuitos digitales para
representar este tipo de dispositivos.
Obsrvese que el terminal de salida
ha quedado al aire.
El diamante subrayado ( ) es el
signo grfico recomendado por el
ANSI
(Instituto
Nacional
de
Estndares Americano) y el IEEE
(Instituto de Ingenieros Elctricos y
Electrnicos) para denotar un
dispositivo de colector abierto.
Para que el circuito de la figura anterior pueda funcionar como un inversor se
necesita conectar entre la salida (colector Q3) y el positivo de la fuente una
resistencia externa Rp como se indica. Este componente se denomina
comnmente resistencia de arrastre o de pull-up (lase pul-ap) y es
indispensable para la operacin del circuito.
El valor de Rp debe elegirse de modo que no se exceda la mxima corriente
admisible por Q3 ( 15 mA). Tpicamente, Rp flucta entre 150 y 1 K. Cuanto
menor sea su valor mayores son la velocidad de operacin y el consumo de
potencia.
A continuacin se detallan algunas de las ventajas de estos dispositivos:
Pueden manejar directamente led, displays, rels y otros componentes y
circuitos externos que consumen ms corriente de la que una compuerta
comn puede suministrar.

Pueden conectarse directamente entre s varias salidas para aumentar la


capacidad de corriente.
Pueden manejar voltajes de salida ms altos que el voltaje de alimentacin.
Las compuertas con esta caracterstica se denominan de alto voltaje.
Algunas, como el CI 7406, manejan hasta 30 V.
Circuitos integrados con compuertas de colector abierto
Los siguientes son algunos ejemplos de circuitos integrados TTL que contienen
compuertas con salidas de colector abierto. Todos operan a +5 V pero la mayora
pueden manejar voltajes de salida superiores a este valor.
7401, 74LS01, 7403, 74LS03, 7409, 7438, 74LS38: 4 compuertas NAND de dos
entradas.
7405, 74LS05, 7406, 7416: 6 inversores.
7407, 7417: 6 buffers no inversores.
7412, 74LS12: 3 compuertas NAND de 3 entradas.
7422: 2 compuertas NAND de 4 entradas.
7433: 4 compuertas NOR de 2 entradas.
74LS266: 4 compuertas XNOR.
Compuerta con Salida de Tres Estados (Triestado)
Las compuertas de tres estados son un tipo especial de dispositivos lgicos que
adems delos dos estados comunes (alto y bajo 1 y 0) pueden proporcionar un
tercer estado de salida llamado Hi-Z o de alta impedancia, similar a un circuito
abierto.
Como se ha visto, los circuitos lgicos digitales responden a dos estados: el alto
1 lgico y el bajo 0 lgico. En un dispositivo TTL, por ejemplo, una entrada o una
salida determinada slo podr estar a un nivel alto entre 2,4 V y 5 V o un nivel
bajo entre 0 V y 0,8 V. Cualquier otro nivel de voltaje es invlido. Existen
situaciones donde es necesario desconectar o aislar el terminal de salida del resto
de la circuitera interna con el fin de lograr que ese punto quede libre o flotante, es
decir, que no est ni en alto ni en bajo. La solucin a ese problema es la llamada
Lgica de tres estados, o Lgica tri-state.
Los dispositivos lgicos de tres estados tienen tres niveles de salida llamados alto,
bajo y desconectado. Este ltimo se denomina tambin estado de alta
impedancia o estado Hi-Z. Tri-state es una marca registrada de Nacional
Semiconductor.

En la figura se muestran los smbolos utilizados


en los circuitos lgicos digitales para representar
las compuertas tri-state (lase triestit) ms
comunes y se resume la operacin de los
inversores de este tipo. Todos los dispositivos tristate se caracterizan por poseer una entrada de
control adicional llamada habilitador o lnea de
inhibicin. Cuando sta se activa, la salida se
sita en el estado de alta impedancia. Mientras
esta entrada no est activada, el dispositivo
desarrolla su lgica normal. La entrada de
inhibicin se activa con un0 un 1 dependiendo
del diseo.
La figura de la derecha
muestra
en
forma
simplificada cmo trabaja un
dispositivo lgico de tres
estados. El interruptor A
representa la lnea de
entrada, el interruptor B la
lnea de inhibicin y el led Q
el estado de la salida.
Cuando B est cerrado
(ON), el terminal de salida
queda conectado a la salida
del interruptor A y el circuito opera como un inversor normal. La salida Q
presentar un alto o un bajo dependiendo de la posicin de A. Cuando B est
abierto (OFF), el terminal de salida queda aislado o desconectado de la entrada a
travs de la resistencia R3 de muy alto valor. En estas condiciones de alta
impedancia, la salida no est ni en bajo ni en alto: est flotando. Puede aplicarse
externamente un alto o un bajo al 49 punto de salida Q y el adoptar el estado que
se le imponga, sin que el resto del circuito se entere nise produzca una situacin
anormal.
Circuitos integrados con compuertas tri-state (Tres estados)
Los siguientes son algunos ejemplos de circuitos integrados TTL y CMOS que
contienen compuertas con salida tri-state. Los dispositivos de la serie 74C son de
tecnologa CMOS y los de las series 74, 74LS y 74S son de tecnologa TTL. Las
compuertas buffer se vern ms adelante.
74126, 74LS126: 4 buffers no inversores activos en alto.

74S134: 1 compuerta NAND de 12


entradas activa en bajo.
74C240, 74LS240: 8 buffers inversores
Schmit-trigger activos en bajo.
74C244, 74LS244: 8 buffers no
inversores Schmitt-trigger activo en bajo.
74366, 74LS366, 74368, 74LS368: 6
buffers inversores activos en bajo.
En la figura se muestra la distribucin de pines del buffer tri-state inversor 74368 y
74LS368.

Schmitt trigger
El schmitt trigger usa la histresis para prevenir el ruido que podra tapar a la seal
original y que causara falsos cambios de estado si los niveles de referencia y
entrada son parecidos.
Para su implementacin se suele utilizar un amplificador operacional realimentado
positivamente. Los niveles de referencia pueden ser controlados ajustando
las resistencias R1 y R2:

Las compuertas Schmitt-trigger (lase "esmit-triguer") son dispositivos que se


utilizan para convertir seales imperfectas, lentas o con ruido en seales digitales
bien definidas, rpidas y sin ruido. Realizan las mismas funciones lgicas de las
compuertas comunes pero poseen ciertas caractersticas distintivas especiales.
Las caractersticas de las compuertas Schmitt-trigger las hacen muy tiles en
numerosas aplicaciones en donde se presentan problemas con seales mal
definidas, distorsionadas o ruidosas.
Por su misma naturaleza binaria, los circuitos digitales operan eficientemente
cuando son manejados por seales de entrada perfectamente cuadradas. En una
seal digital ideal, los estados alto y bajo deben estar bien definidos y la

transicin de un estado al otro debe ser instantnea. Si una entrada, debido a la


lentitud de la seal aplicada, permanece durante algn tiempo indeciso entre los
estados, alto y bajo vlidos, se corre el riesgo de que el circuito se vuelva
inestable y genere falsas seales de salida.
Lo mismo puede ocurrir si la seal de entrada no es una onda cuadrada o tiene
ruido. La solucin a este problema es utilizar compuertas Schmitt-trigger.
Las compuertas Schmitt-trigger operan como compuertas comunes, pero se
caracterizan por poseer
una propiedad llamada
histresis que las hace
inmunes al ruido y les
permite
trabajar
con
seales
digitales
no
ideales. Una compuerta
Schmitt-trigger
entrega
siempre
una
onda
cuadrada a la salida, sin
importar la forma de onda
de la seal de entrada. En la figura se muestran los smbolos utilizados en los
circuitos lgicos digitales para representar los dispositivos Schmitt-trigger ms
comunes. El signo dentro del smbolo de una compuerta significa siempre que se
trata de un dispositivo Schmitt-trigger.
La caracterstica de histresis significa que estos dispositivos slo responden
cuando los voltajes aplicados a sus entradas superan unos valores lmites
preestablecidos,
llamados
umbrales.
En la figura siguiente se muestra
en forma simplificada cmo
trabaja u inversor Schmitttrigger.
La curva de histresis muestra
cmo se comporta el voltaje de
salida de la compuerta con
respecto al voltaje de entrada.
Como puede verse en el grfico,
la salida slo cambia de estado cuando el voltaje de entrada supera el umbral
superior (VTH) o cae por debajo del umbral inferior (VTL). La diferencia de voltaje
entre VTH y VTL se denomina voltaje de histresis (VH).Los valores tpicos de
VTH y VTL para dispositivos TTL y CMOS son:
Series TTL 74 y 74LS: VTH = 1,6 V y VTL = 0,8 V
Series CMOS 40, 45 y 74C (con una tensin de alimentacin de +9 V):
VTH = 5,8 V y VTL = 3,8 V

Circuitos integrados con compuertas Schmitt-trigger


Los siguientes son algunos ejemplos de circuitos integrados TTL y CMOS que
contienen compuertas con entradas Schmitt-trigger. Los dispositivos de las series
40 y 74C son de tecnologa CMOS y los de las series 74 y 74LS son de tecnologa
TTL.
4093B, 74132, 74LS132: 4 compuertas NAND de 2 entradas.
40106B, 7414, 74C14, 74LS14: 6 inversores.
7413, 74LS13: 2 compuertas NAND de 4 entradas.

Compuertas buffer
Los buffers o separadores son esencialmente compuertas con una alta capacidad
de corriente de salida. Esta caracterstica les permite manejar directamente leds,
rels de estado slido, rels electromecnicos y otras cargas que no pueden ser
impulsadas directamente por compuertas comunes.
Los buffers se utilizan principalmente como amplificadores de corriente. Un buffer
a la salida de un circuito integrado digital aumenta su fan-out, es decir, la mxima
corriente de salida que ste puede suministrar.
Existen bsicamente dos clases de buffers: inversores y no inversores.
En la figura se muestran los smbolos utilizados en los circuitos digitales para
representar estos dispositivos. El tringulo representa la circuitera electrnica de
amplificacin.
Desde el punto de vista lgico, los buffers inversores operan como inversores
convencionales. La diferencia est en que un buffer no inversor es ms potente;
esto es, puede manejar ms corriente de salida, que un inversor comn.
Los buffers no inversores entregan el mismo nivel lgico que reciben. Es decir, si
se aplica un alto o un bajo a la entrada entonces suministran un alto o un bajo a la
salida. Los buffers no inversores se denominan tambin compuertas YES.
En la figura se resume el smbolo, la ecuacin lgica, la tabla de verdad y el
circuito elctrico equivalente de una compuerta YES. La lmpara Q se enciende
cuando el interruptor A se cierra y se apaga cuando este ltimo se abre.

Un buffer se puede conectar a una carga de dos formas: como disipador de


corriente (modo sink) o como fuente de corriente (modo source). En el modo
sink la carga se conecta entre la salida y el positivo de la fuente; en el modo
source la carga se conecta entre la salida y tierra.
Circuitos integrados con compuertas buffer
Los siguientes son algunos ejemplos de circuitos integrados TTL y CMOS que
contienen compuertas tipo buffer. Los dispositivos de la serie 40 son de tecnologa
CMOS y los de las series 74 y 74LS son de tecnologa TTL. Estos ltimos pueden
manejar corrientes de salida superiores a50 mA.
4049B: 6 buffers inversores.
4050B: 6 buffers no inversores.
7428, 74LS28: 4 buffers NOR de 2 entradas.
7437, 74LS37: 4 buffers NAND de 2 entradas.
7440, 74LS40: 2 buffers NAND de 4 entradas.
74125, 74LS125, 74126, 74LS126: 4 buffers no inversores tri-state.
74LS540: 8 buffers inversores tri-state.

También podría gustarte