Comparadores Decodificadores y Multiplexores

Descargar como pdf o txt
Descargar como pdf o txt
Está en la página 1de 21

COMPARADORES, DECODIFICADORES y

MULTIPLEXORES

Objetivos

Analizar el funcionamiento de los comparadores.

Analizar el modo de funcionamiento de los


decodificadores.

Analizar el modo de funcionamiento de los


Multiplexores.

COMPARADORES
Son sistemas combinacionales que detectan si 2 combinaciones binarias de n bits
son iguales o no; y en este ltimo caso determinar cual es mayor.
Analicemos dos nmeros (A y B)de 1 c/u.

A
Comparador

A=B

A
A=B
B

A=B

COMPARADORES
Otra variante
A

A>B
Comparador

A B AB
A B A.B

A>B

A=B

A<B

AB

AB

00

01

10

11

A=B
A<B

De la Tabla

AB

A B A.B
A B A.B A B

A B A.B A B

COMPARADORES
1

A=B

74 LS 266
1

74 LS 04
2

1
3

A>B

74 LS 08
3

A <= B

74 LS 04
74 LS 04
4

4
6

A<B

5
74 LS 08
9

74 LS 04

A >= B

COMPARADORES
Ejercicio: Disear un circuito comparador de dos palabras de 2 bits c/u

A>B
Comparador

A=B

A<B

A B A1.B1 A1 B1 . A0 .B0
A B A1.B1 A1 B1 . A0 .B0
A B A1 B1 . A0 B0

Tarea: Implemente las funciones usando compuertas:


A) Bsicas
B) NAND
C) NOR

COMPARADORES
Existe un CI Comparador:

74LS85

Para conectar en cascada

10
12
13
15
9
11
14
1
2
3
4

A0
A1
A2
A3
B0
B1
B2
B3
A<B
A=B
A>B

74 LS 85

A<B
A=B
A>B

7
6
5

COMPARADORES
Ejercicio: Disear un Circuito comparador de dos palabras de 8 bits c/u, pero
usando comparadores de 4 bits (74LS85)

V CC

X0
X1
X2
X3
Y0
Y1
Y2
Y3

X4
X5
X6
X7
Y4
Y5
Y6
Y7

4
3
2
1
14
11
9
15
13
12
10

A >B
A =B
A <B
B3
B2
B1
B0
A3
A2
A1
A0

5
A >B 6
A =B 7
A <B

74 LS 85

4
3
2
1
14
11
9
15
13
12
10

A >B
A =B
A <B
B3
B2
B1
B0
A3
A2
A1
A0
74 LS 85

5
A >B 6
A =B 7
A <B

A> B
A= B
A< B

DECODIFICADORES (DECODER)
Es un circuito lgico que acepta un conjunto de entradas que representan un
nmero binario y activa slo la salida que corresponde a ese nmero de entrada.

Seleccin

Decoder
n*m

n
Entradas

En otras palabras un circuito Decodificador analiza sus entradas, determina cual


nmero binario esta presente y activa la nica salida que corresponde a ese
nmero; todas las dems salidas permanecen inactivas.

m
Salidas

Donde

M 2n

DECODIFICADORES (DECODER)
DECODIFICADORES BINARIOS
Decoder 2 x 4
2
3
1

A
B
G

Y0
Y1
Y2
Y3

4
5
6
7

74LS139

Y0 A B

Y1 A B

Y2 A B

Y3 A B

A B

Y0

Y1

Y2

Y3

0 0

0 1

1 0

1 1

EJERCICIO
Disee e implemente las siguientes funciones utilizando el decoder apropiado.

f1

2,3,6

f2

4,7,9,13

f3

1,5,8,15

Solucin
Usaremos un decoder de 4 x 16 y unas compuertas bsicas

A
B
C
D

23
22
21
20

18
19

A
B
C
D

G1
G2

0
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15

74 LS 154

1
2
3
4
5
6
7
8
9
10
11
13
14
15
16
17

1
2
13

12

F1

74 LS 10
1
2
6
4
5

F2

74 LS 20
1
2
6
4
5
74 LS 20

F3

DECODIFICADORES EXCITADORES
Decoder de BCD a 7 Segmentos
nodo Comn

a
f

Los Display se clasifican en 2:

Ctodo Comn

Cada segmento es un diodo led

c
d

Para que cada led encienda se necesita


polarizarlo en directo.
VAK 1,5 Volts
Se enciende con 0 lgico
a

ANODO COMUN

DECODIFICADORES EXCITADORES
Existe un CI encargado de proporcionar estos niveles lgicos. Capaz de recibir
cdigo BCD y excitar los segmentos adecuados y mostrar el nmero
correspondiente al cdigo.
El CI es el 74LS47 Trabaja con Display de nodo Comn
1
2
4
8
BI/RBO
RBI
LT

A
B
C
D
E
F
G

13
12
11
10
9
15
14

Demuestre por que R = 330


VCC
33 0

74 LS 47
33 0

BCD

7
1
2
6
4
5
3

D
C
B
A

7
1
2
6
4
5
3

1
2
4
8
BI/RBO
RBI
LT

74 LS 47

A
B
C
D
E
F
G

13
12
11
10
9
15
14

33 0
33 0
33 0

33 0
33 0

DECODIFICADORES EXCITADORES
Para los Display CATODO COMUN
b

Para que se encienda cada segmento se requiere


un1 Lgico

33 0

33 0

BCD

D
C
B
A

7
1
2
6
4
5
3

1
2
4
8
BI/RBO
RBI
LT

74 LS 48

A
B
C
D
E
F
G

13
12
11
10
9
15
14

33 0
33 0
33 0

33 0
33 0

MULTIPLEXORES (MUX)
Es un circuito lgico que acepta varias entradas de datos digitales y selecciona
una de ellas en un momento dado para pasarla a la salida.
Un Multiplexor acta como un interruptor de mltiples posiciones controlado en
forma digital, en el que el cdigo digital que se aplica a las entradas de
seleccin controla que entradas de datos se conmutarn hacia la salida.

Entradas de
D2
datos
n

(2 )

..

D1

Multiplexor
(MUX)

Dn

..
S1 S2

Sn

Lneas de
seleccin

MULTIPLEXORES (MUX)

Ejercicio 1

Disear un Mux de 2 x 1

Elaborando la tabla de verdad


D0

(MUX)
D1

D0

D1

Z D0 .S D1.S

MULTIPLEXORES (MUX)

D0
1
3
1

2
1
3

74HC08
2

74HC04

74HC32

4
6
5

D1

74HC08

Ejercicio 2

Disear un Mux de 4 x 1

D0
D1

(MUX)

D2

S1 S0

0 0

D0

0 1

D1

1 0

D2

1 1

D3

D3

S1

S0

MULTIPLEXORES (MUX)

Z S1S0D0 S1S0D1 S1S0D2 S1S0D3


S1 S0 D3 D2 D1 D0

S1

S0

74 HC04

74 HC04
2

1
2
13

12

74 HC11

3
2

3
4
5

74 HC32
9
8

74 HC11
9
10
11

10
74 HC32

8
4
6

74 HC11
1
2
13

5
12

74 HC11

74 HC32

MULTIPLEXORES (MUX)

Ejercicio 3: Disee un MUX de 8x1. Si usted solo dispone de MUX de 4x1 y 2 x1

S2 S1 S0

0 0 0
0 0 1

I0
I1

0
0
1
1

1
1
0
0

0
1
0
1

I2
I3
I4
I5

1 1 0
1 1 1

I6
I7

D0

I0

D1

I1

D2

I2

D3

I3

(MUX)

I0
I1
D4

I0

D5

I1

D6

I2

D7

I3

(MUX)

S0

S1

S2

(MUX)

MULTIPLEXORES (MUX)

Ejemplo de aplicacin de Decodificadores y de Barrido Secuencial de


Displays de siete segmentos
a b c d e f g
D
C
B
A

A
B
C

BCD
a
s.s.

DEC

1
2
3
4
5
6
7
8

3
4

TRABAJO EN EQUIPO
Instrucciones:
Este trabajo se expondr en la siguiente clase. Se elegir un grupo al azar
Cada grupo estar conformado por cinco integrantes. De ellos se elegir a uno
(tambin al azar) para que exponga y los otros dos contestarn las preguntas.
El Grupo deber de presentar un informe impreso al docente del curso.

1. Buscar todos los decodificadores y multiplexores que hay en el


mercado. Presentar su diagrama circuital y su diagrama de bloques
(manuales).
2. Presentar tres diseos en los cuales se empleen los dispositivos
mencionados en los tems 1, 2 y 3.

También podría gustarte