Lab.2-Inversor (Inf. Final)

Descargar como docx, pdf o txt
Descargar como docx, pdf o txt
Está en la página 1de 6

UNAC - FIEE - INGENIERA ELECTRNICA ELECTRONICA DE POTENCIA II

1







FACULTAD DE INGENIERA ELCTRICA Y ELECTRNICA

E. P. INGENIERA ELECTRNICA

INVERSOR MONOFSICO DE 100W CON
MOSFET DE POTENCIA
(INFORME FINAL LAB.2)

CURSO : ELECTRNICA DE POTENCIA II.
GRUPO H. : 90G.
PROFESOR : ING. CORDOVA RUIZ, RUSELL.
ALUMNO : CONDORI NINA, FELIX EDUARDO.
CDIGO : 042549A.
CICLO : 2010B.


UNAC - FIEE - INGENIERA ELECTRNICA ELECTRONICA DE POTENCIA II
2
INVERSOR MONOFSICO DE 100W CON MOSFET
DE POTENCIA

I. OBJETIVO:

Obtener una tensin alterna a partir de una fuente de tensin continua diseando
un circuito inversor monofsico con Mosfet de potencia controlado con timer 555.


II. ANLISIS DEL FUNCIONAMIENTO DEL CIRCUITO:

1. FUNDAMENTO:

La frecuencia de los pulsos que enva el timer 555 al clok de Flipflop JK es de 120 Hz
obtenindose en las salidas del Flipflop JK los pulsos cuya frecuencia es de 60Hz que
harn conmutar a los Mosfet generando la corriente alterna que posteriormente mediante
el transformador de toma media alimentara la carga.


2. CLCULOS:

Presentamos la ecuacin para el clculo de la frecuencia del timer 555 cuando trabaja en
el modo Astable.

1 2
1.44
( 2 )
f
R R C


Consideraciones:
0.1 C uf
2
10 R K
120 f Hz

UNAC - FIEE - INGENIERA ELECTRNICA ELECTRONICA DE POTENCIA II
3
Se obtiene:
1
100 R K

3. GRFICO:


FIGURA 1 (Grfico de pulsos)

4. OBSERVACIONES:

Para
1
R y
2
R

se utilizarn Potencimetros los cuales sern regulados hasta obtener sus
valores deseados exactos; no se puso directamente resistencias fijas porque estas tienen
un margen de error entre 5% a 10% y esto podra alterar el valor de la frecuencia deseada
pudindose no obtener los resultados esperados.

Adems debo aclarar que no fue necesario tomar en cuenta el ciclo de trabajo del timer
555, ya que solo necesitaba los pulsos que ingresen al clock del Flip Flop JK para que este
pueda activar sus salidas de forma alternada (conmute).

UNAC - FIEE - INGENIERA ELECTRNICA ELECTRONICA DE POTENCIA II
4
III. DISEO DEL CIRCUITO:














FIGURA 2 (Diseo del circuito en el Programa Proteus)




UNAC - FIEE - INGENIERA ELECTRNICA ELECTRONICA DE POTENCIA II
5

IV. SIMULACIN DEL DISEO:


FIGURA 3 (Simulacin en Programa Proteus)


V. IMPLEMENTACION DEL DISEO:



UNAC - FIEE - INGENIERA ELECTRNICA ELECTRONICA DE POTENCIA II
6
FIGURA 4 (Implementacin)


FIGURA 5 (Implementacin con la fuente y el transformador de toma media, por colocar la
batera de 12v y la carga)




VI. RECOMENDACIONES:

Los circuitos de proteccin que se utilizaron reducen las prdidas de potencia en un
transistor durante la conmutacin (aunque no necesariamente las prdidas totales
de conmutacin) y protegen al dispositivo de los estreses a los que se ve sometido
durante la conmutacin debido a las altas tensiones y corrientes.



VII. CONCLUSIONES:

El circuito inversor implementado responde de forma satisfactoria, no obstante se
tuvo que utilizar una batera de 12v, mayor o igual a 3A para que la carga (foco)
pueda encenderse de forma correcta.

También podría gustarte