Jerarquia Digital Plesiocrona PDH
Jerarquia Digital Plesiocrona PDH
Jerarquia Digital Plesiocrona PDH
1302
1- JERARQUAS DE MULTIPLEXACIN
JERARQUAS DIGITALES. En la transmisin de seales digitales se recurre a la multiplexacin con el fin de agrupar
varios canales en un mismo vnculo. Si bien la velocidad bsica usada en las redes digital se encuentra estandarizada en 64
kb/s, las velocidades de los rdenes de multiplexacin en cambio forman varias jerarquas.
-La jerarqua europea, usada tambin en Latinoamrica, agrupa 30+2 canales de 64 kb/s para obtener 2.048 kb/s. Luego,
por multiplexado de 4 tributarios sucesivamente, se obtiene las velocidades de 8.448 kb/s; 34.368 kb/s y 139.264 kb/s.
-La jerarqua norteamericana agrupa en cambio 24 canales a una velocidad de 1.544 kb/s. Posteriormente genera 2 ordenes
superiores (x4) a 6.312 kb/s y (x7) a 44.736 kb/s.
-La jerarqua japonesa recupera el valor de 6.312 kb/s pero obtiene los rdenes jerrquicos de (x5) 32.064 kb/s y (x3)
97.728 kb/s.
Las velocidades de cada orden es levemente superior al producto de la velocidad de tributario por el nmero de entradas,
debido al agregado de informacin adicional (OverHead). El ordenamiento de la jerarqua a 2048 kb/s se estudia en detalle
en este trabajo. A las jerarquas mencionadas se las denomina Plesicronas PDH porque el reloj usado en cada nivel de
multiplexacin es independiente de los otros niveles. En oposicin se encuentra la jerarqua Sincrnica SDH que adopta un
solo reloj para toda la red.
1302-(1)
Ao 1966
Ao 1970
Ao 1973
Ao 1980
Ao 1985
SDH
155 Mb/s
622 Mb/s
2488 Mb/s
9976 Mb/s
Ao 1992
Ao 1992
Ao 1994
Ao 1999
1302-(2)
1302-(3)
0011011
1Fxxxxx
0011011
1Fxxxxx
0011011
1Fxxxxx
0011011
1Fxxxxx
0011011
1Fxxxxx
0011011
1Fxxxxx
0011011
1Fxxxxx
0011011
1Fxxxxx
TS:1
TS:1
TS:1
TS:1
TS:1
TS:1
TS:1
TS:1
TS:1
TS:1
TS:1
TS:1
TS:1
TS:1
TS:1
TS:1
TS:2
TS:2
TS:2
TS:2
TS:2
TS:2
TS:2
TS:2
TS:2
TS:2
TS:2
TS:2
TS:2
TS:2
TS:2
TS:2
TS:3
TS:3
TS:3
TS:3
TS:3
TS:3
TS:3
TS:3
TS:3
TS:3
TS:3
TS:3
TS:3
TS:3
TS:3
TS:3
TS:15
TS:15
TS:15
TS:15
TS:15
TS:15
TS:15
TS:15
TS:15
TS:15
TS:15
TS:15
TS:15
TS:15
TS:15
TS:15
TS:16
TS:16
TS:16
TS:16
TS:16
TS:16
TS:16
TS:16
TS:16
TS:16
TS:16
TS:16
TS:16
TS:16
TS:16
TS:16
TS:17
TS:17
TS:17
TS:17
TS:17
TS:17
TS:17
TS:17
TS:17
TS:17
TS:17
TS:17
TS:17
TS:17
TS:17
TS:17
TS:18
TS:18
TS:18
TS:18
TS:18
TS:18
TS:18
TS:18
TS:18
TS:18
TS:18
TS:18
TS:18
TS:18
TS:18
TS:18
TS:28
TS:28
TS:28
TS:28
TS:28
TS:28
TS:28
TS:28
TS:28
TS:28
TS:28
TS:28
TS:28
TS:28
TS:28
TS:28
TS:29
TS:29
TS:29
TS:29
TS:29
TS:29
TS:29
TS:29
TS:29
TS:29
TS:29
TS:29
TS:29
TS:29
TS:29
TS:29
TS:30
TS:30
TS:30
TS:30
TS:30
TS:30
TS:30
TS:30
TS:30
TS:30
TS:30
TS:30
TS:30
TS:30
TS:30
TS:30
Frame 0
Frame 1
Frame 2
Frame 3
Frame 4
Frame 5
Frame 6
Frame 7
Frame 8
Frame 9
Frame 10
Frame 11
Frame 12
Frame 13
Frame 14
Frame 15
Durante el tiempo de alineamiento el receptor solo observa el estado de los bits cada 125 seg, es decir cada 256 bits. En
tanto se tenga prdida de trama LOF se deben estudiar la totalidad de los bits recibidos para reconocer la palabra FR.
Adems se reemplazan los intervalos de tiempo TS que llevan informacin de canal por una Seal de Indicacin de Alarma
AIS, consistente en una secuencia continua de bits 1. Por otro lado, el receptor induce al transmisor para colocar el bit A=1
en la palabra NFR de alineamiento. Este bit oficia de alarma remota de prdida de trama del terminal corresponsal.
1302-(4)
C1 1 C2 1 C3 E C4 E
Donde la secuencia 001011 es la palabra de alineamiento para la trama CRC. Los bits C1..C4 se calculan mediante el criterio
de redundancia cclica como bits de paridad para la deteccin de errores. Los bits E actan como alarma remota de recepcin
de errores. Como una multitrama tiene 2 secuencias CRC-4 se disponen de 2 bits E (uno para cada secuencia CRC). El
polinomio generador de los bits de paridad es X4+X+1. Se efectan 1000 comparaciones CRC-4 por segundo. Se puede
emitir la alarma de tasa de error o prdida de trama LOF cuando se supera un umbral de comparaciones errneas.
2.3- SEALIZACIN DEL CANAL TELEFNICO.
Existen dos formas genricas de enviar la sealizacin de los canales de telefona en el multiplexor de 2048 kb/s:
-Sealizacin por Canal Asociado
CAS o R2-digital.
-Sealizacin por Canal Comn
CCS o SSNo7.
El tipo de sealizacin asociada al canal CAS consiste en asignar en la trama el intervalo de tiempo TS:16 para el envo de la
sealizacin de acuerdo con la Fig 02. Se trata entonces en un canal de 64 kb/s cuya organizacin interna contiene una
palabra de alineamiento de multitrama de 8 bits (0000 NANN) y 15 octetos de informacin. La palabra de alineamiento de
multitrama (0000) permite definir una lgica de ganancia y prdida del alineamiento. La Prdida de Multitrama LOMF (Loss
of MultiFrame) se obtiene con 2 lecturas consecutivas con error. La recuperacin del alineamiento ocurre a la primer lectura
correcta.
Los bits N se encuentran reservados para uso nacional. El bit A se utiliza para el envo hacia el terminal remoto de una
alarma que indica la accin LOMF local. Los datos de sealizacin de los 30 canales se ubican en 15 Bytes asignando 4 bits
(abcd) por canal. Para impedir la simulacin de la palabra de alineamiento de multitrama (0000) se determina un valor fijo a
los ltimos bits de todos los Bytes restantes (ab01).
Para la sealizacin por canal comn CCS se ha definido (ITU-T Serie Q) el protocolo de dilogo entre procesadores de los
centros de conmutacin extremos SS7. Se trata entonces de un canal de 64 kb/s donde la ubicacin de la informacin de
sealizacin no se encuentra previa y rgidamente asignada.
Consiste en un protocolo de comunicacin definido en 4 capas
de acuerdo con el modelo de interconexin de sistemas
abiertos de ISO.
2.4- VARIEDAD DE EQUIPOS MULTIPLEXORES.
En base a la primer jerarqua digital se han diseado una buena
cantidad de variantes de equipos multiplexores. Se mencionan
la mayora de ellos a continuacin.
-Los multiplexores de 2048 kb/s existen en la versin central
y abonado. En la versin central se unen centros de
conmutacin con sealizacin CAS o CCS. Para redes
digitalizadas totalmente la sealizacin ser CCS. En las
centrales de conmutacin digitales la operacin de
multiplexacin se encuentra integrada a la conmutacin
temporal y por ello no se distingue un equipo multiplexor en
forma individual.
-En el multiplexor para abonado se une un centro de
conmutacin con un grupo de abonados. En este caso es
necesario suministrar una serie de servicios adicionales
mediante el canal de sealizacin. Las facilidades son
(conocidas como BORSCHT): alimentacin de batera (Baterry
feed), proteccin contra sobrevoltajes (Overvoltage
protection), corriente de llamada (Ringing), supervisin
(Supervision), codificacin (Codec), circuito hbrido (Hibrid)
y acceso de pruebas (Test access).
-Una variedad de equipos multiplexores estadsticos trabajan sobre la base de la velocidad de 2048 kb/s para asignar
velocidades por canal telefnico menores a 64 kb/s (32/24/16 kb/s). Mediante el uso de la codificacin Diferencial
1302-(5)
1302-(6)
1.544 kb/s
6.312 kb/s
44.736 kb/s
24
96
674
1176 bit
4760 bit
El primer orden jerrquico se multiplexa sucesivamente para obtener mayores velocidades y una multiplicacin de la
capacidad. La jerarqua plesicrona correspondiente a 2048 kb/s multiplexa en pasos de 4 entradas (tributarios de nivel
inferior) para obtener la jerarqua superior.
1302-(7)
Jerarqua
Velocidad kb/s
Tolerancia ppm
Tensin Vpp
Tolerancia %
Cdigo de lnea
Ancho pulso nseg
Impedancia Ohm
Alternativa
Ecualizacin dB
Secuencia prueba
Tercera
34368
20
1
10
HDB3
7,18
75
Cuarta
139264
15
0,5
10
CMI
75
12dB/17M
223-1
12dB/70M
223-1
CDIGO HDB3. (High Density Bipolar) Este cdigo permite una alta densidad de pulsos binarios para mantener la
temporizacin de lnea. Se utiliza en las interfaz desde 2 a 34 Mb/s. Las reglas de codificacin son:
-Los bits 1 se alternan en polaridad y su duracin se reduce al 50% (RZ= Return to Zero).
-En otras palabras, se transmite un ciclo de reloj (10) con polaridad alternada. Los bits 0 se transmiten como 0 Volt.
-Una secuencia 0000 se reemplaza por 000V o R00V: V=1 es un pulso de violacin y R=1 es de relleno.
-Las violaciones se encuentran alternadas entre s. Si existe R lleva la misma polaridad que V.
-Luego de una violacin el siguiente pulso lleva polaridad contraria.
-Se coloca 000V cuando el pulso anterior a V tiene igual polaridad que V; en caso contrario se coloca R00V.
-Si entre violaciones consecutivas el nmero de bits 1 es impar se coloca 000V, de lo contrario si es par se coloca R00V.
Estas reglas aseguran:
-Equiprobabilidad de smbolos, y por lo tanto ausencia de componente de corriente continua.
-Esto es indispensable para la transmisin por pares balanceados o coaxiales.
-Un mximo de 3 ceros consecutivos, lo que permite mantener la temporizacin del receptor.
-Transmisin de datos y reloj por el mismo par, lo cual queda asegurado por el reemplazo del bit 1 por un ciclo de reloj.
-La decodificacin es muy simple ya que solo existen dos posibilidades de pulsos con igual polaridad 10001 y 1001.
-La primer alternativa corresponde a 1000V y la segunda a R00V.
1302-(8)
1302-(9)
La AIS se coloca en transmisin cuando el sistema carece de datos de usuario y en recepcin cuando el enlace se encuentra
cortado. La AIS se propaga entonces desde el punto de falla hacia adelante hasta el final de la red; indica que en algn punto
de la misma se ha producido una falla a pesar que no identifica dicho punto. Un sistema de telesupervisin que permita la
transmisin de alarmas a distancia informar sobre la causa de la falla.
Para reconocer una seal AIS se adoptan umbrales por exceso. Por ejemplo, para un sistema de 8 Mb/s la cantidad de bits 1
en la trama (cuya longitud es de 848 bits) debe ser superior a 844; debido a que la palabra de alineamiento de trama tienen
asignados 5 bits 0. En otras palabras, se entiende por AIS la seal que tiene menos de 5 bits 0 en cada trama.
FOTOGRAFIA. Normalmente los equipos multiplexores PDH se desarrollaron bajo la tcnica de instalacin Slim-rack. Los
bastidores tenan las dimensiones 120x2200 mm de ancho y alto. Actualmente dicha tcnica se reemplaz por ETSI N3 de
600x2000 mm. En la fotografa se muestra una sala de equipos de la dcada `80.
1302-(10)
4- PROCESO DE JUSTIFICACIN
El nombre justificacin (Stuffing) proviene de la industria impresora y es el proceso usado para igualar la longitud de las
lneas mediante el agregado de espacios entre palabras. La Justificacin permite interrelacionar seales de datos generadas
por relojes distintos (plesicronos). Un caso interesante de justificacin de relojes es el da bisiesto (29 de febrero) del
calendario.
PROCESO DE JUSTIFICACIN (Fig 03). Es usado en los rdenes jerrquicos plesicronos y sincrnicos. Se han
identificado tres grupos de cuatro bits denominados Control de Justificacin Cj y un grupo de cuatro bits denominado
Oportunidad de justificacin J. Cada bit de cada grupo pertenece a uno de los cuatro tributarios. Cada trama tiene 848 bits
que distribuidos en 4 tributarios corresponde a 212 bit. La palabra de alineamiento ocupa 3 bit de cada tributario (12 en total)
y el control de justificacin otros 3 bits. Lo cual determina que cada tributario disponga de 206 bit en cada trama. La
velocidad de la jerarqua es de 8448 kb/s y con los 848 bit/FR en la trama, se disponen de 9962 FR/s. Si ahora tenemos en
cuenta que cada tributario de entrada tiene 206 bit/FR se llega a un valor de 2052 kb/s.
La capacidad reservada en la trama para cada tributario es superior a la requerida. Por lo tanto, se rellenan peridicamente los
espacios de justificacin con bits 1 para equilibrar las velocidades. Si todos los espacios J son justificados (rellenados con
bits 1) la velocidad resultante de cada tributario es de 205 bit/FR, es decir 2042 kb/s; inferior a la velocidad requerida.
Para acomodar 2048 kb/s, aproximadamente 6 de cada 10 bits J llevan informacin del tributario y 4 son rellenados
(justificados). Para que el receptor determine cuales de los bits J llevan un relleno se envan los bits de control Cj
correspondientes al tributario en la condicin 1; si en cambio, se transmite informacin los Cj corresponden a 0. Es decir:
-si Cj= 000 en J se lleva un dato del tributario,
-si Cj= 111 en J se coloca un relleno (bit 1).
Los bits Cj se repiten 3 veces con el propsito de corregir un error determinando la validez por mayora de ceros o de unos.
Si se comete un error en el receptor con respecto al valor de Cj se produce un deslizamiento en la seal del tributario. En
otras palabras, si se transmite Cj=0 y se recibe Cj=1 el receptor interpreta al dato que se encuentra en J como un relleno y lo
elimina de la trama de 2048 kb/s. Si en cambio, se transmite Cj=1 y se recibe Cj=0 el receptor interpreta como dato un
relleno y agrega un bit en la trama. En ambos casos, al eliminar o agregar un bit, la trama del afluente de 2048 kb/s se
desplaza y el nivel jerrquico correspondiente pierde el alineamiento de trama.
CONCLUSIN. Un error de interpretacin del bit Cj del nivel de 8448 kb/s produce una prdida de alineamiento de trama
en 2048 kb/s. Por ello el bit Cj est protegido, mediante la repeticin, contra un error. Existen 4 controles Cj (se repiten 3 o 5
veces cada uno) asignados a cada uno de los 4 tributarios. El funcionamiento de los Cj y J es independiente para cada
tributario y se representa en la Fig 03. El estado de ellos en cada trama se determina mediante una memoria elstica
asignada a cada entrada de afluente.
MEMORIA ELSTICA. La memoria elstica (buffer) se utiliza ampliamente en distintas aplicaciones de los sistemas
digitales. Se trata de 2 registros o memorias conectadas sucesivamente en serie con cada estado de memoria (flip-flop) en
paralelo. Los datos se escriben en forma cclica en el registro de entrada mediante un reloj de escritura CKE coherente con
los mismos datos. La lectura en cambio se realiza con un reloj CKL distinto.
El reloj CKE tiene una velocidad nominal de 2048 kb/s, mientras que el CKL tiene una velocidad de 2052 kb/s. Se trata
entonces de inhibir al reloj de lectura en los instante J tantas veces como sea necesario y rellenar dicho espacio en la trama
con un bit de justificacin. Para efectuar esta operacin, la memoria elstica trabaja con los relojes en oposicin de fase; es
decir, si se trata de una memoria de 8 estados y se escribe un dato en el estado 1 se debe leer en el estado 5. En otras
palabras, como la memoria es cclica los relojes tienen una diferencia de fase de 180.
Mediante un comparador de fase se determina el estado del prximo bit J. Si se denomina al ngulo CKE-CKL se puede
decir que si es inferior a 180 el CKL tiene una velocidad relativa mayor a CKE. Por ello se requiere reducir su velocidad
mediante la inhibicin del reloj de lectura en el instante J (pulso de justificacin o relleno). De lo contrario, con mayor a
180 se decide no justificar el instante J y enviar un dato de tributario. En resumen:
mayor a 180
menor a 180
1302-(11)